计算机组装与维护复习

上传人:mg****85 文档编号:49908305 上传时间:2018-08-04 格式:PPT 页数:33 大小:227KB
返回 下载 相关 举报
计算机组装与维护复习_第1页
第1页 / 共33页
计算机组装与维护复习_第2页
第2页 / 共33页
计算机组装与维护复习_第3页
第3页 / 共33页
计算机组装与维护复习_第4页
第4页 / 共33页
计算机组装与维护复习_第5页
第5页 / 共33页
点击查看更多>>
资源描述

《计算机组装与维护复习》由会员分享,可在线阅读,更多相关《计算机组装与维护复习(33页珍藏版)》请在金锄头文库上搜索。

1、计算机组装与维护实践课程总复习计算机组装与维护实践课程总复习包含各章的重点、考点,对之前学过的知识进行简单的复习,让学生加深对本课程的认识。在复习中每章包含 3 7 个重点,以一种较简洁的语言进行讲述。由于本课程采用开卷考试的形式,因此学生们在听课过程中可适当进行记录,并在书中画出重点标记,并进行复习,争取考出较好的成绩。Date1计算机组装与维护实践 33第一章 微型计算机简介1软件和硬件定义软件是借助于计算机硬件实现使用者意图的程序的集合。硬件是按照计算机的规范要求所构成的一个用以实现计算机软件编程意图的工具。2主机与外设的划分主机:由微机主板、中央处理器和内部存储器三个部件组成逻辑主机。

2、由机箱、电源及机箱内部所有部件组成物理主机。 外设:微机系统中除逻辑主机以外的一切设备。主机外设 位于机箱内部的外设,包括外部存储器和适配器。基本外设 位于机箱外部与物理主机一起构成微机的外部设备。包括显示器、键盘和鼠标。Date2计算机组装与维护实践 33扩展外设 为扩展微机功能所添置的外部设备,它们必须与主机相连接,在主机控制下才能实现其输入输出功能。3便携机与台式机的主要区别 便携机采用一体化组装方式,所有部件在内部连接。台式机采用分离式组装方式,各主要部件在外部通过电缆线连接。 便携机统一使用 LCD 显示器,台式机主要使用 CRT 显示器。 便携机配置机内蓄电池,并具有 UPS 功能

3、,停电不影响其正常使用。台式机使用外部电源,停电后无法工作。Date3计算机组装与维护实践 33第二章 微机机箱电源1金属螺柱安装注意事项与金属螺柱相对应的主板下端定位孔若带有环状铜箔,主板可直接放置在螺柱上,否则应加垫胶木垫片。与金属螺柱相对应的主板上端定位孔若带有环状铜箔,可直接上螺丝固定主板,否则应加垫胶木垫片。胶木垫片起绝缘和保护作用。2ATX 电源与 AT 电源的主要差异 新增三个信号。+3.3V 电源信号,早期用于向 CPU 供电,近期用于向内存供电;Pwr - On 软开机信号,用于开启电源(也可按压 5 8 秒强行关闭电源),实现信号开、关机;+5V SB 残留电源信号,用于向

4、那些在关机状态下仍要继续工作的电路芯片提供电源。 ATX 主板电源插头为单 20 芯或 24 芯防插错插头,AT 主板电源插头为 P8、P9 双电源插头。 Date4计算机组装与维护实践 33 ATX 2.0 版及以上电源在关机后仍可提供 500mA 电流,供内部存储器使用,可以实现瞬间开机和遥控、定时开机。3电源故障分类 电源自身故障电源无输出。主要故障出自变压器初级强电部分,如保险管、限流 电阻、震荡三极管故障。电源输出异常。通常为 Power good 信号故障。当电源直流输出包含交流成分时导致 PowerGood 信号故障。可用 数字表直流电压档测量,+5V 正常,0V 异常。故障发生

5、的主要原因是电源输入回路整流桥四个二极管中某个二极管极间击穿短路,或两个大滤 波电解电容中的某一个损坏,这两个器件的损坏都会导致电源直流输出 包含交流成分,使得 PowerGood 信号永远为低,对主机永远复位。 电源负载故障电源连接的主板、适配器或外存上的电源信号对地短路,干扰了电 源的正常输出。Date5计算机组装与维护实践 33电源常见故障POWER GOOD 信号故障故障现象:开机无显示,无音响提示,机箱面板信号灯亮。POWER GOOD 信号对计算机主板起复位作用,在开机瞬间输出低电平信号,完成对主板上 CPU、主芯片组等控制芯片的复位。当电源内部产生某些故障使输出包含交流成分时,P

6、OWER GOOD 信号为低电平,使计算机永远处于复位状态。电源含有交流成分但仍有输出,因此机箱 面板 PWR LED 信号灯亮而显示器黑屏。故障检测:用数字表直流电压档测量 POWER GOOD 信号,正常时接近 +5V,不正常时接近 0 V。故障原因 1:大滤波电容 ( 电源中体积最大的两个电解电容 ) 中的某个损坏造成。故障原因 2:整流桥中的某个二极管击穿短路造成,二极管短路使交流信号直接加到滤波电容上,使输出含交流成分。 Date6计算机组装与维护实践 33PWR GOOD 电路PWR GOOD 信号的作用是在电源开启时产生主板复位信号。 打开电源后,+5V 输出由 0V 变为 +5

7、V ,上升过程中电压经 C28 传到 Q5 的基极使 Q5 导通,集电极输出 ( PWR GOOD ) 为低电 平。+5V 逐渐拉升时对C28 充电使 C28 电压 不断升高从而使 Q5 的基极电压不断下降。 几乎在 +5V 建立的同时 Q5 截止,POWER GOOD 信号由低变为高。 C28 充电、Q5 由导通到截止都需要时间 ,因此 POWER GOOD 信号滞后于 +5V 信号 100 150ms。当电源出现故障使 +5V 电源 含交流成分时,C28 的隔直作用消失,交流 信号直接加在 Q5 基极,使 Q5 永远导通。 POWER GOOD 信号恒为低电平,使机器永远处 于复位状态。D

8、ate7计算机组装与维护实践 33测量方法:测量外存电源对地电阻、裸机测量主板、用插的方式测量适配器。4电源使用注意事项 外电源安装外电源尽量采用三线制(火线、零线和地线),若使用双线制(火线、零线),则尽可能将地线接地(与自来水管、暖气片或铝合金窗连接)。 注意内、外电源的一致性注意外电 110V 和 220V 的区别,美国、日本及东欧国家使用 110V电源,其他国家使用 220V 电源。 220V 电器采用 110V 供电时电器无法工作,但不会损坏,110V电器采用 220V 供电时开机瞬间烧毁电源。Date8计算机组装与维护实践 33第三章 微处理器1CPU 相关信息第一个采用 “倍频”

9、 的 CPU 是 486 DX - 2,它的倍频被固定为 2。第一个采用 “超标量” 执行方式的 CPU 是 Pentium,它采用双流水线工作方式,在一个时钟周期执行两条指令。第一个修改 x86 指令集的 CPU 是 Pentium MMX,它对 x86 指令集 进行扩展,新增 57 条多媒体指令,包括视频、音频和图象处理。第一个将二级高速缓存内置的 CPU 是 Pentium Pro,它采用双穴封 装方式,将 256KB 二级高速缓存与 CPU 封装在一起,与 CPU 同频。第一个使用双数据总线的 CPU 是 Pentium Pro,它拥有两条 64 位数据总线。一条为后台总线,连接二级高

10、速缓存,另一条为前台总线,连 接内存和 I / O 设备,双数据总线被称为 “背侧总线” 。第一个采用 SLOT 架构的 CPU 是 Pentium ,它将 CPU 与 512KB 二级高速缓存安装在 CPU 模板上,使用单边接触技术,在 CPU 模板外 面加上塑料封装外壳制成单边接触卡盒 SECC。 Date9计算机组装与维护实践 33第一个采用两种封装方式的 CPU 是 Pentium ,早期 Pentium 使用 SECC 封装方式,对应 Slot 1 插槽。后期使用 FC PGA 封装方式,对应 Socket 370 插座。第一个采用 LGA 775 架构的 CPU 是拥有 Presc

11、ott 核心的 Pentium 4E,这类 CPU 被称为 Pentium 500 系列。2四重数据速率 QDR在 Net Burst 微体系架构上采用四重数据速率 QDR(Quad Data Rate),利用相位传输技术,在一个脉冲周期同时传输 4 路不同的 64 位总线数据,使 Pentium 4 对应的前端总线 FSB 的频率达到 4 倍系统总线频率。3快速执行引擎 REE在 ALU 中添加了快速执行引擎 REE(Rapid Execution Engine),采用双沿触发方式,在时钟上升沿和下降沿都可进行基本运算,使运行速度成倍增加。Date10计算机组装与维护实践 334前端总线 F

12、SBPentium 4 采用 QDR 技术后,将 CPU 与主芯片组、内存、高速缓存的数据传输通道独立出来,组成前端总线 FSB (Front Side Bus)。5扩展 64 位内存技术 EM64T EM64T(Extended Memory 64bit Technology)是 Intel 公司所使用的 内存扩展技术。在 IA 32 架构上新增 64 位技术。可使 CPU 直接进行 64 位运算,并向下兼容 32 位软件,使访存空间超过 4GB。6单指令多数据 SIMDSingle Instruction, Multiple Data,单指令多数据,是指一条指令可同时对多个数据进行相同操作

13、,它是目前微机广泛采用的一种新型技术。7快速通道互联 QPIQPI(Quick Path Interconnect )基于包传输串行高速点对点连接协 议,用于取代 FSB。QPI 采用差分信号进行数据传输,直接连接北桥,可实现芯片之间的直接互联,提升更高的访问带宽。Date11计算机组装与维护实践 338. 流水线技术与超标量流水线 ( Pipeline ) 技术最早用于 486 CPU。这种技术将指令划分为相互独立的若干个工作步骤,在 CPU 内部为每个工作步骤配置相互独立功能电路,组成指令执行流水线,在同一时刻执行指令相应步骤,在一个 CPU 时钟周期内完成一条指令。流水线技术的关键就在于

14、指令步骤执行上的时间重叠。流水线操作增加硬件设计的难度和控制的复杂性。Pentium CPU 内部设了 U、V 两条流水线,使得一个时钟周期可以执行两条指令,因此引入超标量概念。在一个时钟周 期内 CPU 执行两条或两条以上指令,这种执行方式称为 “超标 量” 执行方式。Date12计算机组装与维护实践 33CPU 指令集1x86 指令集:基于 8086 编制的指令代码集,指令的条数为 106条 2MMX 指令集:多媒体扩展 MMX ( Multi Media Extensions ),在 x86 指 令集基础上增加 57 条多媒体指令33DNOW!指令集:3DNOW!( 3D NO Wait

15、ing ) 是 AMD 公司推出的多媒体 扩展指令集,它在 x86 指令集基础上增加 21 条多媒体指令4SSE 指令集:单指令多数据流扩展 SSE ( Streaming SIMD Extensions ) ,在 MMX 基础上扩展了 70 条指令5SSE 2 指令集:在推出 Net Burst 微体系架构时新增 144 条 SSE 指令 构成SSE 2 ,它提供新的 128 位多媒体指令 6SSE 3 指令集:在 SSE 2 基础上新增 13 条指令构成 SSE 3 指令集,主 要用于 3D 图形处理、协处理器堆栈转换、视频压缩以及 HT 技术的支持。7SSE 4 指令集:SSE 4 指令

16、集是 Conroe 架构引入的新指令集,包括矢量化编译器和媒体加速器指令,分为 V4.1 和 V4.2 ,主要包括图形 / 图像处理、视频处理、2D / 3D 创作、多媒体、游戏等。 SSE 4 提供完整 128 位位宽的 SSE 执行单元,一个时钟周期内可执行一个 128 位 SSE 指令。 Date13计算机组装与维护实践 33第四章 内部存储器1内部存储器的组成只读存储器 ROM,用于存放系统基本输入输出系统 BIOS。随机存储器 RAM,用于存放当前运行的程序和相关数据。高速缓冲存储器 Cache,用于充当 CPU 与内存之间的缓冲区。2ROM 芯片种类早期采用 EPROM,用特殊紫外线照射芯片顶部石英玻璃窗口 3 5 分钟可擦除芯片内容,写入需借助专用 EPROM 写入器。后期采用 Flash memory,优点是容量大(最大为 2Mb,256KB)、可在线刷新,缺点是无法保证数据安全。3内存

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 教育/培训

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号