九条高速PCB信号走线规则

上传人:新** 文档编号:477780752 上传时间:2023-11-17 格式:DOCX 页数:6 大小:93.40KB
返回 下载 相关 举报
九条高速PCB信号走线规则_第1页
第1页 / 共6页
九条高速PCB信号走线规则_第2页
第2页 / 共6页
九条高速PCB信号走线规则_第3页
第3页 / 共6页
九条高速PCB信号走线规则_第4页
第4页 / 共6页
九条高速PCB信号走线规则_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《九条高速PCB信号走线规则》由会员分享,可在线阅读,更多相关《九条高速PCB信号走线规则(6页珍藏版)》请在金锄头文库上搜索。

1、规那么一高速信号走线屏蔽规那么在高速的PCB设计中,时钟等关键的高速信号线,走线需要进展屏蔽处理,如果没有屏蔽或只屏蔽了局部,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。规那么二高速信号的走线闭环规那么由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。规那么三高速信号的走线开环规那么规那么二提到高速信号的闭环会造成EMI辐射,然而开环同样会造成EMI辐射。时钟信号等高速信号网络,在多层的PCB走线的时候一旦产生了开

2、环的结果,将产生线形天线,增加EMI的辐射强度。规那么四高速信号的特性阻抗连续规那么高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否那么会增加EMI的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。规那么五高速PCB设计的布线方向规那么相邻两层间的走线必须遵循垂直走线的原那么,否那么会造成线间的串扰,增加EMI辐射。简而言之,相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。规那么六高速PCB设计中的拓扑结构规那么在高速PCB设计中,线路板特性阻抗的控制和多负载情况下的拓扑结构的设计,直接决定着产品的成功还是失败。图示为菊花链式拓扑结构,一般用于几Mhz的情况下为益。高速PCB设计中建议使用后端的星形对称结构。规那么七走线长度的谐振规那么检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。规那么八回流路径规那么所有的高速信号必须有良好的回流路径。尽可能地保证时钟等高速信号的回流路径最小。否那么会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。规那么九器件的退耦电容摆放规那么退耦电容的摆放的位置非常的重要。摆放不合理根本起不到退耦的效果。其原那么是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。 /

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号