计算机原理 填空复习题

上传人:kms****20 文档编号:40501706 上传时间:2018-05-26 格式:DOC 页数:5 大小:60KB
返回 下载 相关 举报
计算机原理  填空复习题_第1页
第1页 / 共5页
计算机原理  填空复习题_第2页
第2页 / 共5页
计算机原理  填空复习题_第3页
第3页 / 共5页
计算机原理  填空复习题_第4页
第4页 / 共5页
计算机原理  填空复习题_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《计算机原理 填空复习题》由会员分享,可在线阅读,更多相关《计算机原理 填空复习题(5页珍藏版)》请在金锄头文库上搜索。

1、计算机原理 填空复习题 1、补码加减法中,符号位作为数的一部分参加运算,符号位产生的进位要丢掉。 2、为判断溢出,可用用双符号位补码,此时正数的符号用 00 表示,负数的符号用 11 表示。3、采用双符号位的方法进行溢出检测时,若运算结果中两个符号位不相同,则表时发生了 溢出。若结果的符号位为 01,表示发生正溢出;若为 10,表示发生负溢出。 4、采用单符号位进行溢出检测时,若加数与被加数符号相同,而运算结果的符号与操作数 的符号不一致,则表示溢出;当加数与被加数符号不同时,相加运算的结果不会产生溢 出。 5、在减法运算中,正数减负数可能产生溢出,此时的溢出为正溢出;负数减正可能产生溢 出,

2、此时的溢出为负溢出。 6、运算器不论复杂还是简单,均有条件码寄存器。条件码寄存器的一部分通常由各种运算 结果触发器组成,利用触发器的信息,可以提供判断条件,从而实现程序的控制转移。 7、原码一位乘法中,符号位与数值位分开运算,运算结果的符号位等于被乘数与乘数的符 号位异或。 8、一个浮点数,当其补码尾数右移 1bit 时,为使其值不变,阶码应该加 1 。 9、向左规格化的规则为:尾数左移 1 位,阶码减 1。 10、向右规格化的规则为:尾数右移 1 位,阶码加 1。 11、两个 BCD 码相加,当结果大于 9 时,修正的方法是将结果加上 6,并产生进位输出。 12、计算机中的存储器是用来存放(

3、程序和数据) ,随机访问存储器的访问速度与(存储位 置)无关。 13、对存储器的访问包括( 读 )和( 写 )两类。 14、计算机系统中的存储器分为(内存)和(外存) 。在 CPU 执行程序时,必须将指令存 放在(内存)中。 15、主存储器的性能指标主要是(存储容量) 、 (存取速度) 、 (功耗) 、 (集成度) 、 ( ) 。 16、存储器中用(地址 )来区分不同的存储单元,1GB=(10241024 或 220)KB 17、半导体存储器分为(RAM) 、只读存储器 ROM 和相联存储器等。其中前者又分为 (SRAM)和(DRAM) 。 18、RAM 的访问时间与存储单元的物理位置(无关)

4、 ,任何存储单元的内容都能被(随机 访问) 。 19、存储芯片由(存储体) 、 (读写控制电路) 、 (地址译码电路)和(态缓冲控制电路) 等组成。 20、地址译码分为( 单译码)方式和(双译码 )方式。 21、双译码方式采用()个地址译码器,分别产生(行选通信号)和( 列选通信号 ) 。 22、若 RAM 芯片内有 1024 个单元,用单译码方式,地址译码器将有(1024)条输出线; 用双译码方式,地址译码器有(64)条输出线。 23、SRAM 是由晶体管构成的(双稳态电路) ,保证记忆单元始终处于稳定状态,存储的 信息不需要(刷新) 。 24、存储器芯片并联的目的是为了(位扩展) ,串联的

5、目的是为了(字节单元扩展) 。 25、计算机的主存容量与(计算机地址总线的根数)有关,其容量为(2地址线根数数据线根数 ) 。 26、要组成容量为 4M8 位的存储器,需要(8)片 4M1 位的存储器芯片并联,或者需 要(4)片 1M8 位的存储器芯片串联。 27、内存储器容量为 256K 是,若首地址为 00000H,那么末地址为(3FFFF)H。 28、主存储器一般采用(半导体)存储器件,它与外存比较存取速度(快 ) 、成本(高) 。 29、只读存储器 ROM 可分为(掩膜式 ROM ) 、 (PROM) 、 (EPROM)和(EEPROM)四种。 30、SRAM 全称为(静态随机读写存储

6、器) ;DRAM 全称为(动态随机读写存储器) 。 31、SRAM 靠( 触发器 )存储信息;DRAM 靠( 栅极板上的电容电荷 )存储信息。 32、广泛使用的(SRAM)和(DRAM)都是半导体(随机读写)存储器。前者的速度比后者 快,但(集成度)不如后者高,它们的共同缺点是断电后(不能)保存信息。33、CPU 是按( 地址)访问存储器中的数据。 34、EPROM 属于( 可多次擦写)的可编程 ROM,擦除时一般采用(紫外线照射) ,写入时使 用高压脉冲。 35、对存储器的要求是(容量大) 、 (速度快) 、 (成本高) 。为了解决这三个方面的矛盾,计 算机采用多级存储器体系结构。 36、动

7、态存储单元以电荷的形式将信息存储在电容上,由于电路中存在(泄漏电流) ,因此 需要不断地进行(刷新 ) 。 37、一台计算机所具有的各种机器指令的集合称为计算机的(指令系统) 。 38、指令的编码将指令分成(操作码) 、 (地址码)两部分组成。 39、指令系统是计算机硬件所能识别的,它是计算机(软件和硬件 )之间的接口。 40、计算机通常使用(程序计数器 PC)来指定当前指令的地址或下一条即将要执行的指令 的地址。 41、指令编码中,操作码用来指定(操作的性质和功能) ,N 位操作码最多可以表示(2N) 条指令。42、地址码表示(操作数的地址) ,以其数量为依据,可以将指令分为(三地址指令)

8、、 (二地址指令) 、(一地址指令)和(零地址指令)格式。43、对指令中的(地址码)进行编码,以形成操作数在存储器中地址的方式称为(操作数 的寻址方式) 。44、操作数的存储位置隐含在指令的操作码中,这种寻址方式是(隐含 )寻址。45、操作数直接出现在地址码位置的寻址方式称为(立即)寻址。46、寄存器寻址方式中,指令的地址码部分给出( 寄存器号 ) ,而操作数在(该寄存器) 中。47、直接寻址方式指令中,直接给出(操作数的地址) ,只需(访问内存)一次就可获得 操作数。48、寄存器间接寻址方式指令中,给出的是(操作数的地址)所在的寄存器号。49、存储器间接寻址方式指令中,给出的是(操作数的地址

9、)所在的存储器地址,CPU 需要访问内存(2)次才能获得操作数。50、变址寻址方式中操作数的地址由( 变址寄存器中的内容 )与(地址码中的地址 ) 的和产生。51、相对寻址方式中操作数的地址由(当前 PC 值 )与(地址码中给出的偏移量 )的和 产生。52、从计算机指令系统设计的角度,可将计算机分为(复杂指令系统计算机)复杂指令系统计算机)和(精简指(精简指 令系统计算机)令系统计算机) 。53、数据传送指令用以实现(CPU 寄存器)与(主存 )之间的数据传送。54、用于改变程序执行顺序的指令主要有(转移指令 )和(子程序调用指令 )等。55、计算机对信息进行处理是通过( 执行程序或指令 )来

10、实现的。56、指令系统是计算机的( 硬 )件语言系统,也称为( 机器 )语言。57、只有操作码而没有地址码的指令称为( 零地址 )指令。58、条件转移指令是根据( 状态 )寄存器的内容来决定是否转移。 59、计算机各个功能部件是通过(总线 )连接的,它的各个部件之间进行信息传送的公 共线路。 60、CPU 芯片内部的总线是(芯片 )级总线,也是内部总线。 61、根据连线的数量,总线可分为(串行 )总线和( 并行)总线,其中(串行总线)一 般用于长距离的数据传送。 62、 (单向总线)只能将信息从总线的一端传到另一端,不能反向传输。 63、主设备是指(获得总线控制权)的设备,从设备是指(被主设备

11、访问)的设备。 64、总线控制方式可分为(集中 )式和(分布 )式两种。 65、总线数据通信方式按照传输定时的方法可分为(同步式 )和( 异步式 )两类。 66、同步方式下,总线操作有固定的时序,设备之间( 没有 )应答信号,数据的传输在 (一个公共)的时钟信号控制下进行。67、异步方式下,总线操作周期时间不固定,通过(应答 )信号互相连接。 68、双向传输的总线又可分为(半双工 )和(全双工 )两种,后者可以在两个方向上 同时传送信息。 69、决定总线由哪个设备进行控制称为(总线仲裁 ) ;显示实现总线数据的定时规则称为 (总线协议 ) 。 70、衡量总线性能的一个重要指标是总线的(数据传输

12、速率 ) ,即单位时间内总线传输数 据的能力。 71、与并行传输相比,串行传输所需数据线位数(少 ) 。 72、总线(复用)技术可以使不同的信号在同一条信号线上传输,分时使用。 73、总线事务中操作序列可包括请求操作、裁决操作、地址操作(数据传输操作)和(总 线释放操作) 。 74、消息是一种(有固定格式)的数据,一般包含若干个字,其中可包含多种不同的信息。75、总线协议是指( 实现总线数据传输的定时规则) 。 76、在菊花链方式下,越接近控制器的设备优先级(越高) 。 77、在计数器定时查询方式下, (设备号与计数值相同)的设备可以使用总线。 78、总线设备与总线的连接界面是(总线接口) 。

13、 79、串行总线接口应具有进行(串行与并行)转换的功能。 80、串行传输方式中,一个数据桢通常包括其起始位、 ( 数据位) 、 (奇偶校验位 ) 、结束 位和空闲位。 81、 (系统总线接口)是中央处理器、内存、外围设备之间互相连接的逻辑部件。 82、总线的基本特性包括(物理特性) 、 (功能特性)和电气特性。 83、总线功能特性包括总线的功能层次、 (资源类型) 、 (信息传递类型) 、信息传递方式和 控制方式等。 84、总线的电器特性包括每一条信号线的信号传递方向、信号的(时序)特征和( 电平 )特征。 85、单处理器系统中的总线可以分为三类:CPU 内部连接寄存器及运算器及运算部件之 间

14、的总线称为(内部总线) ;中、低速 I/O 设备之间相互连接的总线称为(I/O 总线) ; 同一台计算机系统内的高速功能部件之间相 互连接的总线称为(系统总线) 。 86、按照总线仲裁电路的(位置)不同,总线仲裁有(集中式)仲裁和(分布式)仲裁两 种方式。 87、总线控制主要解决(总线的使用权)问题。集中式仲裁有(串行也叫链式) 、 (计数器 方式) 、和(并行也叫独立请求) 。 88、CACHE 是指(高速缓冲存储器 ) 。89、层次化存储体系涉及到主存、辅存、CACHE 和寄存器,按存取时间由短至长的顺序 是(寄存器、CACHE、主存、辅存) 。90、虚拟存储器是建立在(主存辅存)结构上,

15、用来解决(主存容量不足 )的问题。91、在多层次存储系统中,主存储器比其辅助层次的存储器(容量小) 、 (速度快) ,每字 节存储容量的成本更高。92、CACHE 介于主存和 CPU 之间,其速度比主存(快) ,容量比主存小很多。它的作用 是弥补 CPU 与主存在(速度 )上的差异。93、将辅助存储器(例如磁盘)当作主存来使用,从而扩大程序可访问的存储空间,这样 的存储结构称为 ( 虚拟存储器 ) 。94、地址映射是用来确定(主存 )地址和(CACHE)地址之间的逻辑关系。95、常用的地址映射方法有(直接地址映射) 、 (全相连地址映射)和(组相连地址映射 ) 。96、虚拟存储器指的是(主存辅

16、存)层次,它给用户提供了一个比实际(主存)空间 大得多的( 虚拟地址)空间。97、CPU 能直接访问(CACHE)和(主存) ,但不能直接访问(外存),如磁盘和光盘。98、CACHE 的理论依据是(程序访问局部性原理) 。99、虚拟存储器的理论依据是(程序访问局部性原理 ) 。100、CACHE 的目的是(为了解决 CPU 和主存之间速度匹配问题) 。101、虚拟存储器的目的是(为了主存容量不足问题 ) 。102、CACHE 的存储管理主要由(硬件 )实现,虚拟存储器的存储管理主要由(软件) 实现。103、磁表面存储器是以(磁介质)作为记录信息的载体,对信息进行记录和读取的部件 是(磁头) 。104、磁盘按盘片的组成材料分为(软盘和硬盘) 。前者一般使用塑料材质作为基片,单片 使用。105、硬盘一般由多个盘片组成,将其组装在同一个轴上。106、对磁盘上存放信息的访问是通过它所在的磁道号和扇区号。107、磁盘上一系列同心圆组成的记录轨迹称为磁道,早外圈的轨迹是第 0 道。108、磁盘上访问信息的最小物理单位是扇区。109、磁盘上每个磁道被划分成

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 科普知识

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号