数字电路课程设计--数字电子钟逻辑电路设计

上传人:aa****6 文档编号:38379734 上传时间:2018-05-01 格式:DOC 页数:16 大小:1.44MB
返回 下载 相关 举报
数字电路课程设计--数字电子钟逻辑电路设计_第1页
第1页 / 共16页
数字电路课程设计--数字电子钟逻辑电路设计_第2页
第2页 / 共16页
数字电路课程设计--数字电子钟逻辑电路设计_第3页
第3页 / 共16页
数字电路课程设计--数字电子钟逻辑电路设计_第4页
第4页 / 共16页
数字电路课程设计--数字电子钟逻辑电路设计_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《数字电路课程设计--数字电子钟逻辑电路设计》由会员分享,可在线阅读,更多相关《数字电路课程设计--数字电子钟逻辑电路设计(16页珍藏版)》请在金锄头文库上搜索。

1、1数字电路课程设计报告数字电路课程设计报告设计课题: 数字电子钟逻辑电路设计班 级:13 级电子科学与技术 姓 名: 学 号: 指导老师: 设计时间:2016 年 1 月 18 日20 日学 院:物理与信息工程学院2内容摘要内容摘要数字电子钟是一种用数字显示秒、分、时、日的计时装置,与传统的机械钟相比,它具有走时准确、显示直观、无机械传动装置等优点,因而得到了广泛的应用:小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。数字电子时钟是一个对标准频率(1Hz)进行计数的计数电路。通常使用石英晶体振荡器电路构成数字钟,以保证其频率的稳定。以 16 进制芯片 74HC16

2、1 设计成6 或 10 进制来实现时间计数单元的计数功能。采用 CD4511 作为显示译码电路。选择 LED 数码管作为显示单元电路。由 CD4511 把输进来的二进制信号翻译成十进制数字,再由数码管显示出来。3目 录一、内容提要二、设计任务和要求三、总体方案选择的论证四、单元电路的设计、元器件选择和参数计算五、电路图六、组装与调试七、所用元器件八、设计总结九、 附录十、参考文献4数字电子钟逻辑电路设计一、 内容提要本次课程设计的目的是通过设计与实验,了解CD4060、CD4511,74HC74、74HCl61、74HC00、74HC04 等芯片的功能和管脚排列,进一步理解设计方案与设计理念,

3、扩展设计思路与视野。二、设计任务和要求用中小规模集成电路设计一台能显示日、时、分秒的数字电子钟,要求如下:1由晶振电路产生 1Hz 标准秒信号。2秒、分为 0059 六十进制计数器。3时为 0023 二十四进制计数器。4周显示从 1日为七进制计数器。5可手动校正:能分别进行秒、分、时、日的校正。只要将开关置于手动位置,可分别对秒,分、时、日进行手动脉冲输入调整或连续脉冲输入5的校正。三、总体方案的论证系统框图根据设计方案,对照数字电子钟的框图,可分为以下几个模块进行设计:秒脉冲发生器、计数译码、数码显示、校正电路秒脉冲发生器:是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量。通常用晶体振

4、荡器发出的脉冲经过整形、分频获得 1Hz 标准秒脉冲。计数译码:秒、分、时、日分别为 60、60、24 和 7 进制状态表计数6器。秒、分均为六十进制,即显示 0059,它们的个位为十进制,十位为六进制。时为二十四进制计数器,显示为 0023,个位仍为十进制,而十位为三进制,但当十进位计到 2,而个位计到 4 时清零,就为二十四进制了。数码显示:采用共阴的数码管。校正电路:由于走时不准确而造成显示的时间跳变过快或过慢,此时就要对表进行校准。这一功能利用手动单脉冲或连续脉冲输入对其进行校准。四、单元电路的设计、元器件选择和参数计算(1)元器件选择74HC00:2 输入端四与非门,极限电源电压 7

5、V。74HC04:内含6 组相同的反相器,极限电源电压 7V。74HC74:是个双 D 触发器,可以做成二分频,极限电源电压7V。74HC161:可预置同步 4 位二进制计数器,即 16 进制,异步复位工作电压到 6V,可以与 74LS161 互替兼容。CD4060:14 级计数器,最大可以进行 14 分频,电压范围宽,应该可以工作在 3V15V。7CMOS BCD锁存/7 段译码/驱动器,用于驱动共阴极 LED(数码管)显示器的 BCD 码七段码译码器,电源电压范围:3V18V。晶振:32768Hz 的晶振经过 15 分频可以得到 1Hz 的信号。(2)单元电路设计Q0 Q1 Q2 Q3 状

6、态表Q0Q1Q2Q3Y00000100010100211003001041010501106111070001810019Q3Q2Q1Q0 分别对应 74HC161 芯片的 11、12、13、14 引脚,24、60 进制都要拆开为十位和个位显示。1、晶振电路该电路产生 1Hz 和 4Hz 时钟信号,连接到 CD4060 上,2 引脚输出 4Hz,3引脚输出 2Hz。3 引脚的输出经芯片二分频后得到 1Hz 的秒脉冲信号,82 引脚设计为校正时钟的信号。2、日和时电路小时是二十四进制,个位是 0、1 时是十进制的计数,小时个位接 11、14 引脚与非后成为置位端,十进制的 9 端接高电平,1 端

7、使能端和个位的 1 端连接,时为 23 时进位时置位。小时的个位 12 和十位的 13 端口与非成为时的个位十位使能端。周是让 6 端日的进位接到 74HC161 的 2 端时钟线,日的 74HC161 芯片 1 端直接置 1 直接接12、13 与非后的信号接到 9 端置位端。3、秒、分电路2Hz 输出经芯片二分频后,得到秒脉冲信号,经开关后与74HC161 的 2 端口时钟信号连接。秒个位是十进制 09。Q0Q1Q2Q3引脚代表 8421 码。74HC161 的 11、14 端与非后做秒的十位时钟信号输入和自身置位输入,Q0Q3 与非做秒的十位。以秒的十位进位作为74HC161 的 2 端时

8、钟信号。五、电路图(1)整体电路9(2)晶振电路图中 CD 为分频,74HC74 为二分频。(3)秒、分电路10(4)时、日电路六、组装与调试分为 3 个板,时、日模块,分、秒模块和晶振模块。所用仪器为11单片机开发板一块和数字万用表。调试晶振模块的秒脉冲信号,用开发板为模块供电,连接开发板的数码管和 1Hz 信号输出,通过观察数小灯的闪烁频率来计算秒脉冲信号。调试发现,小灯 30 秒大约闪烁 60 次,即平均 1 秒 2 次,用螺丝刀旋转电容改变电容大小,直到 10 秒闪烁 10 次,即 1 秒闪烁一次,输出信号即为 1Hz,然后调试 4Hz,与 1Hz 信号调试方法一样。再调试秒、分,没有

9、问题,调试日时,数码管显示有问题,经检查,数码管 2 个引脚短接了。修改后,测试无误,调试完成。七、所用元器件器件名称型号数量74HC00174HC04174HC74174HC1617CD40601芯片CD45117晶体振荡器32768122M1电阻32M1共阴极数码管显示器7拨动开关4可调电容30PF2DIP143芯片管座DIP1615万用电路板3焊锡若干软电线若干12八、设计总结系统分析经测试,电路可以实现设计要求,可以实现数字钟的基本功能,秒脉冲信号及 60、24 进制计数器等模块均可正常工作。焊接晶振时,发现晶振不起振。检查发现焊接时容连接部分没有接地。心得体会通过这次数字电子钟的课程

10、设计,把课本上学到的知识与实践相结合。从中对学到的知识有了更进一步的理解,而且更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。也锻炼了自己独立思考问题的能力和通过查看相关资料来解决问题的习惯。虽然这只是一次简单的课程设计,但通过这次课程设计我们了解了课程设计的一般步骤,和设计中应注意的问题。设计本身并不是有很重要的意义,而是同学们对待问题时的态度和处理事情的能力。各个芯片能够完成什么样的功能,使用芯片时应该注意那些要点。同一个电路可以用那些芯片实现,各个芯片实现同一个功能的区别。通过这次课程设计,让我受益非浅。首先深入的了解了设计电路的步骤。当我们接手一个课题或项目的时候,不是马上就动手搞。而是应该先进行可行13性论证。在实验过程中,通过选取元件、确定电路形式、以及计算等等,提高我的实践动手操作能力,同时通过调试来发现自己的错误并分析及排除这些故障。九、附录实物图14芯片图74HC0074HC04 74HC741574HC161 数码管16CD4060 CD4511十、参考文献1 康华光 电子技术基础(数字部分) 北京:高等教育出版社,2000(数字钟论文)2 康华光 电子技术基础数字部分(第五版) 高等教育出版社,2006 年17

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 大杂烩/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号