课后作业答案Ch1Ch2讲解

上传人:我** 文档编号:116878145 上传时间:2019-11-17 格式:PPT 页数:19 大小:104.50KB
返回 下载 相关 举报
课后作业答案Ch1Ch2讲解_第1页
第1页 / 共19页
课后作业答案Ch1Ch2讲解_第2页
第2页 / 共19页
课后作业答案Ch1Ch2讲解_第3页
第3页 / 共19页
课后作业答案Ch1Ch2讲解_第4页
第4页 / 共19页
课后作业答案Ch1Ch2讲解_第5页
第5页 / 共19页
点击查看更多>>
资源描述

《课后作业答案Ch1Ch2讲解》由会员分享,可在线阅读,更多相关《课后作业答案Ch1Ch2讲解(19页珍藏版)》请在金锄头文库上搜索。

1、计算机应用基础A 1 第1章 基础知识 1.1 计算机中常用的计数制有哪些? 解:二进制、八进制、十进制(BCD)、十 六进制。 1.2 什么是机器码?什么是真值? 解:把符号数值化的数码称为机器数或机器 码,原来的数值叫做机器数的真值。 1.3 完成下列数制的转换。 F微型计算机的基本工作原理 F汇编语言程序设计 F微型计算机接口技术 建立微型计算机系统的整体概念,形成微机 系统软硬件开发的初步能力。 2 解: (1)166,A6H (2)0.75 (3)11111101.01B, FD.4H (4 ) 5B.AH, (10010001.011000100101)BCD 1.4 8位和16位

2、二进制数的原码 、补码和反 码可表示的数的范围分别是多少? 解: 原码(-127+127)、(-32767+32767) 补码 (-128+127)、(-32768+32767) 反码(-127+127)、(-32767+32767) 3 1.5 写出下列真值对应的原码和补码的形式。 (1)X= -1110011B (2)X= -71D (3)X= +1001001B 解: (1)原码:11110011 补码:10001101 (2)原码:11000111 补码:10111001 (3)原码:01001001 补码:01001001 1.6 写出符号数10110101B的反码和补码。 解:11

3、001010,11001011 1.7 已知X和Y的真值,求X+Y的补码。 (1)X=-1110111B Y=+1011010B4 (2)X=56D Y= -21D 解: (1)11100011 (2)00100011 1.8 已知X= -1101001B,Y= -1010110B, 用补码求X-Y的值。 解:11101101 1.9 请写出下列字符的ASCII码。 4A3-! 解:34H,41H,33H,3DH,21H 1.10 若给字符4和9的ASCII码加奇校验,应 是多少?5 解:34H,B9H 1.11 上题中若加偶校验,结果如何? 解:B4H,39H 1.12 计算下列表达式。 (

4、1) (4EH+10110101B)x(0.0101)BCD= ( )D (2)4EH-(24/08H+B/2)=( )B 解: (1) 129.5D (2)101010B 6 第2章 微型计算机基础 2.6 简述CPU执行程序的过程。 解:当程序的第一条指令所在的地址送入 程序计数器后,CPU就进入取指阶段准备 取第一条指令。在取指阶段,CPU从内存 中读出指令,并把指令送至指令寄存器IR 暂存。在取指阶段结束后,机器就进入执 行阶段,这时,由指令译码器对指令译码 ,再经控制器发出相应的控制信号,控制 各部件执行指令所规定的具体操作。当一 条指令执行完毕以后,就转入了下一条指 令的取指阶段。

5、以上步骤周而复始地循环 ,直到遇到停机指令。 7 2.7说明8086的EU和BIU的主要功能。在执行 程序过程中他们是如何相互配合工作的? 解:执行单元EU负责执行指令。EU在工作 时不断地从指令队列取出指令代码,对其译 码后产生完成指令所需要的控制信息。数据 在ALU中进行运算,运算结果的特征保留在 标志寄存器FLAGS中。总线接口单元BIU负 责CPU与存储器、I/O接口之间的信息传送。 BIU取出的指令被送入指令队列供EU执行, BIU取出的数据被送入相关寄存器中以便做 进一步的处理。 当EU从指令队列中取走指令,指令队列8 出现空字节时,BIU就自动执行一次取指令 周期,从内存中取出后

6、续的指令代码放入 队列中。当EU需要数据时,BIU根据EU给 出的地址,从指定的内存单元或外设中取 出数据供EU使用。当运算结束时,BIU将 运算结果送入指定的内存单元或寄存器。 当指令队列空时,EU就等待,直到有指令 为止。若BIU正在取指令,EU发出访问总 线的请求,则必须等BIU取指令完毕后,该 请求才能得到响应。一般情况下,程序顺 序执行,当遇到跳转指令时,BIU就使指令 9 队列复位,从新地址取出指令,并立即传送 EU去执行。 指令队列的存在使8086/8088的EU和 BIU并行工作,从而减少了CPU为取指令而 等待的时间,提高了CPU的利用率,加快了 整机的运行速度。另外也降低了

7、对存储器存 取速度的要求。 2.8 在执行指令期间,BIU能直接访问存储器 吗?为什么? 解:可以.因为EU和BIU可以并行工作,EU需要 的指令可以从指令队列中获得,这时BIU预先 从存储器中取出并放入指令队列的。在EU执 行指令的同时,BIU可以访问存储器取下一 条指令或指令执行时需要的数据。 10 2.9 8086与8088CPU的主要区别有哪些? 解:主要区别有以下几点: 8086的外部数据总线有16位,而8088的 外部数据总线只有8位。 8086指令队列深度为6个字节,而8088的指 令队列深度为4个字节. 因为8086的外部数据总线有16位,故8086 每个总线周期可以存取两个字

8、节.而8088的 外部数据总线因为只有8位,所以每个总线周 期只能存取1个字节. 个别引脚信号的含义稍有不同. 11 2.10 8088CPU工作在最小模式下: (1)当CPU访问存储器时,要利用哪些信号? (2)当CPU进行I/O操作时,要利用哪些信号? (3)当HOLD有效并得到响应时,CPU的哪些 信号置高阻? 解: (1)要利用信号线包括WR#、RD#、IO/M# 、ALE以及AD0AD7、A8A19。 (2)同(1)。 (3)所有三态输出的地址信号、数据信号和 控制信号均置为高阻态。 12 2.11 总线周期中,什么情况下要插入TW 等待 周期?插入TW周期的个数,取决于什么因素?

9、解:在每个总线周期的T3的开始处若READY为 低电平,则CPU在T3后插入一个等待周期TW。 在TW的开始时刻,CPU还要检查READY状态 ,若仍为低电平,则再插入一个TW 。此过程一 直进行到某个TW开始时,READY已经变为高 电平,这时下一个时钟周期才转入T4。 可以看出,插入TW周期的个数取决于READY 电平维持的时间。 13 2.12 若8088工作在单CPU方式下,在教材 第91页的表中填入不同操作时各控制信号 的状态。 解:结果如表所示。 操作IO/M#DT/R#DEN#RD#WR# 读存储器 写存储器 读I/O接口 写I/O接口 0 0 1 1 0 1 0 1 0 0 0

10、 0 0 1 0 1 1 0 1 0 14 2.13 在8086/8088 CPU中,标志寄存器包含哪些 标志位?各位为0(为1)分别表示什么含义? 解:(略),见书第49页。 2.14 8086/8088 CPU中,有哪些通用寄存器和专 用寄存器?说明它们的作用。 解:通用寄存器包含以下8个寄存器: AX、BX、CX和DX寄存器一般用于存放参与运 算的数据或运算的结果。除此之外: AX:主要存放算术逻辑运算中的操作数,以及存 放I/O操作的数据。 BX:存放访问内存时的基地址。 CX:在循环和串操作指令中用作计数器。 DX:在寄存器间接寻址的I/O指令中存放I/O地址 。在做双字长乘除法运算

11、时,DX与AX合起来存 放一个双字长数。 15 SP:存放栈顶偏移地址。 BP:存放访问内存时的基地址。 SP和BP也可以存放数据,但它们的默认段寄 存器都是SS。 SI:常在变址寻址方式中作为源地址指针。 DI:常在变址寻址方式中作为目标地址指针。 专用寄存器包括4个段寄存器和两个控制寄存器: CS:代码段寄存器,用于存放代码段的段基地址。 DS:数据段寄存器,用于存放数据段的段基地址。 SS:堆栈段寄存器,用于存放堆栈段的段基地址。 ES:附加段寄存器,用于存放附加段的段基地址。 IP:指令指针寄存器,用于存放下一条要执行指令 的偏移地址。 FLAGS:标志寄存器,用于存放运算结果的特征。

12、 16 2.15 8086/8088 系统中,存储器为什么要分段?一个 段最大为多少个字节?最小为多少个字节? 解:分段的主要目的是便于存储器的管理,使得可以 用16位寄存器来寻址20位的内存空间。一个段最大为 64KB,最小为16B。 2.16 在8086/8088 CPU中,物理地址和逻辑地址是指 什么?已知逻辑地址为1F00:38A0H,如何计算出其 对应的物理地址? 解:物理地址时CPU存取存储器所用的地址。逻辑地 址是段和偏移地址形式的地址,即汇编语言程序中使 用的存储器地址。 若已知逻辑地址为1F00:38A0H,则对应的物 理地址=1F00H x 16+38A0H=228A0H。

13、 17 2.17 已知存储器物理地址为78A00H,计算出它所对 应的逻辑地址。此结果惟一吗? 解:物理地址可以对应于不同的逻辑地址。78A00H对 应的逻辑地址可以是7000H:8A00H,7800H:0A00H ,78A0H:0000H等。结果不是惟一的。 2.18 设当前数据段位于存储器的A8000HB7FFFH, DS段寄存器的内容应是什么? 解:因为A8000H到B7FFFH之间的地址范围大小为 64KB,未超出一个段的最大范围。故要访问此地址范 围的数据,数据段的起始地址(即段首地址)应为 A8000H,则DS段寄存器为A800H。 2.19 若CS=8000H,则当前代码段可寻址的存储空间 的范围是多少? 解(CS)=8000H时,当前代码段可寻址的存储空间范 围为80000H8FFFFH。18 2.20 8086/8088 CPU 在最小模式下构成计算机系 统至少应包括哪几个基本部分(器件)? 解:其至少应包括:8088CPU、8284时钟发生器 、8282锁存器(3片)和8286双向总线驱动器。 19

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号