实验七 计数器原理测试及其设计

上传人:豆浆 文档编号:10921085 上传时间:2017-10-11 格式:DOC 页数:5 大小:464.03KB
返回 下载 相关 举报
实验七  计数器原理测试及其设计_第1页
第1页 / 共5页
实验七  计数器原理测试及其设计_第2页
第2页 / 共5页
实验七  计数器原理测试及其设计_第3页
第3页 / 共5页
实验七  计数器原理测试及其设计_第4页
第4页 / 共5页
实验七  计数器原理测试及其设计_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《实验七 计数器原理测试及其设计》由会员分享,可在线阅读,更多相关《实验七 计数器原理测试及其设计(5页珍藏版)》请在金锄头文库上搜索。

1、实验七 计数器原理测试及其设计院系:信息学院专业:通信工程学号:2013117100姓名:王 卓一、实验目的(1)掌握中规模集成计数器 74LS4160、74LS161、74LS163 的逻辑功能及使用方法。(2)掌握同步清零与异步清零的区别及 74LS160 计数器的级联方法。(3)学习中规模集成计数器设计任意制计数器。二、实验仪器设备与主要器件实验箱一个、稳压电源一台、双踪示波器一台、函数发生器一台;74LS160、74LS161 和74LS163。三、实验内容(1)分别用 74LS161 和 74LS163 设计模 13 计数器,采用清零法实现,并用数码管显示实验结果(即加数码转换电路)

2、 ,画出完整电路图,并写出各自状态转换关系。用 74LS161 设计模 13 计数器:图 1 74LS160 同步十进制计数器CP rLDETP ABCDQ工作状态 0 0 异步清零 1 0 同步预置1 1 0 ABCDQ 保持1 1 1 计数表 1 74LS160 功能表1.实验原理:74LS161 是一种二进制可预置同步计数器,它采用了 4 个主从 J-K 触发器作为记忆单元,故又称为 4 位二进制同步计数器。其引脚排列图和功能表均同 74LS160,CP为计数脉冲,上升沿触发;D、C、B、A 为并行数据输入; 为异步清零端,低电平有效;rC为低电平同步预置并行输入端;EP、ET 为计数允

3、许信号,高电平有效;L为并行数据输出端; 为进位输出。如图 1、表 1,采用异步清零方式,ABCDQ, OC即计数器输出呈现 0000 状态时,与其他输入端的状态均无关。2.仿真电路图:3.转换关系:010101.01010.用 74LS163 设计模 13 计数器:CP rLDETP ABCDQ工作状态 0 0 同步清零1 0 同步预置1 1 0 保持 1 1 1 计数表 2 74LS163 功能表1.实验原理:74LS163 为同步 4 位二进制计数器,其引脚排列同 74LS160,但功能略有不同,如表 2, 是同步清零端,当 =0,且 CP 上升沿到达的情况下,才能完成清零(复位)rCr

4、C功能。预置数和计数也是在上升沿作用下同步完成的。74LS163 有超前进位功能,当计数溢出时,进位输出端输出一个高电平脉冲,其宽度和 高电平部分相同。0Q2.仿真电路图:3.转换关系:010101.01010.(2)设计一个用 3 位数码管指示的六十进制计数器,并用三只开关控制计数器的数据保持、计数及清零功能。1.实验原理:级联法2.仿真电路图:(3)试设计一个可控分频器,使分频比按 1/2、1/5、1/7、1/8、1/16 变化。CP 脉冲的分频结果用示波器显示,分频值用数码管显示(分频比=输入脉冲频率/输出脉冲频率) 。1.实验原理:若计数输入脉冲的频率为 ,则 端输出脉冲的频率将依次0f123Q、 、 和为 。00112486ff、 、 、2.仿真电路图:3.实验结果:

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 经济/贸易/财会 > 综合/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号