数字逻辑模拟卷-含答案

上传人:shaoy****1971 文档编号:108786390 上传时间:2019-10-25 格式:DOC 页数:9 大小:523.50KB
返回 下载 相关 举报
数字逻辑模拟卷-含答案_第1页
第1页 / 共9页
数字逻辑模拟卷-含答案_第2页
第2页 / 共9页
数字逻辑模拟卷-含答案_第3页
第3页 / 共9页
数字逻辑模拟卷-含答案_第4页
第4页 / 共9页
数字逻辑模拟卷-含答案_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《数字逻辑模拟卷-含答案》由会员分享,可在线阅读,更多相关《数字逻辑模拟卷-含答案(9页珍藏版)》请在金锄头文库上搜索。

1、数字逻辑模拟试卷一、单项选择1、PROM和PAL的结构是( A )。A.PROM的与阵列固定 B. PROM或阵列不可编程C.PAL与阵列全译码 D. PAL的与阵列可编程,ROM或阵列不可编程2、设图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是( C )。3、下列各函数等式中无冒险现象的函数式有( D )。 A. B. C. D. E.4、二进制码10101010所对应的格雷码为( D )。A.10111100 B. 11111001 C.00110101 D.111111115、凡在数值上或时间上不连续变化的信号,例如只有高低电平的矩形波脉冲信号,称

2、为( C )。A直流信号B.模拟信号C.数字信号 D.交流信号6、半导体存储器( B )的内容在掉电后会丢失。A.MROM B.RAM C.EPROM D.E2 PROM7、边沿式D触发器是一种( C )稳态电路。A.无 B.单 C.双 D.多8、某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要( B )时间。A.10S B.80S C.100S D.800ms二、填空题1、8-3线优先编码器,输入、输出均为低电平有效。若输入为11010010,且的优先级别最高、的优先级别最低,则输出为_010_。2、3、已知N的补码是1,01101011,则N的原码

3、是 1,10010101 ,N的反码是 1,01101010 ,N的真值是 10010101 (或-149) 。4、T触发器具有 保持 和 计数(或翻转) 两种逻辑功能。5、TTL或非门多余输入端应 接低电平(或接地或接0) ,三态门的输出除了有高、低电平外,还有一种输出状态叫 高阻 态。6、存储容量为20488的RAM的地址线为 11 条,数据线为 8 条。7、奇偶校验码算法简单、实现容易,但它只能检验出代码中的 奇 (奇或偶)数个二进制位出错。设在偶校验的情况下,若信息位为1010110,则其校验位为 0 。8、钟控RS触发器的状态方程为。三、判断题:正确打,错误的打。1、GAL的型号虽然

4、很少,但却能取代大多数PAL芯片。( )2、在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。()3、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。( )4、一般TTL门电路的输出端可以直接相连,实现线与。()5、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( )6、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( )四、分析计算题1.用公式法将逻辑函数化简为最简的与或非表达式。解: 2、PROM实现的组合逻辑函数如下图所示,分析电路功能,写出组合逻辑函数F1和F2的最大项之积形式。解: 电

5、路功能:当X、Y、Z全为0、或X、Y、Z为小于7的奇数时为1,其余情况均为0。当X、Y、Z中有2个或2个以上为1是才为1,其余情况均为0。3、请用译码器和与非门实现逻辑函数。 解: 4、图示D/A转换器。已知R=10K,;当某位数为0,开关接地,为1时,开关接运放反相端。试求(1)VO的输出范围;(2)当d3d2d1d0=1011时,VO=?d0d1d2d3S0S1S2S3VREFRRR2R2R2R2R2RRVO+-解: 当时,VO0V 当时, 所以VO的输出范围是07.5V。 当时, 5、试分析计数器电路,画出电路的状态转换图,并说明电路是多少进制的计数器。解:电路的状态转换图如下: 电路是

6、十进制计数器。6、如图所示各门电路均为 74 系列 TTL 电路,分别指出电路的输出状态(高电平、低电平或高阻态)解:Y1低电平(或用0表示) Y2高电平(或用1表示) Y3高电平(或用1表示) Y4低电平(或用0表示) Y5高阻态 Y6低电平(或用0表示) Y7高电平(或用1表示) Y8低电平(或用0表示)7、已知某同步时序电路的状态如图所示。要求试作出该电路的状态转移表。若用JK触发器实现电路,试写出该电路的驱动方程和输出方程。状态图解:状态转移表 输入现态次态输出XQ2Q1Y000000001000010001011001100010101110110110111110根据,比较两式得:

7、 , 根据,比较两式得: ,输出 8、写出输出Y1Y4的逻辑表达式。解:9、试写成图中输出与输入、之间的逻辑关系式,并计算外接电阻取值的允许范围。已知5V,74HC03输出高电平时漏电流的最大值为,低电平输出电流最大值为,此时的输出低电平为。负载门每个输入端的高、低电平输入电流最大值为。要求满足,。解: 的取值范围: 五、作图题主从JK触发器CP、J、K端的电压波形如图所示,试画出、对应的电压波形。 六、某组合逻辑电路有四个输入端(A、B、C、D)和一个输出端Y,输出与输入关系如下表所示。请分别用两种器件:与非门;八选一的数据选择器来设计这个组合逻辑电路。A、B、C、D输入的原、反变量均提供。CDY000110111解: 真值表ABCDY00000000001101011011000011110011010111011111000000110101110111111111001101010001 取地址变量为:、 或取地址变量为:、

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 其它中学文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号