2022年基于恢复余数法定点原码一位除法器的设计课程设计报告

上传人:re****.1 文档编号:567348920 上传时间:2024-07-20 格式:PDF 页数:27 大小:796.34KB
返回 下载 相关 举报
2022年基于恢复余数法定点原码一位除法器的设计课程设计报告_第1页
第1页 / 共27页
2022年基于恢复余数法定点原码一位除法器的设计课程设计报告_第2页
第2页 / 共27页
2022年基于恢复余数法定点原码一位除法器的设计课程设计报告_第3页
第3页 / 共27页
2022年基于恢复余数法定点原码一位除法器的设计课程设计报告_第4页
第4页 / 共27页
2022年基于恢复余数法定点原码一位除法器的设计课程设计报告_第5页
第5页 / 共27页
点击查看更多>>
资源描述

《2022年基于恢复余数法定点原码一位除法器的设计课程设计报告》由会员分享,可在线阅读,更多相关《2022年基于恢复余数法定点原码一位除法器的设计课程设计报告(27页珍藏版)》请在金锄头文库上搜索。

1、沈阳航空航天大学课 程 设 计 报 告课程设计名称:计算机组成原理课程设计课程设计题目:定点原码一位除法器地设计院(系):计算机学院专业:计算机科学与技术班级:学号:姓名:姜鹏指导教师:周大海完成日期: 2014年01月10日精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 1 页,共 27 页目录第 1 章 总体设计方案 . 11.1设计原理 . 11.2设计思路 . 41.3设计环境 . 4第 2 章 详细设计方案 . 32.1总体方案地设计与实现. 62.1.1总体方案地逻辑图 . 62.1.2计算算法总流程图 . 72.2 功能模块地设计与实

2、现 . 62.2.1 操作数预处理模块地设计与实现 . 72.2.2 上商置 0模块地设计与实现 . 92.2.3 上商置 1模块地设计与实现 . 92.2.4 商符运算模块地设计与实现 . 10第 3 章 测试结果 . 123.1 程序仿真 . 123.2 仿真测试 . 错误!未定义书签。3.2.1 仿真测试一 两个正数除法运算 . 123.2.2 仿真测试二 一个正数一个负数除法运算 . 163.2.3 仿真测试三 两个负数除法运算 . 18参考文献 . 12附录(源程序清单) . 21精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共

3、 27 页第 1 章 总体设计方案1.1 设计原理原码一位除,即两个原码数相除,商地符号位运算为除数和被除数地符号异或值.这里采用地算法为恢复余数法,而且除数和被除数规定为4 位.实验地数据从实验箱地开关输入,而且运算地结果在OUT 寄存器中显示出来.整个过程通过汇编语言编写实现.恢复余数法定点原码一位除法器工作原理大致如下:设: X=X7X6X5X4X3X2X1X0Y=Y7Y6Y5Y4Y3Y2Y1Y0其中高四位X7X6X5X4和 Y7Y6Y5Y4为符号位,低四位X3X2X1X0和 Y3Y2Y1Y0为数据位 .则: X/Y=K*|X|/|Y|其中, |X|和|Y|为 X 和 Y 地绝对值, K

4、 为 X 和 Y 地符号位地异或值.|X|/|Y| 利用恢复余数法求地,商根据余数地符号是正或负来判断.当为负时,上商为0,同时还应该把除数再加到差上去,恢复余数为原来地正值之后再左移一位.若差为0 或为正值时,就没有恢复余数地操作,上商为1,余数左移一位.下面通过一道例题详细理解恢复余数法定点原码一位除法器地工作原理.详细过程如表1.1 所示 .例:已知:X= -0.1011Y= -0.1101求: X/Y 原解:由 X= 0.1011, Y= -0.1101得 X 原=1.1011,X*=0.1011 Y 原=1.1101,Y*=0.1101 ,-Y* 补=1.0011精选学习资料 - -

5、 - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 27 页下面表 1.1 列出了商值得整个求解过程.表 1.1 恢复余数定点原码一位除法器功能表故:商值为0.1101商地符号位为:X0 Y0=11=0所以 X/Y 原 =0.1101由此例可见,共左移4 次,上商5 次,第一次上地商在商地整数位上,这对小数除法而言可用它作溢出判断.即当该位为 “1”时,表示此除法溢出,不能进行,应由程序进行处理;当为 “0”时,说明除法合法,可以进行. 被除数 (余数 )商说明 0.1011 + 1.00110.0000+-|y| 补(减去除数) 1.1110 +0.1101

6、0.0000余数为负,上商0 恢复余数 +|y| 补 0.1011 1.0110 + 1.10110.00000.0000被恢复地被除数 1位+-|y| 补(减去除数) 0.1001 1.0010 + 1.00110.00010.0010余数为正,上商1 1位+-|y| 补(减去除数) 0.0101 0.1010 + 1.00110.00110.0110余数为正,上商1 1位+-|y| 补(减去除数) 1.1101 +0.11010.0110余数为负,上商0 恢复余数 +|y| 0.0101 1.0100 + 1.00110. 01100. 1100被恢复地被除数 1位+-|y| 补(减去除数

7、)0.01110. 1101余数为正,上商1 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 4 页,共 27 页1.2 设计思路基于恢复余数法地定点原码一位除法器地设计主要包含如下4 个部分:求X* 和 Y* :即去掉除数和被除数地符号位,运算过程中把除数和被除数都按照正数进行运算 .只需要将除数和被除数都和“0FH (00001111)” 进行 “ 与” 运算即可;上商1,减去余数:用被除数减去除数,如果运算结果大于0(符号位为0),则上商 1,将运算结果左移一位,同时商值也左移一位,下步操作为减掉除数;上商0,恢复余数:用被除数减去除数,如果

8、运算结果小于0(符号位为1),则上商 0,马上加上除数也就是恢复余数至上一步状态,再将运算结果和商值分别左移1 位;商值地符号位运算:在最原始状态下输入得到地被除数和除数分别保存在两个内存中,在上述三步运算过程完全结束后,再从内存中读出最原始地除数和被除数进行符号位异或运算,运算结果在与商值进行相应运算即可得到最终运算结果.1.3 设计环境伟福 COP2000 实验箱,用汇编语言编程实现定点原码一位除法器COP2000 计算机组成原理实验系统由实验平台、开关电源、软件三大部分组成.实验平台上有寄存器组R0-R3、运算单元、累加器A、暂存器W、直通 /左移 /右移单元、 地址寄存器、程序计数器、

9、堆栈、中断源、输入/输出单元、存储器单元、微地址寄存器、指令寄存器、微程序控制器、组合逻辑控制器、扩展座、总线插孔区、微动开关/指示灯、逻辑笔、脉冲源、20 个按键、字符式LCD 、RS232 口.COP2000 集成调试软件(即仿真测试软件)共分为6 部分:(1)主菜单区实现实验仪地各项功能地菜单,包括文件 编辑 汇编 运行 帮助 五大项,各项线面做详细介绍 .(2)快捷图标区快速实现各项功能按键(3)源程序 /机器码区在此区域有源程序窗口,反汇编窗口,EM 程序代码窗口.源程序用于输入,显示,编辑汇编源程序:反汇编窗口显示程序编译后地机器码及反汇编地程序; EM 程序代码窗口用数据方式机器

10、码.(4)机构图 /逻辑波形区结构图能结构化显示模型机地各部件,以及运行时数据走向寄存器值;逻辑波形图能显示模型机运行时所有信号地程序.精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 5 页,共 27 页(5)微程序 /跟踪区微程序表格用来显示程序运行时微程序地时序,及每个时钟脉冲各控制位地状态,跟踪表用来记录显示程序及微程序执行地轨迹,指令系统可以帮助你设计新地指令系统.(6)寄存器状态区用来显示程序执行时各内部寄存器地值. 图 1.1 COP2000 计算机组成原理实验系统模拟软件界面示意图精选学习资料 - - - - - - - - - 名师

11、归纳总结 - - - - - - -第 6 页,共 27 页第 2章 详细设计方案2.1 总体方案地设计与实现定点原码一位除,算法为恢复余数法,当余数为负时,需加上除数,将其恢复城原来地余数 .商值地确定是通过比较被除数和除数绝对值地大小,即”X” -”Y”实现地,而计算机内只设加法器,所以需要将”X”-”Y” 操作变为 |X|补+|Y|补得操作 .2.1.1总体方案地逻辑图图 2.1 定点原码一位除法器整体设计框图如上逻辑框图2.1 中所示, R0、R1、R2 均是 8 位地寄存器 .R1 中保存地是被除数.R2中保存地是除数.R3 中保存地为商,另外R4 寄存器可以作为计时器用来控制左移地

12、次数.左移运算就是除法运算过程中逐位运算地过程,右移运算主要是在符号位运算过程中获取除数和被除数符号位所用,最终结果在OUT 中输出 . R0 被 除 数BUBUFENJI 8 位加法器R2 商R1除数移位和加控制右移OUT 输出结果移位 4 次左移加法器精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 7 页,共 27 页2.1.2计算算法总流程图图 2.2 定点原码一位除法器计算算法过程流程图开始初始化被除数R0, 除数R1,商 R2,计数器 R3 被除数 R0 减 除数 R1 被除数 R00 除数 R1为 0 N Y 处理加上 |y| 补商 R

13、2左移一位加 0,加上 -y 地补 . 商 R2左移一位加1 被除数 R0左移一位计数器 R3减 1 被除数 R0左移一位计数器 R3减 1 计数器 R3为 0 计数器 R3为 0 Y N 被除数 R0加除数 R1 Y N 被除数 R0减除数 R1 被除数R00Y 余数 R00 Y 恢复除数R2 商符判断结束N N 被除数 R00N Y Y N 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 8 页,共 27 页算法流程图如图2.2 所示 .除法开始前, R2 寄存器被清0,准备接收商,被除数地原码放在 R0 寄存器中,除数地原码放在R1 寄存器中

14、,计数器R3 中存放需要移位地次数.除法开始后,首先判断除数是否为0,若除数为0 则进行处理,若不为0,则用被除数减去除数,若运算结果大于0,商上1.若结果小于0,商上0.然后被除数左移一位,计数器减1.当计数器 R3 内容为 0 时,运算结束 .2.2 功能模块地设计与实现主要模块包括:操作数预处理模块、上商置0 模块、上商置1 模块、商符运算模块四大模块 . 2.2.1 操作数预处理模块地设计与实现2.2.1.1 功能描述操作数预处理模块地主要功能是对操作数地初始化及预处理.具体包括下面两个方面地处理:1、将输入地除数和被除数保存在某个内存中备份,备份地原始数据以便将来进行符号位地运算 .

15、2、求输入地除数和被除数地数据位,也就是将除数和被除数全部转化为正数进行后面地计算,具体做法就是将除数和被除数分别与“00001111 (0FH)” 进行 “ 与” 运算,保证运算过程中地初始数据均为正数.2.2.1.2 流程图开始初始化:R0被除数R1 除数R2 商值R3 计数器R0 和 R1 数据分别保存在内存 9F 和 9E中备份AND R0,0FH 被除数与0FH“与”AND R1,0FH 除数与 0FH“与”结束精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 9 页,共 27 页图 2.3 操作数预处理模块流程图2.2.2 上商置 0 模

16、块地设计与实现2.2.2.1 功能描述上商置0 模块中要进行恢复余数,原码一位除法器恢复余数法进行计算,区别于加减交替算法.当余数为负时,将商地最后一位添0,这时,需要进行恢复,余数加上 Y* 补,再将得到地余数和商同时左移一位,然后余数再加上 Y* 补存到R2上,再判断余数地正负,如果余数为负时,循环进行上商置0 地操作,否则,进行上商置 1地操作 .2.2.2.2 流程图图 2.4 上商置 0 模块流程图开始余数为负,商置0 恢复余数 +Y*补左移一位减去余数 +-Y*补结束精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 10 页,共 27 页

17、2.2.3 上商置 1 模块地设计与实现2.2.3.1 功能描述上商置 1 地算法比较简单,不存在不同地算法,原码一位除法都是相同地计算.当余数为正时上商置1,这时,再将得到地余数和商同时向左移一位,然后余数加上Y* 补存到R2 上,在判断余数地正负.如果余数为正时,循环进行上商置1 地操作,否则,进行上商置0 地操作 .2.2.3.2 流程图图 2.5 上商置 1 模块流程图2.2.4 商符运算模块地设计与实现2.2.4.1 功能描述商地符号计算原码一位除法和原码一位乘法一样都是单独处理地,商符由两数地符号位进行异或运算求得,商值是由两数绝对值相除求得.将 9FH 和 9EH 地址地除数X

18、和被除数Y开始余数为正,商置1 结束左移一位减去除数 +-Y*补精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 11 页,共 27 页分别右移四位,得到X1 和 Y1 再将两数进行相加运算,得到一个值是Z,然后判断Z 地最低位是否为零,如果为零,则商地符号为正,否则商地符号为负.2.2.4.2 流程图开始Z=X1+Y1判断Z的最低位是否为零商的符号为负N商的符号为正Y结束分别将除数 X和被除数Y右移四位得到 X1和Y1图 2.6 商符运算模块流程图精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 12 页

19、,共 27 页精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 13 页,共 27 页第三章测试结果3.1程序仿真将事先编好地汇编程序输入到列表里,保存将格式改写成.ASM, 再进行仿真,仿真可以一步一步进行仿真,你可以看到每步执行过程中,寄存器R0R3 和累加器A 地变化,根据变化可以知道每步执行是否正确,直到最后输出OUT 和 R2.3.2仿真测试3.2.1 仿真测试一 两个正数除法运算当 X=0.1011B ,Y=0.1101B 时地仿真结果如下图所示.已知 X=0.1011B ,Y=0.1101B ,根据原码一位除法恢复余数法进行计算可得出商

20、为0.1101,再将X 和 Y 地符号位进行异或可得出商地符号为正,所以最终商为0.1101,余数为0.0111. 仿真过程图如下所示:图 3.1 仿真测试一数据初始化图如图 3.1 所示 .R0、R1、R2 和 R3 4 个寄存器中分别初始化存入原始数据被除数0BH 、除数 0DH 、商值 00H 和计数器初始值04H.精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 14 页,共 27 页图 3.2 仿真测试一数据备份图如图3.2 所示,将原始数据被除数和除数存入内存中备份,以便将来做商符计算时使用,图中MAR 中显示地地址为除数0DH 存入地地

21、址9E.图 3.3 仿真测试一数据预处理图如图 3.3 所示,将原始数据被除数和除数进行去符号处理使之均变为正数进行运算,这里由于初始数据本身就是正数,所以R0 和 R1 寄存器中数据不变.精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 15 页,共 27 页图 3.4 仿真测试一上商0仿真图当被除数与除数地差值为负时,进行上商0 模块,恢复余数至0BH,并进行左移运算变为 16H,再进行减除数运算,运算结果为09H,同时计数器减1,如图3.4 中 R0 寄存器和 R3 寄存器所示 .图 3.5 仿真测试一上商0仿真图当被除数与除数地差值为正时,进

22、行上商1 模块,左移一位再减去除数,同时计数器减1,如图 3.5 中 R0 寄存器和R3 寄存器所示, R2 寄存器中上商1 并左移一位变为02H.精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 16 页,共 27 页图 3.6 仿真测试一商符运算仿真图从内存中读出原来备份地原始除数和被除数数据通过右移四步后分别获取其符号位数据进行相减,图3.6 中 R0 寄存器显示地就是差值结果,这里由于是两个整数所以符号位均为0,相减结果仍为0.图 3.7 仿真测试一最终运算结果仿真图如图 3.7 所示,数据运算结果运算后并与上一步地商符运算结果进一步运算得到

23、最终地运算结果输出到OUT 单元中,图中OUT 单元显示数据为0DH,即被除数0BH 和除数 0DH运算地最终结果,运算正确.3.2.2 仿真测试二 一个正数一个负数除法运算精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 17 页,共 27 页在仿真测试一地基础上将被除数X 地值修改为X=-0.1011B ,其余条件不变.图 3.8 仿真测试二数据初始化图如图 3.8 所示,如图中R0 寄存器中数据变为1BH ,其余与仿真一相同.图 3.9 仿真测试二数据预处理图如图3.9 所示,将被除数和除数进行去符号处理,因此R0 中原来地1BH 变为现在地0

24、BH,除数由于本身是正数不变.由于中间运算过程与仿真一相同,这里不再重复.精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 18 页,共 27 页图 3.10 仿真测试二商符运算图如图 3.10 所示, R0 中现存地01H 为被除数地符号位,累加器A 中存地为除数符号位(0)减被除数符号位(1)地差值( -1),也就是0FFH.图 3.11 仿真测试二最终运算结果图如图 3.11所示, OUT 单元中为最终运算结果数据1DH,运算结果正确.3.2.3 仿真测试三 两个负数除法运算精选学习资料 - - - - - - - - - 名师归纳总结 - -

25、 - - - - -第 19 页,共 27 页在仿真测试二地基础上将被除数Y 地值修改为Y=-0.1011B ,其余条件不变.图 3.12 仿真测试三数据初始化图如图 3.12 所示,如图中R1 寄存器中数据变为1DH,其余与仿真二相同.图 3.13 仿真测试三数据预处理图如图 3.13 所示,将被除数和除数进行去符号处理,因此R0 中原来地1BH 变为现在地0BH,除数由原来地1DH 变为现在地0DH.由于中间运算过程与仿真一相同,这里也不再重复.精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 20 页,共 27 页图 3.14 仿真测试三商符运

26、算图如图 3.14 所示, R0 中现存地01H 为被除数地符号位,累加器A 中存地为除数符号位(0)减被除数符号位(1)地差值( -1),也就是0FFH.图 3.15 仿真测试三最终运算结果图如 图3.15 所 示 , OUT单 元 中 为 最 终 运 算 结 果 数 据1DH , 运 算 结 果 正 确 .精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 21 页,共 27 页参考文献1 唐朔飞 . 计算机组成原理(第2 版) M.北京:高等教育出版社,20082 范延滨 .微型计算机系统原理、接口与EDA 设计技术 M. 北京:北京邮电大学出版

27、社,20063 王爱英 .计算机组成与结构(第 4 版)M. 北京:清华大学出版社,20064 曹昕燕 .EDA 技术实验与课程设计M. 北京:清华大学出版社,20065 伟福 COP2000 型计算机组成原理实验仪使用说明书精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 22 页,共 27 页附录源程序清单如下:地址机器码汇编语言注释008C1BMOV R0,#0BH输入被除数、除数、商值、计数器地初值分别存到寄存器 R0、R1、R2 和 R3 四个寄存器中028D1D MOV R1,#1DH048E00MOV R2,#00H068F04MOV

28、R3,#04H0870MOV A,R0将被除数和除数分别备份到内存 9F 和 9E 单元中保存,以便后面商符运算使用09889FMOV 9FH,A0B71MOV A,R10C889EMOV 9EH,A0E70MOV A,R0将 R0 寄存器中地被除数与0FH 进行 “ 与” 运算,目地是让符号位为00F5C0FAND A,#0FH1180 MOV R0,A1271MOV A,R1同上步,将除数进行符号预处理,变为正数进行计算135C0F AND A,#0FH1581 MOV R1,A1671MOV A,R1将除数与0 进行比较,如果除数为0,没有意义,直接跳出去,结束173C00SUB A,#

29、00H19A486JZ OVERFLOW1B70MOV A,R0用被除数减去除数,并把结果存到R0 寄存器中,覆盖原被除数1C31SUB A,R11D80 MOV R0,A1E5C10 LOOP:AND A,#10H判断上步结果地正负203C00 SUB A,#00H如果运算结果符号位为0,即正数,跳到S122A428 JZ S1243C10SUB A,#10H如果运算结果符号位为1,即负数,跳到S226A43CJZ S22870S1:MOV A,R0上商 1 模块29D4 RL A将运算结果左移一位,作为新地被除数2A80 MOV R0,A2B72MOV A,R2上商 1,也左移一位2C1C

30、01ADD A,#01H2ED4 RL A2F 82MOV R2,A3070MOV A,R0新被除数减除数,运算结果仍保存在R0 寄存器中3131SUB A,R13280MOV R0,A3373MOV A,R3运算过一步后,计数器值减1343C01SUB A,#01H36A451JZ NEXT运算 4 步后,跳转出去3883MOV R3,A减 1 后仍存到 R3 寄存器3970MOV A,R0取新被除数与除数地差3AAC1E JMP LOOP跳转到 LOOP 进行判断精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 23 页,共 27 页3C70S2

31、:MOV A,R0上商 0 模块3D11ADD A,R1加上除数,恢复余数法,使被除数复原3E80 MOV R0,A3F70MOV A,R0被除数复原后,左移一位,形成新地被除数存到R0 寄存器40D4RL A4180MOV R0,A4272 MOV A,R2上商 0 相当于什么都不做,直接左移一位即可,保存到R2 寄存器中43D4RL A4482MOV R2,A4570MOV A,R0新地被除数减去除数,运算结果保存到R0 寄存器中覆盖原被除数4631SUB A,R14780MOV R0,A4873 MOV A,R3计数器值减一493C01SUB A,#01H4BA451 JZ NEXT4

32、次运算结束后跳出去4D83MOV R3,A新计数器值存到R34E70MOV A,R0取新被除数与除数差值4FAC1EJMP LOOP跳到 LOOP 进行判断5170NEXT:MOV A,R04 次运算已经结束525C10AND A,#10H取最后一次结果符号位543C00 SUB A,#00H如果为0,即正数,跳到OUT1 处理56A45C JZ OUT1583C10 SUB A,#10H如果为1,即负数,跳到OUT2 处理5AA462JZ OUT25C72OUT1:MOV A,R2最后一次运算结果为正,上商 1,将结果保存到R2 寄存器,并跳转到F 进行商符计算5D1C01ADD A,#01

33、H5F 82MOV R2,A60AC68JMP F6272 OUT2:MOV A,R2最后一次运算结果为负,上商 0,将结果保存到R2 寄存器,并跳转到F 进行商符计算631C00 ADD A,#00H6582MOV R2,A66AC68 JMP F68789F F:MOV A,9FH商符计算模块6AD0 RR A从 内 存9F 单 元 取 出 被 除数,右移4 次,获得其符号位6BD0 RR A6CD0 RR A6DD0 RR A6E80MOV R0,A将结果存到R0 寄存器6F789E MOV A,9EH从内存9E 单元取出除数,右移 4 次,获得其符号位;并将除数符号位减被除数符号位,将

34、结果存到累加器A中即可71 D0 RR A72 D0 RR A73 D0 RR A74 D0 RR A75 30 SUB A,R0763C00SUB A,#00H如果结果为0,跳到FF2 模块进行处理78A481 JZ FF27AAC7CJMP FF1否则跳到FF1 模块处理7C 72 FF1:MOV A,R2结果不为0,说明被除数和7D6C10 OR A,#10H精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 24 页,共 27 页7F 82 MOV R2,A除数一定是一正一负形式,所以商符符号位也必为180 C4 OUT8172 FF2:MOV

35、 A,R2结果为0,说明被除数和除数一定是同号形式,所以商符符号位也必为0826C00OR A,#00H8482 MOV R2,A85C4 OUTOVERFLOW: MOV R0除数为 0,跳到这结束精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 25 页,共 27 页课程设计总结:本次课程设计让我收获颇丰,起初拿到课程设计题目,不知道如何去实现设计要求,经过前几天查阅资料,老师帮助,我对这次课程设计要求有了更深地了解,知道了具体应该怎样操作,怎样去实现原码一位除法器,怎样去操作Cop2000 实验箱 .我想说本次课程设计不但使我们复习了计算机组成

36、原理课程地内容,还让我们复习并应用了算法设计与分析以及汇编语言课程地内容,我们加深了对计算机系统概念地理解.我衷心感谢学校和老师给我们安排了这次课程设计,我们平时在享受信息时代带来地方便迅捷地同时也养成了懒惰、急于求成地坏习惯,而这次地课程设计不允许我们偷懒,每个人必须下足功夫才能够完成,而在完成地过程中,我们地心态也悄然发生了变化,从开始地些许抵触转变为乐在其中,这难道不值得感谢吗?我衷心地希望学校学院能给我安排更多地此类实践课程,增强我们地动手实践能力,促进理论知识地消化吸收.最后感谢几位指导教师地悉心讲解和耐心指导,谢谢您!指导教师评语:指导教师 (签字 ):年月日课程设计成绩精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 26 页,共 27 页精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 27 页,共 27 页

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号