《计算机组成原理》练习题

上传人:s9****2 文档编号:490011874 上传时间:2024-02-16 格式:DOC 页数:2 大小:17.23KB
返回 下载 相关 举报
《计算机组成原理》练习题_第1页
第1页 / 共2页
《计算机组成原理》练习题_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述

《《计算机组成原理》练习题》由会员分享,可在线阅读,更多相关《《计算机组成原理》练习题(2页珍藏版)》请在金锄头文库上搜索。

1、计算机组成原理练习题1一、选择题1.从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于( )计算机。A 并行 B 冯诺依曼 C 智能 D 串行2. 在下列寻址方式中,( )寻址方式需要先计算,再访问主存。A立即;B变址;C间接;D直接3. 采用指令Cache与数据Cache分离的主要目的是 。 A降低Cache的缺失损失 B提高Cache的命中率 C降低CPU平均访存时间 D减少指令流水线资源冲突4冯诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是( )A指令操作码的译码结果 B指令和数据的寻址方式C指令周期的不同阶段 D指令和数据所在的存

2、储单元5. 假定一台计算机的主存储器最大可装机容量为4GB,按字节编址,则该存储器的MAR应为( )A.16位 B.32位 C.48位 D.64位6. 计算机中的所有信息都以二进制表示的原因是( )A.信息处理方便 B.运算速度快C.节约元器件 D.物理器件性能所致7. CPU 响应中断的时间是( )。A中断源提出请求; B取指周期结束;C执行周期结束; D间址周期结束。8. 某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为90 ns、80 ns、70 ns和60 ns,则该计算机的CPU时钟周期至少是( )A90 ns B80 ns C70 n

3、s D60 ns9. 下列器件中存取速度最快的是( )。ACache;B主存;C寄存器;D辅存。10. 目前在小型和微型计算机里最普遍采用的字母与字符编码是( )。ABCD 码;B十六进制代码;CASCII 码;D海明码。11. 假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是( )A5%B9.5%C50%D95%12. 下列选项中,能引起外部中断的事件是A键盘输入B除数为0C浮点运算下溢D访存缺页13. 冯.诺依曼机工作方式的基本特点是( )A多指令流单数据流 B.按地址访问并顺序执行指令C堆栈操作

4、D.存储器按内容选择地址14. 下列叙述中( )是正确的。A主存可由 RAM 和 ROM 组成;B主存只能由 ROM 组成;C主存只能由 RAM 组成;D主存只能由 SRAM 组成。15. 下列寄存器中,汇编语言程序员可见的是A存储器地址寄存器(MAR)B程序计数器(PC)C存储器数据寄存器(MDR)D指令寄存器(IR)二、计算题设浮点数的阶码为5位(含阶符2位),尾数为8位(含尾符2位), 按机器补码浮点运算步骤求 X+Y补 。其中,x = 0.101100 2-011 y =- 0.011100 2-010三、综合题1. 已知某8位机的主存采用半导体存贮器,地址码为18位,若使用4K4位R

5、AM芯片组成该机所允许的最大主存空间,则:(1)若每个模块为32K8位,共需几个模块?(2)每个模块内共有多少片RAM芯片?(3)主存共需多少RAM芯片? 2. 假设CPU执行一段程序过程中,Cache完成存取的次数为5000次,主存完成存取的次数为200次。若Cache存取周期为40ns,主存存取周期为160ns。求解:(1) Cache命中率。(2) Cache-主存系统的访问效率。(3) 平均访问时间。3. 假设主存容量为512K字,Cache容量为4K字,每个字块为8个字,试求解.(1)设计Cache地址格式,Cache中可装入多少块数据?(2)在直接映射方式下,设计主存地址格式。(3)在四路组相联映射方式下,设计主存地址格式。(4)在全相联映射方式下,设计主存地址格式。4. 某计算机字长16位,主存容量为64K字,采用单字长单地址指令,共有56条指令,试采用四种寻址方式(直接、间接、变址、相对)设计指令格式。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 幼儿/小学教育 > 小学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号