SMT高级工程师教案

上传人:汽*** 文档编号:486857993 上传时间:2023-11-02 格式:DOCX 页数:49 大小:65.38KB
返回 下载 相关 举报
SMT高级工程师教案_第1页
第1页 / 共49页
SMT高级工程师教案_第2页
第2页 / 共49页
SMT高级工程师教案_第3页
第3页 / 共49页
SMT高级工程师教案_第4页
第4页 / 共49页
SMT高级工程师教案_第5页
第5页 / 共49页
点击查看更多>>
资源描述

《SMT高级工程师教案》由会员分享,可在线阅读,更多相关《SMT高级工程师教案(49页珍藏版)》请在金锄头文库上搜索。

1、编号:时间:2021年x月x日书山有路勤为径,学海无涯苦作舟页码:第1页 共1页SMT 高級工程師教案6SMT測試ATE 工程師應注意及準備事項:1.當拿到R/D CAD FILES 時,請在A-TEST導入時分析該被測試之TEST ABILITY2.在B-TEST 導入ATE測試時,應注意版本變更之零件,規格;並分析下列資料:名 稱數 量A. PCB CAD FILES (NEW VER) 1B. BOM 1C. ARTWORK 1D. CIRCUIT 1E. BEAR BOARD 1-2F. FUNCTION M/B 2-33.B-TEST後提出TEST ABILITY報告.A. 列出A-

2、TEST & B-TEST之異差B. 列出那些零件須加測試點及注意事項C. 列出治具要求之注意事項D. 列出LAYOUT TEST PAD 及測試針之規格及注意事項E. 其它R/D設計須附合治具程式控制之要求ATE 工程師應注意及準備事項:1. R/D在LAYOUT時之節點至少要有一測試點(TEST PAD)2. 線路途的每一測試點(TEST PAD),間距至少75 MIL以上3. 手插零件不需加測試點,但如果是CONNECTOR很密之零件視需要加測試點.4. CHIP除了空腳外,其餘各腳均需加測試點.5. 如果是單面之被測試時,測試點要均勻分佈於測試板.6. 如果是雙面之被測試時,測試點儘量

3、LAYOUT在焊錫面.7. 測試點附近之零件高度應小於0.255IN (視產品而定)8. 測試點周圍0.018IN內不可有測試或零件9. PCB 邊緣0.125 IN內不可有測試點10.測試點到另一測試點不可小於0.083IN.125.125.125PCB DEIGES.1250.08272.1mm(82.7mil)MIN IMUN DESIRABLE TEST PAD POSITIONONG.035”(0.83MM)11.所有導通孔及氣孔必須請PCB廠做MASK以防測試時漏氣12.定位孔之定位針之尺寸誤差在+-.002IN13.定位孔直徑大於0.012IN14.定位孔之內壁不可吃錫15.治具

4、之定位孔要用CNC鑽孔*測試零件CHIP,CONNECTOR為設計重點 *16.測試點不可被被綠漆蓋住(測試前用放大鏡檢查)17.板邊至測試點約0.125IN 不可有測試點.PC BOARDDATUM POINTTOL.002(.5mm)TEST PADTOL.002(.5mm)(.5mm)TOL.002TOOL INFHOLE 18.測試點直徑不小於0.35/0.50 in(35mil),(目前約30mil)Solder pad(.09mm).035SOLDER RESISTPROBE TIP 19.導通孔之中心間距要150 mil 以上 20.各測試點必須吃錫,但邊緣不可被綠漆MASK 2

5、1.如考量功能測試時,要在CONNECTOR最進處加測試點 22.VCC點至少5點,GND點至少10點 以上為治具部份 23.對IC或CHIP之控制位址線(如RESET,ENABLE)不可直接接到VCC或GROUND上4.7KNE OR CL 24.測試盪器須先除頻或加JUMPER控制10pf VCC 25.對POWER- ON RESET在設計,要有隔離之設計4.7KRESET0.1UFVCCVCC414.7KOUT23OSCRESET 26.對振盪器如有控制ENABLE.DISABLE之產品測試會更穩,否則須加除頻電路或善用JUMP亦是一 個好方法 27.對IC或CHIP之OPTION空腳

6、要LAYOUT測試點 28.BGA零件背面之PCB不可LAYOUT零件 元件值ICT 短路 開路-IC Boundary Socan-IC PatternICT IC 元件功能自動調整ATE 組裝板功能測試測試設備的功能及區隔 IC 保護二極體 靜態測試動態測試 -ICT:In-Circuit Tester-ATE:Automatic Test Equipment -MDA:Manufactureing Defect Analyzer 測試步驟完 成動 態靜 態產 品n 自動調整n 組裝板功能測試- IC Boundary Scan- IC Patternn IC保護二極體n IC元件功能n

7、元件值n 短路 開路製造不良分佈高中低空板不良元件反插元件不良功能不良漏件/錯件短路/開路測試成本不良百分比高中低空板不良元件反插元件不良功能不良漏件/錯件短路/開路製造不良分佈及測試成本n OKANONn TR-518n TESCON50K 美金以上n IC保護二極體n 元件值n 短路 開路50K 美金以上n TR-518Fn 自動調整n 組裝板功能n HPn TERADYNE-Boundart Scan-Pattern100K 美金以上n GenRadn IC元件能價格產品測試功能測試設備的市場測試治具n In-Line測試治具n 壓合式測試治具n 真空測試治具n 雙面測試治具n 單面測試

8、治具n 加裝”導板”(Guiding Plate)n 正確選擇測試點n 正確選擇測試針頭n 高品質的測試針治具製作的考慮因素SMT 製造不良問題未來趨勢開路短路漏件/錯件功能不良元件不良元件反插高中低低IC PatternIC保護二極體元件值短路組裝板功能SMT中開路高產品測試未來趨勢AOI EQUIPMENT(AUTO OPTICAL INSPECTION) Performance standards in SMmanpowerinspection Drive to reducemonitoring and Focus on processSchedule demandsQuality an

9、d Lncreased cost,Electrical in inspectionProcessshipmentassembly orSystem Manufacturing keep risi ScreenprintingPick andplaceReflowElectricaltestSingle-side SMT assembly process and finer pitch packag Lncreasing board dens access harder to attailmake in-circuit fixture Requirement to inspeccontrolRe

10、quirement forFast,high-defect-coverage inspectiontestable electricallydefect classes not5500-Series AOI systems from Teradyne provide process monitoring at any process stepSMT board assemblyLntegration/BoardElectricalThru-Pick/ScreenWavePackagingTestFunctionalTestProcessloadholeReflowPlacePrintPre-w

11、ave inspection 5515B system Bottm-side solder joint quality Component insertionPost-reflow inspection 5529,5539 systems Component placement Solder joint quality,including J-leads and lifted leadsSingle-side SMT assembly process Component orientation Component presence and alignment 5529 systemPost placement inspection The typical post-reflow SMT process Defect spectrum AOI and ICT are often employed together as Complementary tools ICTAOI Misoriented device(cap,TombstonedLifte leadsUnwetted pins Device progranmming (flashMissing devicesdevicesMissing bypass caps

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > PPT模板库 > 总结/计划/报告

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号