数字电子技术 习题答案 作者 张伟林 王翠兰 21798《数字电子技术》习题参考答案

上传人:w****i 文档编号:94403627 上传时间:2019-08-06 格式:DOC 页数:22 大小:487.50KB
返回 下载 相关 举报
数字电子技术 习题答案 作者 张伟林 王翠兰 21798《数字电子技术》习题参考答案_第1页
第1页 / 共22页
数字电子技术 习题答案 作者 张伟林 王翠兰 21798《数字电子技术》习题参考答案_第2页
第2页 / 共22页
数字电子技术 习题答案 作者 张伟林 王翠兰 21798《数字电子技术》习题参考答案_第3页
第3页 / 共22页
数字电子技术 习题答案 作者 张伟林 王翠兰 21798《数字电子技术》习题参考答案_第4页
第4页 / 共22页
数字电子技术 习题答案 作者 张伟林 王翠兰 21798《数字电子技术》习题参考答案_第5页
第5页 / 共22页
点击查看更多>>
资源描述

《数字电子技术 习题答案 作者 张伟林 王翠兰 21798《数字电子技术》习题参考答案》由会员分享,可在线阅读,更多相关《数字电子技术 习题答案 作者 张伟林 王翠兰 21798《数字电子技术》习题参考答案(22页珍藏版)》请在金锄头文库上搜索。

1、21798数字电子技术习题参考答案模块一 数字逻辑基础1项目一 数制与数制转换1项目二 代码2项目三 基本逻辑与逻辑门电路2项目四 集成门电路4项目五 逻辑代数定律与逻辑化简4模块二 组合逻辑电路6项目一 组合逻辑电路的分析与设计6项目二 编码器7项目三 译码器7项目四 加法器8项目五 数值比较器8项目六 数据选择器9模块三 触发器9项目一 RS触发器9项目二 主从型JK触发器10项目三 维持阻塞D触发器11*项目四 不同类型触发器的转换11模块四 时序逻辑电路13项目一 时序逻辑电路的分析13项目二 计数器14项目三 寄存器14模块五 555时基电路与石英晶体多谐振荡器15项目一 定时器15

2、项目二 施密特触发器15项目三 多谐振荡器16模块六 数模与模数转换17项目一 数模转换器17项目二 模数转换器18模块七 半导体存储器18项目一 只读存储器18项目二 随机存储器20*项目三 可编程逻辑器件21模块一 数字逻辑基础项目一 数制与数制转换一、填空题1. 1、23 2. 1、27 3. B、O、D、H二、问答题 1. 答:数字电路中的存储器元件只有“通”和“断”两种工作状态,数字电路中的脉冲信号也只有“高电平”和“低电平”两种形式,它们正好与二进制数码“1”和“0”相对应,因此,在数字电路中采用二进制电路结构简单,处理数据方便。2. 答:二进制数码“1”在不同位置时,所代表的数值

3、不同,称之为二进制的“位权”。高位位权是相邻低位位权的2倍。三、计算题1. 7, 15, 312. 10102, 1000 00002, 100 0000 001023. 178, 378, 6684. 1018, 1 0008, 10 000 00085. 0F16, 3616, 0AE63166. 1 01102, 1011 1000 1111 11002, 11 1111 1111 1101 01012 7. 表1-3 用数值表示输出端的工作状态输出端工作状态用数值表示工作状态Q3Q2Q1Q0十进制数二进制数八进制数十六进制数0000000100011120010223001133401

4、0044501015560110667011177810001089100111910101012A11101113B12110014C13110115D14111016E15111117F项目二 代码一、填空题1. 多位二进制数 2. 二进制代码 3. 4位二进制数 4. 8,4,2,1二、判断题 1. 2. 3. 4. 三、计算题1. 19, 36, 55,2. 0011 00108421, 101 0010 01118421, 1 0011 0110 10018421项目三 基本逻辑与逻辑门电路一、填空题1. 与、或、非 2. 1 3. 0 4. 1、0 5. L=AB 6. L=A+B

5、 7. 8. 9. 二、选择题 1. D 2. A 三、判断题 1. 2. 3. 4. 四、问答题 1. L=ABCD 2. L=A+B+C+D五、绘图题1.图1-232.图1-243.图1-254.图1-265. 已知某两输入端的与非门电路输入波形如图1-27所示,试绘出输出波形L。图1-27 绘图题5图5已知某两输入端的或非门电路输入波形如图1-27所示,试绘出输出波形L。图1-27 绘图题5图项目四 集成门电路一、填空题1. TTL、 CMOS 2. 体积小、重量轻、速度快、功耗小、可靠性高3. 高电平、低电平、高阻抗 4. 三态二、选择题 1. D 2. B 判断题1. 2. 3. 4

6、. 5. 6. 7. 8. 9. 10. 11. 12. 13. 14. 项目五 逻辑代数定律与逻辑化简一、填空题1. 0 2. 1 3. 1 4. 1 5. 0 6. 0 7. 0 8. 1二、填空题1. 并项、吸收、消去、配项 2. 0 3. 1 4. A 5. 1 6. A 7. 1 8. 0 9. A 10. A 11. 0三、判断题 1. 2. 3. 四、问答题 1. 答:因为逻辑函数式越简单与之对应的逻辑电路越容易建立,使用器件少,可靠性高,不仅降低成本,而且功耗也相应减小,所以要化简逻辑函数式。2. 答:最简“与或”逻辑函数式的标准是:(1)逻辑函数式中乘积项的个数最少;(2)每

7、个乘积项中的逻辑变量数最少。五、化简题1. 2. 3. 4. 5. 6. 模块二 组合逻辑电路项目一 组合逻辑电路的分析与设计一、填空题1. 各种门 2. 逻辑函数式、逻辑函数式、真值表、逻辑功能 3. 真值表、逻辑函数式、逻辑函数式、逻辑电路图二、组合逻辑电路分析题 1. 2. 3. 三、组合逻辑电路设计题1. 2. 项目二 编码器一、填空题1. 编码 2. 8421BCD 3. 优先二、问答题 1. 答:为避免多个输入信号同时存在时产生错误的输出,实际集成电路编码器采用对所有输入信号按优先顺序排队编码的方式。即允许同时存在多个输入信号,但编码器只对优先级别最高的输入信号进行编码。2. 答:

8、输入端的优先级别最高,的优先级别最低。输入端隐含。3. 答:74LS147输出编码信号是将相应输入端信号的8421BCD码各位分别取反后输出。例如,当输入信号有效时,相应的8421BCD码是1001,对1001的各位进行取反,输出编码即是8421BCD码的反码0110。项目三 译码器一、填空题1. 编码 2. 000111、 3. 00001111、七段显示码4. 七 5. 阳、阴二、问答题1. 答:当译码器74LS138处于禁止译码状态时,全部输出端均为高电平(无效电平)。2. 答:对于译码器74LS42,当输入码是非8421BCD码时,全部输出端均为高电平(无效电平)。三、设计题项目四 加

9、法器一、填空题1. 进位数、半加 2. 进位数、全加二、问答题1. 答:CC4008是四位二进制全加器,可完成2个四位二进制数加法运算。2. 答:要完成8位二进制数加法运算需要2片CC4008。三、判断题 1. 2. 四、计算题 1. 100 2. 1 1000 3. 1 1011 0011项目五 数值比较器一、填空题= 二、选择题 1. B 2. A 3. C 三、判断题 1. 2. 3. 4. 项目六 数据选择器一、填空题1. 1 2. 多 、 1二、问答题 1. 答:当使能端=1时,数据选择器被禁止,输出端Y = 0;当= 0时,数据选择器处于工作状态,输出信号等于地址码选择的信号。2.

10、 答:数据选择器在地址码的控制下,从多路输入信号中选择某一路信号进行输出。3. 答:D7 、D5、D2、D1对应的地址码分别是111,101,010,001。模块三 触发器项目一 RS触发器一、填空题1. 两、翻转 2. 记忆、 一位二进制3. 与非 4. 输入5. 输出、记忆 6. 1、0 7. 0 , 1、高二、判断题 1. 2. 3. 4. 三、绘图题1. 图3-152. 图3-16项目二 主从型JK触发器一、填空题1. 0 ,0 2. 1, 1 3. 0, 1 4. 1, 05. 保持,置0,置1,翻转 6. J=K 7. J=K=1,翻转一次二、绘图题1.图3-252.图3-263. 该电路构成T触发器。图3-27项目三 维持阻塞D触发器一、判断题1. 2.

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号