计算机组成原理--tmxy

上传人:第*** 文档编号:58296705 上传时间:2018-10-28 格式:DOC 页数:236 大小:464.50KB
返回 下载 相关 举报
计算机组成原理--tmxy_第1页
第1页 / 共236页
计算机组成原理--tmxy_第2页
第2页 / 共236页
计算机组成原理--tmxy_第3页
第3页 / 共236页
计算机组成原理--tmxy_第4页
第4页 / 共236页
计算机组成原理--tmxy_第5页
第5页 / 共236页
点击查看更多>>
资源描述

《计算机组成原理--tmxy》由会员分享,可在线阅读,更多相关《计算机组成原理--tmxy(236页珍藏版)》请在金锄头文库上搜索。

1、本次测试是:test 本次测试共有 110 道题目, 你回答正确的题目有 107 道,按百分制计算,你的成绩为:971. 由于外围设备种类多,特性各异,它们不直接同主机相连接,而是通过( )与总 线相联。 A. 总线 B. 适配器 C. 外围设备控制器 D. 系统公共通路 参考答案是: B 你选择的答案是: B2. 磁盘的磁道编址是从外向内依次编号,最外一个同心圆叫( )磁道。A. 0 B. 1 C. n-1 D. n 参考答案是: A 你选择的答案是: A3. 在 16 位机中,指令格式如图,则该指令是( ) 。 A. 二地址 RR 型 B. 三地址 RS 型 C. 二地址 RS 型 D.

2、三地址 S 型 参考答案是: C 你选择的答案是: C4. 一 DRAM 芯片,容量为 2M4 位,行与列地址分时输入,则片外地址引脚数目至少为( )根。A. 22 B. 11 C. 10 D. 12 参考答案是: B 你选择的答案是: B5. 利用 2M*4 位的 SRAM 芯片,设计一容量为 2M*32 位的存储器,需( )位地址做芯片 选择。A. 0 B. 1 C. 2 D. 3 参考答案是: A你选择的答案是: A6. 设存储器容量为 1K 字,字长 32 位,由 8 模块字扩展组成。存储周期 T= 200 ns,数据 总线宽度为 32 位,总线传送周期 =50ns。 若连续读出 16

3、 个字,则顺序组织存储器的带 宽是( ) 。A. (32b*16)/(16*200ns) B. (32b*16)/(16*50ns) C. (32b*16)/(200ns+15*50ns) D. (32b*16)/(50ns+15*200ns) 参考答案是: A 你选择的答案是: A7. 在多总线结构中,总线之间要通过桥来连接的,下列选项不是桥的功能的是( ) 。 A. 缓冲功能 B. 转换功能 C. 控制功能 D. 算术运算功能 参考答案是: D 你选择的答案是: D8. 如图所示为双总线结构机器的数据通路,IR 为指令寄存器,PC 为程序计数器(具有自 增功能) ,M 为主存(受 R/W

4、信号控制) ,指令与数据存放其中。AR 是地址寄存器,DR 是 数据缓冲寄存器,ALU 具有加与减功能。G 信号控制一个门电路。线上标注有小圈的表示有 控制信号,下标 i 表示输入控制信号,下标 o 表示输出控制信号,图中省略了 R1 和 R2 的标 注,未标注的是直通线。如果一指令执行过程是 R2AR,R1DR,#W,则此过程的微操作信号 序列是( ) 。A. R2o,ARi | R | DRo,R1i B. R2o,G,ARi | R1o,G,DRi |RW C. R2o,ARi | R1o,DRi,#W | DRo,G,R1i D. R2o,G,ARi | R1o,G,DRi | #W

5、参考答案是: D 你选择的答案是: D9. 总线一次传输过程中的主设备指的是( ) 。 A. 申请并获取总线控制权的设备 B. 数据传送目标设备 C. 可申请并能获得总线使用权的设备 D. 数据传送源设备 参考答案是: A 你选择的答案是: C10. 判断:早期总线实际上是处理器芯片引脚的延伸,是处理器与 I/O 设备适配器的通道。A. 对B. 错 参考答案是: A 你选择的答案是: A11. 一 2M*4 位的 DRAM 芯片内部存储阵列为 1k 行*8k 列,刷新周期为 8ms,利用其设计一 容量为 32M*32 位的存储器,并采用分散刷新方式,则两行间刷新间隔时间为( ) 。A. 8ms

6、/2k B. 8ms/4k C. 8ms/8k D. 8ms/16k 参考答案是: D 你选择的答案是: D12. 指令系统是表征一台计算机( )的重要因素。 A. 速度 B. 结构 C. 功能 D. 体系 参考答案是: C 你选择的答案是: C13. 在 16 位机中,指令格式如图,则该指令是( ) 。 A. 二地址 RR 型 B. 三地址 RS 型 C. 二地址 RS 型 D. 二地址 SS 型 参考答案是: C 你选择的答案是: C14. 一指令格式中操作码字段有 6 位,则此格式最多可以表示( )条指令。A. 6 B. 12 C. 32 D. 64 参考答案是: D 你选择的答案是:

7、D15. 一地址空间地址为 0000H-3FFFH,此空间每单元 32 位,则空间的总容量为( ) B。A. 16K B. 32K C. 64K D. 128K 参考答案是: C你选择的答案是: C16. 计算机系统可以在不同的并行等级上采用流水线技术。其中,在指令执行步骤中采用 流水技术可构成( )流水线。 A. 指令 B. 算术 C. 处理机D. CPU 参考答案是: A 你选择的答案是: A17. 微程序控制器中,微地址寄存器中存放( )执行的微指令的地址。 A. 当前 B. 下一条将 C. 刚刚 D. 跳转 参考答案是: B 你选择的答案是: B18. 设有一个 4 级流水的浮点加法器

8、,各过程段所需的时间为:零检查 150ns,对阶 260ns,相加 380ns,规格化 470ns,每个缓冲寄存器 L 的延时均为 10ns, 那么 此流水线的加速比为( ) 。A. 2.3 B. 2.5 C. 2.9 D. 3.2 参考答案是: C 你选择的答案是: C19. 世界上第 1 台计算机是在( )年制造的。A. 1935 B. 1936 C. 1945 D. 1946 参考答案是: D 你选择的答案是: D20. 判断:同步定时适用于总线长度较短、各功能模块存取时间比较长的情况。 A. 对 B. 错 参考答案是: B 你选择的答案是: B21. 在( )的计算机系统中,外设与主存

9、的存储单元统一编址,所以可不专设 I/O 指令。A. 单总线 B. 双总线 C. 多总线 D. 以上三种总线 参考答案是: A 你选择的答案是: A22. 如图所示为双总线结构机器的数据通路,IR 为指令寄存器,PC 为程序计数器(具有自 增功能) ,M 为主存(受 R/W 信号控制) ,指令与数据存放其中。AR 是地址寄存器,DR 是 数据缓冲寄存器,ALU 具有加与减功能。G 信号控制一个门电路。线上标注有小圈的表示有 控制信号,下标 i 表示输入控制信号,下标 o 表示输出控制信号,图中省略了 R1 和 R2 的标 注,未标注的是直通线。如果一指令功能是(R1)(R2)R1,那么该指令执

10、行过程是( ) 。A. R1R2,R2Y,Y+XR2 B. R1AR,R2Y,Y+XR2 C. R1X,R2Y,Y+XR1 D. R1AR,R2DR,Y+XR2 参考答案是: C 你选择的答案是: C23. 设 X= 0.1011,则X补为( ) 。A. 1.1011 B. 1.0100 C. 1.0101 D. 1.1001 参考答案是: C 你选择的答案是: C24. PCI 总线的定时协议采用的是( ) 。 A. 同步时序协议 B. 异步时序协议 C. 联合时序协议 D. 以上 3 项不正确 参考答案是: A 你选择的答案是: A25. 在同步通信中,一个总线周期的传输过程是( ) 。

11、A. 先传送数据,再传输地址 B. 先传送地址,再传输数据 C. 只传输数据 D. 只传输地址 参考答案是: B 你选择的答案是: B26. 奔腾 CPU 中( )浮点运算部件。 A. 包含 B. 不包含 参考答案是: A 你选择的答案是: A27. 在集中式仲裁中每个功能模块有两条线连到总线控制器:一条是 BR,一条是 BG。其中 BR 是( ) 。 A. 总线请求线 B. 总线授权线 C. 总线忙信号线 D. 仲裁总线 参考答案是: A 你选择的答案是: A28. 判断:道密度是沿磁盘半径方向单位长度上的磁道数,单位为道/英寸。 A. 对 B. 错 参考答案是: A 你选择的答案是: A2

12、9. 利用 2M*4 位的 SRAM 芯片,设计一容量为 16M*32 位的存储器,属( )扩展。 A. 字 B. 位 C. 字位同时 D. 集中 参考答案是: C 你选择的答案是: C30. 微程序控制器中,微命令的编码方法一般有( )表示法、编码表示法和混合 表示法三种。 A. 位 B. 段 C. 命令 D. 直接 参考答案是: D 你选择的答案是: D31. 在 cache/主存系统中, ( )替换算法是保护新建立 cache 行的。 A. 最不经常使用 B. 近期最少使用 C. 随机 参考答案是: B你选择的答案是: B32. 已知 X 是整数,下列数中,X 的真值最小的是( ) 。

13、A. X补=1001101 B. X原=1001101 C. X反=1001101 D. X移=1001101 参考答案是: A 你选择的答案是: A33. 广义地讲,并行有两种含义,一是同时性;一是( ) 。 A. 同步性 B. 实时性 C. 并发性 D. 并列性 参考答案是: C 你选择的答案是: C34. 计算机的外部设备是指( ) 。 A. 硬盘机 B. 除了 CPU 和主存的其它设备 C. 电源及空调设备 D. 输入输出设备 参考答案是: B 你选择的答案是: B35. 判断:对 DRAM 单元的读出是破坏性的,所以 DRAM 的存储元只在读出后需刷新。 A. 对 B. 错 参考答案

14、是: B 你选择的答案是: B36. 判断:盘片的上下两面都能记录信息,通常把磁盘片表面称为记录面;记录面上一系 列同心圆称为磁道。 A. 对 B. 错 参考答案是: A 你选择的答案是: A37. 在链式查询方式下,若有 N 个设备,则( ) 。 A. 有 N 条总线请求线 B. 无法确定有几条总线请求线 C. 只有一条总线请求线 D. 有 2 条总线请求线参考答案是: C 你选择的答案是: C38. 下列四个选项中, ( )是存储密度最低的存储器。A. FLASH B. SRAM C. ROM D. EPROM 参考答案是: B 你选择的答案是: B39. 在( )的计算机系统中,外设可以

15、和主存存储器单元统一编址,因此系统不需使用 I/O 指令。 A. 单总线 B. 双总线 C. 三总线 D. 以上三种总线 参考答案是: A 你选择的答案是: A40. 在 cache/主存系统中,采用写回法时,如果 CPU 写操作时不命中 cache,一般( ) 。A. 直接写回内存 B. 将包含此地址的内存块调入 cache 参考答案是: B 你选择的答案是: B41. 在同步总线操作时序中,如果是总线的( )周期,CPU 将数据放到数据总线上,待 数据稳定后 CPU 发出一个写命令,存储器模块在第 3 个时钟周期存入数据。 A. 读 B. 写 C. 读写 D. 存取 参考答案是: B 你选

16、择的答案是: B42. 采用变形补码判溢出,当发生负溢时,其两位符号位为( ) 。A. 00 B. 01 C. 10 D. 11 参考答案是: C 你选择的答案是: B43. 组相联映射 cache 的地址映射过程如图示。假设主存容量 32M32 位,cache 容量 64K*32 位。主存与 cache 之间以每块 4*32 位大小传送数据,采用组相联映射方式,cache 中每 8 行为一组,则主存地址格式为( ) 。 A. tag+组号+字=10+13+2 B. tag+组号+字=11+12+2 C. tag+组号+字=12+11+2 D. tag+组号+字=10+11+4 参考答案是: C

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号