单片机控制语音芯片的录放音系统的设计资料

上传人:舍子 文档编号:149706 上传时间:2016-11-28 格式:DOC 页数:29 大小:8.07MB
返回 下载 相关 举报
单片机控制语音芯片的录放音系统的设计资料_第1页
第1页 / 共29页
单片机控制语音芯片的录放音系统的设计资料_第2页
第2页 / 共29页
单片机控制语音芯片的录放音系统的设计资料_第3页
第3页 / 共29页
单片机控制语音芯片的录放音系统的设计资料_第4页
第4页 / 共29页
单片机控制语音芯片的录放音系统的设计资料_第5页
第5页 / 共29页
点击查看更多>>
资源描述

《单片机控制语音芯片的录放音系统的设计资料》由会员分享,可在线阅读,更多相关《单片机控制语音芯片的录放音系统的设计资料(29页珍藏版)》请在金锄头文库上搜索。

1、目 录摘要(2)引言(2)、. 述(2)()(2)(二)片机(3)1、主要性能(3)2、引脚功能说明(4)(12)1、语音芯片的概述(12)2、 介(13)(17)(17)致谢词(22)参考文献(23)2单片机控制语音芯片的录放音系统的设计孙 鹏摘 要:介绍了由 片机 数码语音芯片 成的电脑语音系统设计出了系统的硬件电路,给出了录、放音实用的源程序。目前基于单片微机的语音系统的应用越来越广泛,如电脑语音钟、语音型数字万用表、手机话费查询系统、排队机、监控系统语音报警以及公共汽车报站器等等。本文作者用 片机 录放时间达 60s 的数码语音芯片 计了一套智能语音录放系统,实现了语音的分段录取、组合

2、回放,通 过软件的修改还可以实现整段录取,循环播放,而且不必使用 专门的 音开发设备。关键词:片机 音芯片 分段录音 组合回放In a is of is 述(一)单片机的概念电子计算机的发展经理了从电子管、晶体管、集成电路到大规模集成电路共四个阶段,即通常所是说的第一代、第二代、第三代和第四代计算机。现在广泛使用的微型计算机是大规模集成电路技术的产物,因此它属于第四代计算机,而单片机则是卫星计算机的一个分支。从 1971 年微型计算机问世以来,由于实际应用的需要,微型计算机向着两个不同的方向发展:一个是向高速度、大容量、高性能的高档微机方向发展;而另一个则是想稳定可靠、体积小和价格廉的单片机方

3、向发展。但两者在原理和技术上是紧密联系的。 通用单片机和专用单片机根据控制应用的需要,可以将单片机分为通用型和专用行。通用型单片机是一种基本芯片,它的内部资源比较丰富,性能全面且适用性强,能覆盖多种应用需求。用户可以根据需要设计成各种不同应用的控制系统,即通用单片机有一个再设计过程,通过用户的进一步设计,才能组建成一个以单片机为核心再配以其他外围电路的应用控制系统。专用型的单片机主要是应用在专门针对某个特定产品的,例如电镀表和 读写器上的单片机等。这种应用的最大特点是针对性强而且数量巨大。3本电路所使用的是通用型的单片机 列单片机有 列的标准型及抵挡型,还有 列的高档型。片机的结构图如下。它主

4、要由下面几部分组成:1 个 8 位中央处理器、片内 个 8 位的双向可寻址 I/O 口、1 个全双工 用异步接收发送器)的串行接口、2 个 16 位的定时器/计数器、多个优先级的嵌套中断结构,以及一个片内振荡器和时钟电路。 在 片机结构中,最显著的特点是内部含有 储器,而在其他方面的结构,则和 司的 8051 的结构没有太大的区别。(二)片机一带有 2编程、可檫除只读存储器的低压、高性能 8 位 采用 高密非易失存储器技术制造,不并和工业标准 令集和引脚结构兼容。通过在单块芯片上组合通用的 储器,使 供以下标准功能:2储器;128 字节 5 条 I/O 口引线;2个 16 位定时器/计数器;1

5、 个 5 向量 2 级中断结构;1 个全双工串行口;1 个精密模拟比较器以及片内振荡器和时钟电路。此外,用可降到 0 频率的静态逻辑操作设计的,并自持两种可选的软件节电工作方式。掉电方式保存 容,但振荡器停止工作,并禁止所有其他部件的工作直到下一个硬件复位。1 主要性能 和 品兼容 2重编程 储器 耐久性:1000 次写/檫除。 操作范围 全静态操作:0 2 级加密程序存储器 128*8 位内部 15 条可编程 I/O 引线 2 个 16 位定时器/计数器4 6 个中断源 可编程串行 道 直接 动输出 片内模拟比较 低功耗空载和掉电方式。图 112引脚功能说明 电源电压 :是一组 8 位双向

6、I/O 口,供内部上拉电阻, 部无上拉电阻,主要是考虑它们分别是内部精密比较器的同相输入端(反相输入端(,如果需要应在外部接上拉电阻。输出缓冲器可吸入 20流可直接驱动 引脚写入“1”时可作输入端,当引脚 作输入并5被外部拉低时,它们将因内部的上拉电阻而输出电流。还在 速变成及程序校验时接收代码数据。 :的 、带有内部上拉电阻的 7 个双向 I/O 口。有引出,他作为一个通用 I/O 口但不可访问,但可作为固定输入片内比较器的输出信号,缓冲器可吸入 20流。当 写入“1”时,它们被内部上拉电阻拉高并可作为输入端口。做输入时,被外部拉低的 将用上拉电阻输出电流。还用于实现 殊功能,如下表所示:还

7、接收一些用于 速存储器编程和程序校验的控制信号。 位输入。脚一旦变成两个机器周期以上高电平,所有的 I/O 口都将复位到“1”状态,当振荡器政治工作时,持续两个机器周期以上的高电平便可完成复位,每个机器周期为 12 个振荡时钟周期。 荡器反相放大器的及内部时钟发生器的输入端。 荡器反相发党旗的输出端。表 11 振荡器特征:片内振荡器的反相放大器的输入和输出端,如下图所示。可采用石英警惕或陶瓷振荡器组成时钟振荡器,如需从外部输入时钟驱动 钟信号从 悬空。由于输入靠内部电路是经过一个 2 分频触发器,所以输入的外部时钟信号无需特殊要求,但它必须符合电平的最大和最小值及时序规范。6图 12 特殊功能

8、寄存器:片内特殊功能寄存器(间存储区的影象图如下表所示。并非存储区中所有的地址单元都被占用,未占用的地址单元亦不能使用,如果对其进行读访问一般返回为随机数,写访问也不确定。这些单元是为了以后利用这些未使用的地址单元扩展新功能而设置。所以用户软件不要对它们写“1” ,在这种情况下,新位的复位或不激活值总为“0” 。 某些指令的约束条件:经济型低价位的微控制器,它含有 2K 字节的 速程序存储器,指令系统与 全兼容,可使用 令系统对其进行编程。但是在使用某些有关指令进行编程时,需要注意一些事项。和跳转或分支有关的指令有一定的空间约束,使目的地址能安全在 2K 字节的物理程序存储器空间内,必须注意这

9、一点。对于 2K 字节存储器的 说,一条有效指令,而 00H 则为无效指令。1. 分支指令对于 + 指令,只要记住这些分支指令的目的地址在程序存储器大小的物理范围内(序空间为:000元) ,这些无条件分支指令就会正确执行,超出物理空间的限制会出现不可预知的程序错误。.、.、C、Z、这些条件转移指令的使用与上述原则一样,同样,超出物理空间的限制引起不可预知的程序错误。至于中断的使用,80列硬件结构中已保留标准中断服务子程序的地址。2. 与 关的指令,数据存储器含 128 字节内部数据存储器,这样,堆栈深度局限与内部节范围内,它既不支持外部数据存储器的访问,也不支持外部程序存储器的执行,因此程序中

10、不应有 .指令。 程序存储器的加密:用对芯片上的两个加密进行编程或不编程来得到如下表所示的功能:表 12 空闲模式:7在空闲模式下,持睡眠状态而所有片内的外设仍保持激活状态,这种方式由软件产生。此时,片内 所有特殊功能寄存器的内容保持不变。空闲模式可由任何允许的中断请求或硬件复位终止。 不使用外部上拉电阻的情况下应设置为“0” ,或者在使用上拉电阻的情况下设置为“1” 。应注意的是:在 用硬件复位终止空闲模式时,常从程序停止一直到内部复位获得控制之前的两个机器周期处恢复程序执行。在这种情况下片内硬件禁止对内部读写,但允许对端口的访问,要消除硬件复位终止空闲模式对端口意外写入的可能,原则上进入空闲模式指令的下一条指令不 应对端口引脚或外部存储器进行访问。 掉电模式在掉电模式下,振荡器停止工作,进入掉电模式的指令是最后一条被执行的指令,片内 特殊功能寄存器的内容在终止掉电模式前被冻结。退出掉电模式的唯一方法是硬件复位,复位后将重新定义全部特殊功能寄存器但不改变 的内容,在 复到正常的工作电平前,复位应无效,且必须保持一定时间以使振荡器重启并稳定工作。 不使用外部上拉电阻的情况下应设置为“0” ,或者在使用外部上拉电阻时应设为“1” 。表 13 速存储器的编程:8在擦除状态下(也即所有单元内容均为 )用 2K 字节内 码存储阵列进

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 电子/通信 > 电子设计/PCB

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号