数电作业-用74ls161设计同步加法计数器

上传人:飞****9 文档编号:143953176 上传时间:2020-09-03 格式:DOC 页数:5 大小:157KB
返回 下载 相关 举报
数电作业-用74ls161设计同步加法计数器_第1页
第1页 / 共5页
数电作业-用74ls161设计同步加法计数器_第2页
第2页 / 共5页
数电作业-用74ls161设计同步加法计数器_第3页
第3页 / 共5页
数电作业-用74ls161设计同步加法计数器_第4页
第4页 / 共5页
数电作业-用74ls161设计同步加法计数器_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《数电作业-用74ls161设计同步加法计数器》由会员分享,可在线阅读,更多相关《数电作业-用74ls161设计同步加法计数器(5页珍藏版)》请在金锄头文库上搜索。

1、Harbin Institute of Technology设计说明书(论文)课程名称:数字电子技术基础 设计题目:同步加法计数器设计 院 系:航天学院自动化 班 级:0804101 设 计 者:龚翔宇 学 号:1080410124 设计时间:2010.11 【问题重述】试用同步加法计数器74LS161(或74LS160)和二4输入与非门74LS20构成百以内任意进制计数器,并采用LED数码管显示计数进制。采用555定时器构成多谐振荡电路,为同步加法计数器提供时钟输入信号。【设计思路】同步加法计数器74LS161为16进制计数器,要设计一个60进制的计数器,用555定时器设计多谐振荡电路,为同

2、步加法计数器74LS161提供时钟输入信号并且用LED数码管显示结果。要用16进制的161计时器设计60进制的,必须将其改装为10进制的。将2个161联级,低位向高位进位6次,然后置零即基本设计思路。【基本元件】1. 74LS161(两片)2. 二4输入与非门74LS20(一片)3. 555定时器【设计方案】555定时器提供时钟信号 用555构成的多谐振荡器用555定时器构成的多谐振荡器如图所示。555定时器可以方便的接成施密特触发器,在其基础上再改接成多谐振荡器。可输出触发脉冲信号。74LS161接为十进制计数器本方案使用置数法将161改装为十进制的计数器。用如图所示。在经过1000时置数控

3、制端=0,74LS161处在置数状态,重新回到1111, 跳过了中间6个状态,由16进制转换为十进制计数器。RCO仍为进位输出。对于低位芯片,全以0态作为起始状态,经过10-1=9状态后,产生置数控制信号1001。这样,当第10个时钟的上升沿到达时,计数器置数为0000,每个芯片跳过剩余状态,成为10进制的计数器。对于高位芯片,以取全0态作为起始状态,经过6个状态后,计数器清零,每个芯片跳过剩余状态,成为6进制的计数器。对于进位信号,当产生置数控制信号1001的同时,应对高位芯片产生进位信号,即使能端应输入高电平。只需将低位芯片输入的置数信号加一个非门即可。低位置数信号:高位置数信号高位使能信号【电路设计】 通过555输入时钟,低位每计数十位向高位进一(右为低位左为高位),直到高位计数为6时,将所有位重置为零。下图为电路设计图。【连接电路】实际连接过程中注意事项:1. 试验箱“总电源”与“控制电源”要连接起来。2千万注意各管脚的对应端。3. 注意各芯片的接+5V端与接地端。【Multisim仿真】按照图1设计电路连线,选择相应的555和74LS161芯片。用译码数码管显示结果。仿真电路图【结果分析】观察数码管显示的数字,从00计数到59自动回到00,然后循环。通过仿真判断设计思路正确,电路连接无误,设计成功。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 学术论文 > 管理论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号