51 利用全地址译码将6264芯片接在8088的系统总线上,其所占地址.doc

上传人:飞****9 文档编号:136107303 上传时间:2020-06-24 格式:DOC 页数:1 大小:68.50KB
返回 下载 相关 举报
51 利用全地址译码将6264芯片接在8088的系统总线上,其所占地址.doc_第1页
第1页 / 共1页
亲,该文档总共1页,全部预览完了,如果喜欢就下载吧!
资源描述

《51 利用全地址译码将6264芯片接在8088的系统总线上,其所占地址.doc》由会员分享,可在线阅读,更多相关《51 利用全地址译码将6264芯片接在8088的系统总线上,其所占地址.doc(1页珍藏版)》请在金锄头文库上搜索。

1、5.1 利用全地址译码将6264芯片接在8088的系统总线上,其所占地址范围为BE000HBFFFFH,试画连接图。5.2 试利用6264芯片,在8088系统总线上实现00000H03FFFH的内存区域,试画连接电路图。5.3 叙述EPROM的编程过程。说明EEPROM的编程过程。5.4 已有2片6116,现欲将它们接到8088系统中去,其地址范围为40000H到40FFFH,试画连接电路图。写入某数据并读出与之比较,若有错,则在DL中写入01H;若每个单元均对,则在DL写入EEH,试编写此检测程序。 5.5 若利用全地址译码将EPROM 2764(128或256)接在首地址为A0000H的内

2、存区,试画出电路图。5.6 内存地址从40000H到BBFFFH共有多少KB? 5.7 某机器中,已知配有一个地址空间为0000H3FFFH的ROM区域,现在再用一个RAM芯片(8 K8 bit)形成40 K16 bit的RAM区域,起始地为6000H。假设RAM芯片有和信号控制端,CPU的地址总线为A15A0,数据总线为D15D0,控制信号为R/W(读/写),(访存),要求: (1) 画出地址译码方案。 (2) 将ROM与RAM同CPU连接5.8 设存储器容量为64 MB,字长以位为单位,模块数m=8,分别用顺序和交叉方式进行组织。存储周期T=100 ns,数据总线宽度为64位,总线传送周期=50 ns。求顺序存储器和交叉存储器的带宽各是多少?5.9 某以8088为CPU的微型计算机内存RAM区为00000H3FFFFH,若采用6264、62256、2164或21256各需要多少片芯片?5.10 用32 K8 bit的EPROM芯片组成128 K16 bit的只读存储器,试问: (1) 数据寄存器多少位? (2) 地址寄存器多少位? (3) 共需多少个EPROM芯片? (4) 画出此存储器组成框图

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > IT计算机/网络 > 其它相关文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号