集成电路设计及集成系统-实习报告

上传人:油条 文档编号:116770596 上传时间:2019-11-17 格式:DOC 页数:4 大小:21KB
返回 下载 相关 举报
集成电路设计及集成系统-实习报告_第1页
第1页 / 共4页
集成电路设计及集成系统-实习报告_第2页
第2页 / 共4页
集成电路设计及集成系统-实习报告_第3页
第3页 / 共4页
集成电路设计及集成系统-实习报告_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《集成电路设计及集成系统-实习报告》由会员分享,可在线阅读,更多相关《集成电路设计及集成系统-实习报告(4页珍藏版)》请在金锄头文库上搜索。

1、集成电路设计与集成系统 赵承鹏 20072130实 习 报 告学生姓名:赵承鹏学生学号:20072130专业班级:07集成01班完成时间:2011年2月实习目的通过本次实习使所学知识能够从理论高度上升到实践高度,更好的实现理论和实践的结合。通过本次实习来亲身感受layout版图设计的过程,同时更好的学习和了layout版图设计的工艺与方法。通过本次实习掌握一定的EDA工具(Cadence)使用方法,提高自身的专业技能,为毕业就业做好准备。实习时间2011年2月实习地点 天津市滨海新区集成电路设计服务中心实习内容1、培训机构介绍天津滨海新区集成电路设计服务中心(BICDS)是政府全资建设的非盈利

2、机构。是天津经济技术开发区大力扶持集成电路设计产业规划的重要组成部分。中心以完善的政策及服务体系,通过提供研发费用、软件费用、MPW费用补贴及增值税全额财政补贴等政策,辅以研发产品市场的一站式解决方案,为企业打造最具竞争力成长及发展环境。2、培训内容Cadence Assura Verification培训针对EDA工具(Cadence)使用及方法的培训,Cadence 是一个大型的EDA 软件它几乎可以完成电子设计的方方面面,包括ASIC 设计FPGA 设计和PCB 板设计与众所周知的EDA 软件Synopsys相比Cadence 的综合工具略为逊色然而Cadence 在仿真电路图设计自动布

3、局布线版图设计及验证等方面却有着绝对的优势Cadence 与Synopsys的结合可以说是EDA 设计领域的黄金搭档此外Cadence 公司还开发了自己的编程语言skill,并为其编写了编译器由于skill 语言提供编程接口甚至与C 语言的接口所以可以以Cadence 为平台进行扩展用户还可以开发自己的基于Cadence 的工具实际上整个Cadence 软件可以理解为一个搭建在skill语言平台上的可执行文件集。Cadence平台的启动使用用户名和密码登陆入服务器。右击桌面,在弹出菜单中单击open Terminal。在弹出的终端中键入Unix命令icfb&然后按回车启动Cadence。Cad

4、ence启动完成后,关闭提示信息。设计项目的建立点击Tools-Library Manager 启动设计库管理软件。点击File-New-Library 新建设计库文件。在弹出的菜单项中输入你的设计库的名称,比如My Design,点击OK。选择关联的工艺库文件,点击OK。在弹出的菜单中的Technology Library下拉菜单中选择需要的工艺库,然后单击OK设计的项目库文件建立完成,然后我们在这个项目库的基础上建立其子项目。点击选择My Design,然后点击File-New-Cell View。输入子项目的名称及子项目的类型,这设计版图之前我们假定先设计原理图:所以我们选择Compos

5、er-Schematic,然后点击OK。进入原理图编辑平台原理图设计输入器件:点击Instance按键或快捷键I插入器件。查找所需要的器件类型-点击Browse-tsmc35mm-pch5点击Close更改器件参数,主要是宽和长。点击Hide,在编辑作业面上点击插入刚才设定的器件。如果想改参数器件,点击选择该器件,然后按Q,可以修改参数器件使用同样的方法输入Nmos,工艺库中叫nch5.点击Wire(narrow)手动连线。完成连线后,输入电源标志和地标志:在analogLib库中选择VDD和GND,输入电源线标示符。接输入输出标示脚:按快捷键P,输入引脚名称in, Direction选择in

6、put,点击Hide,并且和输入线连接起来。同理设置输出引脚Out。版图初步建立新的Cell,点击File-New-Cell View 还是建立名称为inv的版图编辑文件,Tool选择Virtuoso版图编辑软件,点击OK,关闭信息提示框。进入版图编辑环境插入pmos和nmos器件且设置器件参数,点击Hide,然后放置pch5版图。使用同样的方法放置Nch5管的版图。然后按“shift+f”显示器件具体每层图形(再按ctrl+f隐藏)编辑几何图形进行连线-多晶硅 ,选择POLY1,多晶硅。选择Polygon编辑几何图形,把Nmos的栅极和Pmos的栅极相连。使用同样的方法连接器件的漏极和源端。

7、完成后使用版图验证系统进行DRC(设计规则检查)。实习心得为期八天的实习培训使我受益匪浅,在这部分的学习中,我不仅学习到了一些教材中涉及但又未能深入解释清楚的知识和技能,更可贵的是能为我提供这样动手实习机会,使我在原有的理论的基础之上又增加了许多的实践经验,本次培训是一次有效的培训,从了解Cadence到初步掌握其使用方法再到延伸提高,我一步一步的了解了layout版图设计的规则和方法。首先每天的专题视频教学,生动直观的让我学习到了layout版图设计的理论基础和理论方法。再通过之后的上机实验,加强巩固了所学到的知识,更亲身体验使用Cadence软件。当然要做好layout版图设计也不是这么简单的,需要扎实的理论基础知识和日积月累的设计经验,只有这些才能造就一位优秀的layout设计师。而我只是处于起步阶段,往后发展的道路还很长。不积跬步,无以至千里。不积小流,无以成江海。也只有通过不断的学习和积累,我才能够提高。最后,感谢学校给了我一次良好的学习机会,同时感谢滨海集成电路中心提供了这么好的实践学习机会。这些都是我以后人生中的宝贵知识财富,再次感谢你们!- 3 -

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 其它中学文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号