电子技术答案概要

上传人:我** 文档编号:112715818 上传时间:2019-11-06 格式:DOC 页数:11 大小:311KB
返回 下载 相关 举报
电子技术答案概要_第1页
第1页 / 共11页
电子技术答案概要_第2页
第2页 / 共11页
电子技术答案概要_第3页
第3页 / 共11页
电子技术答案概要_第4页
第4页 / 共11页
电子技术答案概要_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《电子技术答案概要》由会员分享,可在线阅读,更多相关《电子技术答案概要(11页珍藏版)》请在金锄头文库上搜索。

1、电子技术练习题一、填空题1 PN结加正偏电压时, P区接_高_电位, N区接_低_电位, 此时电流_大_(大小高低)。2 常温下,硅二极管的开启电压(即:死区电压)约_0.5_V,导通电压约_0.7_V;锗二极管的开启电压(即:死区电压)约_0.1_V,导通电压约_0.2_V。3 双极型三极管中有_二_种载流子导电, 是_电流_控制器件.4 场效应三极管中有_一_种载流子导电, 是_电压_控制器件.5 双极型半导体三极管工作在放大状态时, 发射结_正向_偏置, 集电结_反向_偏置.对于NPN管,此时各引脚电位大小关系是Uc _ _ UB _UE ;而对于PNP管,此时各引脚电位大小关系是UC

2、_ UB_u- C 虚短(路) D 虚断(路) E I+ = I- = 0 F I+ I- G虚地5在比较器中,使输出发生跳变的_A_电压值,叫做:门限电平或阈值电压。 A输入 B输出 C运放u+的 D运放u-的6欲使放大电路输出电阻减小,应采用_B_负反馈,欲使放大电路 输入电阻 增大,应采用 C 负反馈。 A电流 B电压 C串联 D并联7. 反相比例放大器中RF引入的是 B 负反馈。 A电压串联 B电压并联 C电流串联 D电流并联8.放大电路中引入电压串联负反馈,电压放大倍数C 。A. 不变 B.增大 C.减小 D.无法判断9. 单相桥式整流电路中,流过每个二极管的平均电流是负载电流的B倍

3、。A. 0.25 B. 0.5 C. 1.0 D.1.510. 工作在放大状态的三极管,测得三个管脚的电位分别为:1脚 -3.2V, 2脚 -3V, 3脚, -6V。由此可以判定三极管为 D 。 A.NPN型硅管 B. PNP型硅管 C. NPN型锗管 D. PNP型锗管11正逻辑系统约定 A 电平用逻辑“1”表示 A. 高 B. 低 C. 0 D. 任意12. 当输入变量A、B的取值相同时,输出F = 0,取值不同时F = 1,则输出与输入间的逻辑关系是 A= A.异或 B. 同或 C. 与非 D. 与或非 13在杂质半导体中,多子浓度主要取决于_C_,而少子浓度则与_A_有关系。 A温度

4、B掺杂工艺 C杂质浓度 D晶体缺陷14集成运放内电路大多采用_B_耦合方式. 为降低温漂,它的输入级采用_D_式放大电路的形式,为了提高带负载的能力,它的输出级大多采用_F_电路。 A阻容 B 直接 C共源 D差分 E共基 F互补对称 15差动放大电路用恒流源代替发射极电阻Re_C_ 。A提高差模电压放大倍数 B提高共模电压放大倍数 C 提高共模抑制比 D 提高差模输出电阻16用集成运放构成的电压比较器电路,在稳态时运放处于_C_区。而当输出发生跳变时,它渡越过_D_区。A饱和 B截止 C非线性区 D线性区17欲稳定放大电路的输出电压,提高输入电阻,应采用_C_负反馈;欲实现电流控制电流源,应

5、采用 B 负反馈。 A电流串联 B电流并联 C电压串联 D电压并联18工作在放大状.态的双极型三极管,测得三个管脚的电位分别为:1脚:38v,2脚:31v,3脚63v, 由此可判定1脚是 B 。 A发射极 B基极 C集电极 D 无法判断19在放大电路的输入回路中,输入信号、 净输入信号 及 反馈信号 以电流形式相加减,称为 D 反馈。A.电压B.电流 C.串联 D.并联20. 工作在放大状态的双极型三极管,测得三个管脚的电流分别为:脚流进mA,脚流进0.04mA,脚流进 -2.04mA,由此可知此管电流放大系数为A ,此管为C管。A.50 B.51 C.NPN D. PNP21. 单相全波桥式

6、整流电路,电容滤波接负载的情况下,电路输出电压是变压器付边电压有效值2的C倍。A.0.9 B.1.0 C.1.2 D.1.4 22. 为了保证三极管工作在放大区,要求发射极正向偏置,集电极 B 偏置:A. 正向 B. 反向 C. 无 D. 变化23. 与二进制数101001等值的十进制数是 B A. 38 B. 41 C. 49 D. 56三、简答题1. 电路如图所示,求uo2. 电路如图所示,求uo3. 电路如图,画出其电压传输特性和输出电压波形2v-6v+6vuiuottuoui-6v+6v-6v+6v4. 下图所示电路中,F为边沿JK触发器 (1)列写触发器控制端的逻辑函数式 (2)对应

7、输入波形,画出输出信号的波形。(设触发器初态为)5. 下图所示电路中,F为边沿D触发器 (1)列写触发器控制端的逻辑函数式 (2)对应输入波形,画出输出信号的波形。(设触发器初态为)6. 给定电路如图,写出各触发器的状态方程,其中满足的电路是( d )。7. 用公式法化简为最简与或式:8. 求最简或非-或非式和最简与或非式: 9. 给出三个应用电路如图(a),给出三个电压传输特性如图(b)请用“关系线条”,把电路和电压传输特性相对应连接。并标出电压传输特性上数值。(黑点处)10. 分析下图所示CMOS电路是否能正常工作,写出能正常工作电路的输出信号的逻辑表达式。A)多余输入端不能悬空,B)输出端不能并接,C)输出端不能接高电平,D)可以,E)输出端不能并接11. 分析下图所示TTL电路的输出信号的逻辑表达式。四、 分析题1. 电路如图所示,求uo2. 下图中集成运放是理想的,指出电路的反馈类型,计算电路的输出电压uo。3. 试分析如图所示的同步计算器(设触发器初态为0) 要求:()列写触发器控制端的逻辑函数式。 ()列状态转换

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号