FPGA详细教程使用XST综合设计

上传人:夏** 文档编号:592473939 上传时间:2024-09-20 格式:PPT 页数:10 大小:214.50KB
返回 下载 相关 举报
FPGA详细教程使用XST综合设计_第1页
第1页 / 共10页
FPGA详细教程使用XST综合设计_第2页
第2页 / 共10页
FPGA详细教程使用XST综合设计_第3页
第3页 / 共10页
FPGA详细教程使用XST综合设计_第4页
第4页 / 共10页
FPGA详细教程使用XST综合设计_第5页
第5页 / 共10页
点击查看更多>>
资源描述

《FPGA详细教程使用XST综合设计》由会员分享,可在线阅读,更多相关《FPGA详细教程使用XST综合设计(10页珍藏版)》请在金锄头文库上搜索。

1、FPGA系统设计与实践系统设计与实践 使用使用XST综合设计综合设计 5.1.2 使用使用XST综合设计综合设计 1. 综合设计综合设计My_couStateCAD设计了一个计数器,并且将StateCAD生成的VHDL代码加入工程。现在,使用内嵌的综合工具XST进行综合设计,并且从不同的角度了解综合后的电路结构。 5.1.2 使用使用XST综合设计综合设计(1)打开工程StateCAD。(2)单击鼠标选中My_cou模块,使其处于高亮状态。(3)在Process For current Sources 中双击Synthesize图标,此时在Transcript(脚本窗口)中可以看到XST的综合

2、流程和相关报告。 5.1.2 使用使用XST综合设计综合设计(4)如果综合成功,Synthesize图标左边会出现 ,综合失败为 ,如果有某种警告则出现 。如果发现错误,综合无法通过。如果发现警告,设计者应该提高警惕。2查看综合报告查看综合报告 综合后,XST会提供综合报告。 双击鼠标左键,显示综合报告 综合报告 从My_cou的综合报告中截取的报告 左边是HDL Synthesis报告,从报告可以知道综合My_cou模块用到了7个D触发器和一个加法器。其中输出dout0,dout1,dout2,dout3各占用一个 D触 发 器 , 三 个 状 态idle,cou,stop各占用一个D触发器

3、。左边是Device utilization summary报告,由报告可以知道,设计占用了9个切片(Slices)组织,使用了7个触发器、16个4输入可查找表结构(LUT),占用芯片6个IOB和一个全局时钟引脚(GCLK)。3.查看查看RTL视图视图 比以前的版本增加了一些功能,其中非常有用的是在综合后,提供了查看RTL视图工具(Xilinx ECS)。此功能可以让设计者非常清楚的看到设计的寄存器级的原理图,从而使设计者能将HDL代码和实际电路有效的联系起来,更容易发现问题和解决问题,提高设计效率。 3.查看查看RTL视图视图 首先选中要查看RTL视图的文件My_cou,然后在Process For Current Sources中Synthesize图标的子菜单中单击View RTL Schematic图标可以启动Xilinx ECS工具。双击显示内部结构

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 研究生课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号