数字钟课程设计报告正文_论文-毕业文章

上传人:M****1 文档编号:568757859 上传时间:2024-07-26 格式:PDF 页数:17 大小:767.20KB
返回 下载 相关 举报
数字钟课程设计报告正文_论文-毕业文章_第1页
第1页 / 共17页
数字钟课程设计报告正文_论文-毕业文章_第2页
第2页 / 共17页
数字钟课程设计报告正文_论文-毕业文章_第3页
第3页 / 共17页
数字钟课程设计报告正文_论文-毕业文章_第4页
第4页 / 共17页
数字钟课程设计报告正文_论文-毕业文章_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《数字钟课程设计报告正文_论文-毕业文章》由会员分享,可在线阅读,更多相关《数字钟课程设计报告正文_论文-毕业文章(17页珍藏版)》请在金锄头文库上搜索。

1、 - . . - 可修遍- 课程设计报告 课题名称: 电子技术课程设计 学生学号: 专业班级: 学生: 指导教师: - - - - word.zl- 目录 一、 设计目的 2 二、 设计所需元件器材 2 三、 原理框图 2 四、 各功能模块图 3 五、 设计出现的问题及心得 9 六、 思考题 10 七、 课程设计说明书 12 器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数

2、字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 一、 设计目的 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路, 其中包括了组合逻辑电路

3、和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时序电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法. 二、 设计所需元件器材 1. 555定时器 1 片 2. 74LS90集成块 6 片 器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了

4、了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 3. CD4511 集成块 6 片 4. 共阴极 7 段数码管 6 个 5. 面包板 1 个型号 SYB-118 6. 10uf 电解电容 1 个 7. 0.1uf 瓷片电容 1 个 8.

5、 68k电阻一个 9. 15k电阻一个 10. 单股线 8m 左右 11. 镊子 12. 剪刀 13. 斜口钳 14. 74LS14一片 15. 74LS20一片 16. 按键两个 17. 电阻 1k 3个 18. 电阻 100欧 6 个 19. 5 伏电源 三、 原理框图 根本原理为 555 定时器产生基准秒脉冲,将信号送到 60 进制秒计数器,秒计数器 60一循环,会产生进位信号,同时将这信号送到 60进制分计数器,分计数器循环也会产生进位信号,送到 24 进制时计数器。每级计数器都有译码器与器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用

6、数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 之相对,将计数器送出的 4 位信号转变成数码管的十进制信号

7、,这样就能显示出具体时间。 四、各功能模块图 1555定时器 555定时器是一种集模拟、 数字于一体的中规模集成电路, 其应用极为广泛。 555定时器部构造如图 4-1-1 所示。它由分压器、两个电压比拟器、根本 SR触发器、晶体管及缓冲器 组成。 1 脚是接地端 GND , 2 脚是低电平触发端 也称触发端 , 3 脚是输出端 OUT ,数字钟原理方框图 十位 个位 十位 个位 十位 个位 译码 译码 译码 译码 译码 译码 六进制 十进制 六十进制 六进制 十进制 六十进制 二十四进制 555 定时器 显示局部 译码局部 计数局部 秒基准信号 器材三原理框图四各功能模块图五设计出现的问题及

8、心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 4 脚

9、是复位端 ft, ,5 脚是电压控制端,6 脚是高电平触发端也称阈值端 ,7 脚是放电端,8 脚是电源端 VCC。 555定时器功能表见图 4-1-2 ,其中 4 脚 RD,为复位端,当 RD 为低电平时,不管其他输人端的状态如何,输出 Uo 为低电平。只有当 RD 为高电平时,输出的状态将由 2 脚低电平触发端和 6 脚高电平触发端电压的大小来决定,因此,在正常工作时,应将 4 脚接高电平。 当 uil(2/3)Vcc,u2(1/3)Vcc 时,放电晶体管 VT 截止,输出端仍为高电平。 当 uil(2/3)Vcc,ui2(1/3)Vcc 时,放电晶体管 VT 导通,输出端 uo 为低电平。

10、 当 uil(2/3)Vcc,ui2(1/3)Vcc 时,电路亦保持原状态不变。 如果在电压控制端5 脚施加一个外加电压其值在 0Vcc 之间 ,比拟器的参考电压将发生变化,电路相应的阈值、触发电平也将随之变化,进而影响电路的工作状态。 器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组

11、合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 图 4-1-1 555定时器部构造 图 4-1-2 555定时器功能表 图 4-1-3 为 555定时器组成的秒脉冲产生电路秒基准信号 ,接通电源后,电容 C 被充电,当 Vc上升到(2/3)Vcc 时,使 Vo为低电平,同时放电三极管 T 导通,此时电容 C 通过 R2和 T 放电,Vc下降。当 Vc下降到(1/3)V

12、cc 时,Vo翻转为器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器

13、秒计数器一循环会产生进位信- - - - word.zl- 高电平。电容 C 放电所需时间为 tpL=R2Cln20.7R2C 当放电完毕时,T 截止,Vcc 将通过 R1,R2电容器充电,Vc 由(1/3)Vcc 上升到(2/3)Vcc 所需的时间为 tpH=R1+ R2Cln20.7R1+ R2C 当 Vc上升到(2/3)Vcc 时,电路又翻转为低电平。如此周而复始,于是,在电路的输出端就得到一个周期性的矩形波。其震荡频率为 1/ tpL+ tpH1.43/R1+2 R2C 我们取 R1=15K,R2=69K,C=10uF 43GND1VI22VO3RD4VIC5VI16VO7VCC855

14、5C10.1uR268KR115KC210UVCCOUT 图 4-1-3 秒脉冲产生电路 器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧

15、个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 2计数电路 一般采用十进制计数器如 74LS290、 74LS90、74LS390,等来实现计数单元的计数功能。在此,该电路使用的为 74LS90。 74LS90计数器是一种中规模二一五进制计数器,该芯片有两个异步清零端 MR1、MR2 和两个异步置 9 端 MS1、MS2,都为高电平有效。 秒个位计数单元为 10进制计数器,无需进制转换,只需将 Q0 与 CP1下降沿有效相连即可。CP0下跳沿有效与 1HZ 秒输入信号相连,Q3 可作为向上的进位信号与十位计数单元

16、的 CP0 相连。 秒十位计数单元为 6 进制计数器,需要进制转换。将 10进制计数器转换为6 进制计数器只需将 Q1、 Q2 分别和两个清零端连接, 当信号出现 0110时立刻转变为 0000,其中 Q2 可作为向上的进位信号与分个位的计数单元的 CP0 相连。 分个位和分十位计数单元电路构造分别与秒个位和秒十位计数单元完全一样,只不过分个位计数单元的 Q3 作为向上的进位信号应与分十位计数单元的CP0相连, 分十位计数单元的Q2 作为向上的进位信号应与时个位计数单元的CP0相连。 时个位计数单元电路构造仍与秒或个位计数单元一样,但是要求,整个时计数单元应为 24进制计数器,不是 10的整数

17、倍,因此需将个位和十位计数单元合并为一个整体才能进展 24 进制转换。时个位计数单元的 Q2 接个位和十位的清零端 MR1,十位计数单元的 Q1 接十位和个位的另一清零端 MR2。 CP11MR12MR23NC4VCC5MS16MS27Q28Q19GND10Q311Q012NC13CP01474LS90器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各

18、种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 图 4-2-1 74LS90 功能表 1六进制接法 32CP11MR12MR23NC4VCC5MS16MS27Q28Q19GND10Q311Q012NC13CP01474LS90U8V CC 图 4-2-2 器材三原理框图四各功能模块图五设计出现的问题及心

19、得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 2十进制

20、接法 CP11MR12MR23NC4VCC5MS16MS27Q28Q19GND10Q311Q012NC13CP01474LS90U7V CC 图 4-2-3 3二十四进制接法 器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电

21、解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- CP11MR12MR23NC4VCC5MS16MS27Q28Q19GND10Q311Q012NC13CP01474LS90U11CP11MR12MR23NC4VCC5MS16MS27Q28Q19GND10Q311Q012NC13CP01474LS90U12VCC 图 4-2-4 3译码与显示单元电路 选择 CD4511 作为显示译码电路;选择 LED 数码管作为显示单元电路。由CD

22、4511 把输进来的二进制信号翻译成十进制数字,再由数码管显示出来。这里的 LED 数码管是采用共阴的方法连接的。 计数器实现了对时间的累计并以 8421BCD 码的形式输送到 CD4511 芯片,再由 4511 芯片把 BCD 码转变为十进制数码送到数码管中显示出来,电路如图4-3-1 。 器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中

23、用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 54B1C2LT3BI4LE5D6A7GND8e9d10c11b12a13g14f15VCC16CC4511U6CC4511bcdefgdpaabcdefgdpGNDGNDVCC 图 4-3-1 4.调时电路 Q31QD3Q311Q331R21KR51K Q31QD

24、3SOURCE调分调时12U13:A74LS0434U13:B74LS04 此电路使用非门将 Q31 和脉冲源隔离,防止 74LS90的状态信号对脉冲源的影响。 在 QD3 与 Q331 之间的电阻可以承当一定电压, 从而防止 Q331 为高电平时对调时信号的制止。 5.整点报时电路: 器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的

25、中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- U83U81U82GNDVCCLS1SPEAKER12456U16:A74LS2012U15:A74LS0434U15:B74LS0456U15:C74LS041312U15:D74LS04R11k整点报时 此电路可以实现整点报时,当分的十位 3 由 0101跳到 011

26、0时反应调零,此时 Q0 Q1 Q2 Q3 都为 0,经过非门后再通过四输入与非门,图中 6 为 0,SPEAKER 发声,响 10 分钟后,6变成 1,停顿发声。 四、 设计出现的问题及心得 1 数码管 1数码管直接接 5 伏电压时烧坏一个,于是在六个数码管的公共端接上 100欧电阻,之后数码管暗了很多,延长了数码管的寿命。 2调时过程中,发现数码管有的数显示的不正常,经检验,是先接反了,更正后正常。 2 芯片 有时电路上电后,数码管没有全亮,经检查电路没问题。这是因为刚上电,74ls90的输出状态不定,有的码值超过十,译码芯片不能正常工作,那么输出出错。在输入一个脉冲之后数码管又显示正常。

27、 4设计心得 通过这次对数字钟的设计与制作,让我了解了设计电路的程序,也让我了解了关于数字钟的原理与设计理念,要设计一个电路总要先用仿真仿真成功之后才实际接线的。但是最后的成品却不一定与仿真时完全一样,因为,器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以

28、进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 再实际接线中有着各种各样的条件制约着。而且,在仿真中无法成功的电路接法,在实际中因为芯片本身的特性而能够成功。所以,在设计时应考虑两者的差异,从中找出最适合的设计方法。 通过这次学习,让我对各种电路都有了大概的了解,所以说,坐而言不如立而行,对于这些电路还是应该自己动手实际操作才会有深刻理解。 五、 思考题 1. 同样是七段共阴极数码管的译码驱动电路

29、,74LS48和 CC4511有什么主要区别? 答:74LS48 在控制引脚上的不同可见图 6-1-1 , 7448的第 4 引脚为既有输入功能又有输出功能的消隐输入/ 动态灭零输出BI/RBO 端,当作为消隐功能引脚时 BI=0,和 4511 的一样,作为动态灭零端时 BI/RBO 端作为输出端,LT 端输入高电平信号,RBI 端输入低电平信号,假设此时 DCBA = 0000,输出全为“0”,显示器熄灭,不显示这个零。 区别于 4511 的还有第五引脚,7448 的第五引脚没有锁存功能,当 LT=1,RBI=1 时为译码,而 4511的 LE 为锁存控制端,当 LE=1,锁存,译码器输出保

30、持在 LE=0 时的状态;当 LE=0,正常译码。 器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生

31、基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 总结 7448和 4511的不同有如下几点: 148能 Z 转换 0-F的码值,4511只能转换 0-9的码值。 2功能方面 7448具有动态灭零功能,4511有锁存功能。 2. 如果希望给数字钟加上清零和校时、校分功能,简单说说你的设计思路。 答: 清零电路:将各 74LS90 的 MR1 和 MR2 都接上非门,再将各非门输出端相接于 a 节点,假设要清零,那么将 a 点接低电平,再向 CP0 输入脉冲,那么实现清零。 校时、校分电路: Q31QD3Q311Q331R21KR51K Q31QD3SO

32、URCE调分调时12U13:A74LS0434U13:B74LS04 此电路使用非门将 Q31 和脉冲源隔离,防止 74LS90的状态信号对脉冲源的影响。 在 QD3 与 Q331 之间的电阻可以承当一定电压, 从而防止 Q331 为高电平时对调时信号的制止。 3.除了实验中完成的电路,数字钟可能的扩展功能还有哪些?简单说说你的设计思路。 答:还可以实现整点报时功能,也就是在产生分进位信号时整点到 ,响第一次,但是终究要响多少次,要取决于当时的时间。由设计电路知时计数器为器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时

33、的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信- - - - word.zl- 24进制,故 24一循环,需要一个 24进制的计数器来计响声的次数,分进位信号来控制

34、报时的开场 可使用触发器构成电路 , 每响一次让响声计数器计一个数,然后与时计数器进展比拟。 这就需要一个数据比拟电路, 可选用数据比拟器或者按位加以比拟。 器材三原理框图四各功能模块图五设计出现的问题及心得六思考题七课程设计说明书一设计目的数字钟是一种用数字电路技术实现时分秒计时的装置与机械式时钟相比具有更高的准确性和直观性且无机械装置具有更更长的使用寿命次设计与制做数字钟就是为了了解数字钟的原理从而学会制作数字钟而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法且由于数字钟包括组合逻辑电路和时序电路通过它可以进一步学习与码管个面包板个型号电解电容个瓷片电容个电阻一个电阻一个单股线左右镊子剪刀斜口钳一片一片按键两个电阻个电阻欧个伏电源三原理框图根本原理为定时器产生基准秒脉冲将信号送到进制秒计数器秒计数器一循环会产生进位信

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号