PowerPCB设计问题集

上传人:工**** 文档编号:567960458 上传时间:2024-07-22 格式:PDF 页数:30 大小:490.03KB
返回 下载 相关 举报
PowerPCB设计问题集_第1页
第1页 / 共30页
PowerPCB设计问题集_第2页
第2页 / 共30页
PowerPCB设计问题集_第3页
第3页 / 共30页
PowerPCB设计问题集_第4页
第4页 / 共30页
PowerPCB设计问题集_第5页
第5页 / 共30页
点击查看更多>>
资源描述

《PowerPCB设计问题集》由会员分享,可在线阅读,更多相关《PowerPCB设计问题集(30页珍藏版)》请在金锄头文库上搜索。

1、资料收藏http:/ 邮址 版权归原作者所有 PCB 设计问题集 PCB 设计问题集 首先感谢大家使用我们的邮件支持服务我们也借此机会特别感谢那些不断来信提问的朋友因为提的问题越多可以说明大家是非常珍惜这个学习机会的这同时也是对我们工作的一个支持让我们明白大家的心声可以更好地完善我们的产品与服务最大程度地满足朋友们的需求 为了让所有购买我们产品与服务的朋友们能够共同提高我们从众多的来信中选择了部分有代表性的问题并将我们的答案也一同公布希望能够给大家的学习与工作带来一点帮助另外在今后的工作中我们还会不断总结将大家的疑问难点汇总成册 斐特兰期望每一位朋友能够快速长进这是我们的最大愿望我们的所有工作

2、也将以此为中心所以期望您能一如既往给予我们支持 邮件提问与回答汇总如下 问问 感谢贵公司多媒体教程给我带来的帮助 我想请教您一个问题 在设计准备中设置 VIA层布线规则一节的多媒体中 1.为什么有边界线还要对内层的外形线进行设置 2.Layer_25 是什么为什么此外形线设为 Layer_25 3.我在其它地方看到在做元件的时候焊盘定义里就要加上第 25 层 但在贵公司教程中做 QFP-44P 这个示例时并没有加这是为什么加与不加有什么区别 请指教谢谢 答答 有关您的问题回答如下 在我们的多媒体教程 12 部中介绍了 PowerPCB 的层使用以及我们推荐的层使用惯例因为您没有资料所以简单介绍

3、一下 Layer_25 层是内层负片设计时使用用来做安全焊盘注意只有 DIP 元件才需要QFP 等 SMD 表面帖装元件是不需要的安全焊盘一般应该设置得比表面的连接盘大如果您对负片设计不是很清楚请阅读相关资料 为什么有边界线还要对内层的外形线进行设置 这同样是对负片设计时的一种手段加宽负片的外形边界线的作用相当于正片设计时对外形边缘区设置布线禁止区域 问问 您好 本人已做了 Library:FTL.PT4 文件和 Netlist:training.asc 文件但发现与你们的教程中不同和错误不能输入,请你能否将你们的教程中的 Library:FTLPT4 文件和 Netlist:training

4、.asc 发给我做参考学习.谢谢! 答答 感谢您的来信有关您的问题希望您能够找到错误原因如属于什么类型的错误等才能真正有所提高 按照您的要求我们将 Traing.PCB 送给您,您可以将所有元件存储到自己的库中,方法在教程中有介绍 简要说明如下:选中所有元件/在右键菜单中选择 SAVE TO LIBRARY/然后选择一个库就可以了 有关 NETLIST,您可以使用我们的数据与您自己的 NETLIST 相比较.使用 NETLISTCompare 命令,还可 Http:/ 1 资料收藏http:/ 邮址 版权归原作者所有 以输出一 Netlist,使用 Report 功能请尝试上述方法如果仍然有问

5、题欢迎来信提问 注上述所有操作在各相关教程中都有介绍相信在阅读后续课程时您自己就可以找到答案了 问问 请教怎样用你上次发给我的 training.jop 文件,输出 Netlist training.asc 文件.怎么在教程里看不到 答答 通过 FILE/REPORT 中/进行 ASC OUT,在新出现的对话框中,选择 POWERPCB NETLIST.就可以输出同时注意 POWERPCB 的 NETLIST 格式如果要想读入到您的设计中需要在最前面增加一行关键字,在第 2部教程有介绍. 问问 您好 我已看完你们的第一部(元件设计标准/操作规程),觉的很好.在这里有一个问题:在制作元件时,测量

6、元件间距为什么只能准确到小数点后 1 位(如:2.5)而不能到小数点后 2 位(如:2.54)请问这在那里设置 答答 A请进入 SETUP/Preference/Auto Dimensioning然后从 General Settings 窗口选择 Text 在新打开的对话框中将 Precision 的 Linear 一栏增加到 2 位或者是 3 位这是小数点后的位数请试试看如有问题欢迎随时来信 问 问 在 powerpcb 中怎么样直接放置(不用在 EDITOR DECAL 中做成元件)一个 2*3 的焊盘,内径 1.5 外径3 的过孔是不是都要在 EDITOR DECAL 中做成元件后再调入

7、 答答 只要有孔必须用元件而且这是保证不出错误的最安全的方法 问问 在 powerpcb 中画线是不是一定要有网络(鼠线连接)才能进行布线,没有鼠线连接可以直接画线吗? 答答 在 PowerPCB 中只要有电气连接肯定会有 NET 网络(鼠线连接)但是在 ECO 下面可以不加 NET 网络直接追 Route 只适合简单的设计在教程中有介绍 问问 有时要画一条 0.5 的线,而在 Rules/./recommended 中设置是 0.2,为什么在画线输入 W0.5 后,这一段是 0.5 而下一段又变成 0.2 是不是 powerpcb 中画线就是这样 答答 这是因为 Rules/./recomm

8、ended 中设置优先所以请更改设置会比较方便 问问 Http:/ 2 资料收藏http:/ 邮址 版权归原作者所有 我已经能够创建复杂的 plane area, 但是尽管我在该 Plane area 中放置 VIA热焊盘自动出现但鼠线却不消失同样的 PCB 图中GND 层的热焊盘却不出现鼠线为什么 答答 鼠线是否显示一般与 VIEW/NETS 中的设置有关,请看多媒体教程第 3 部中有介绍,再说,显示鼠线并不一定表示没有连接,只要 VERIFY DESIGN 中的内层与连接检查无错就可以完全放心 问问 我希望在 VCC 层(Splix/Mixe)整个布+12V 的 Plane area,然后

9、在其中一小块布+12S 的 Plane area如何操作 答答 一般可以通过下面两个途径实现 正片使用 COPPER POUR 功能,此时 VCC 层设置为普通的 ROUTING 层即可然后用 COPPER POUR 画注意 FLOOD 设置或者 Splix/Mixe注意 LAYER 设置是否将两个信号都 ASSIGN 了另外外形是用 AUTO PLANE SEPARATE 画的吗 问问 PCB 图中各种字符往往容易叠加在一起或者相距很近当板子布得很密时 情况更加严重当我用 Verify Design 进行检查时会产生错误但这种错误可以忽略往往这种错误很多有几百个将其他更重要的错误淹没了如何使

10、 Verify Design 会略掉这种错误或者在众多的错误中快速找到重要的错误? 答答 可以在颜色显示中将文字去掉,不显示后再检查;并记录错误数目但一定要检查是否真正属于不需要的文字 问问 PowerPCB 提供了一些常用器件的封装问题是 1. 我不知道封装的名字和实际器件的对应关系 2. 似乎 PowerPCB 的名字和国际通用的元器件的封装名字不是一致的PowerPCB 用了一些简写如何对应起来 3. 一种封装对应好几种如何选择例如SSOP8 就有 SO8-opt SO8M1 SO8M2 SO8NB SO8NBWS SO8WB . 答答 再次重申,最好不要使用厂商的库,应尽量自己建库.原

11、因有多种,可以避免出错,虽然要多化些时间. 各家起名都有自己的规则,该例是根据具体的封装命名的一般人不容易记住,而且是用英制,不太适合我们使用. 建议您根据元件资料,自己建立一个命名规则,慢慢建立自己的库. Type 名用元件的封装名,Decal 用自己的命名规则起名等. 问问 各位老师 Http:/ 3 资料收藏http:/ 邮址 版权归原作者所有 前 5 章的课程已经看完了现有些问题弄不清请给予解答 1. POWERPCB 的 PAD 和 VIA 为什么在每层的 DIAMETER 都是不同的那 DRILL 应该是相同的吧 我想一些电源的梅花孔和内部铜皮相连那焊盘定义那么大有意义吗 答答 我

12、们是在 L25 层定义梅花孔等内层尺寸的一般要求是孔径+0.7-1.3mm 如果是正片设定与外层同尺寸其它是 Solder Mask 的设定当然也可以使用软件的自动生成功能但是有局限性 问问 2.电源布线成飞封闭形是不是比较好 答答 各种电路的要求有所不同请问您指的是外层还是内层 问问 3.元件内部打过孔应该没什么关系吧只要离 PIN 足够近性能是好的吧 答答 内部不是不可以打过孔如果有空间应尽量打在外端特别是大过孔会出现很多问题 不应该离 PIN 太近至少要大于安全间距以上 问问 4.输入电源线上如果电流太大是不是就要打过孔比较好小就不用打了如 10MIL 的线多大算是大电流呢 答答 一般需

13、要强化增加多个 VIA 是手段之一10MIL 普通的 VIA 0 .8 以上就可以满足要求 应该是反向思维1A 电流至少要 1MM 的布线宽度请自己计算 问问 还有对分割电源层好象看了教程后还不大能分割出来只做到选定了层和范围下面的步骤好象就进行不小去了能不能在详细讲讲呢 答答 对不起分割可能没有进行详细的讲解但是只要内层设定正确不管是采用传统的人工分割法还是现在软件提供的自动分割方法与画外形线基本相同另外我们在另一个产品软件通及我公司的其它产品中对该功能有详细的介绍 问问 从抗干扰来说下面 4 层板的设置那个较好和 PowerPCB 无关请以您专家的经验回答谢谢 Top (Place com

14、ponents) VCC GND Bottom 还是 Top (Place components) GND VCC Http:/ 4 资料收藏http:/ 邮址 版权归原作者所有 Bottom 答答 下面的好,但是请注意 4 层虽然比两层板减少了 EMI 干扰,但是却无法减少 RF 电流引起的问题.相比之下 6 层与 8 层板的抗干扰能力就比较强.但是根据不同的信号,各有几种不同的层构造. 问问 Via 有盲孔和过孔 2 种形式但在 4 层板中是否很少使用盲孔 答答 还有埋孔.使用与否与 COST 有关,但是密度大无法实现时只能使用. 问问 是否板子中有盲孔板子的加工工艺会变复杂而且加工费用会

15、增加 答答 SURE! 问问 但从抗干扰性能来说盲孔是否会更好 又有点超纲了 答答 没有理论根据,最好的是在同一层布线,不使用任何 VIA! PS: 我们正在准备高级班的教程是与抗干扰等相关的很多技术要求与实践篇.但是还需要一段时间才能出品,到时会通知您的. 问问 有些元器件需要放在板子的边缘例如某些接插件如何修改使其能通过 Verify Designed 答答 进入 VERIFY DESIGN 的 SETUP UNSELECT BOARD LINE就可以完成 问问 我有一个 QFP176 的 Decal2 个 Pad 间的间距小于 0.254在 verify Designed 时会报错: D

16、istance between pads too smallU8.36, U8.37 distance is less than 0.254 奇怪的是我修改了 Decal 和 PCB 文件的 Designed Rules. Clearence使 PadPad. Clearence等于 0.1verify Designed 仍然出错而且报的错误没有变化也就是说修改 Designe Rule似乎没用如何解决上述问题 答答 不太会有这样的问题没有发现软件有这样的 BUG请检查您的设定如选择该元件再从右键菜单的 QUERY 中选择对该元件的 RULE 检查设定是否正确 问问 ECO 究竟有什么用 答答

17、 Engineering Change order:工程更改,可以将设计过程中的全过程记录并保存到一个 ECO 文件中 Http:/ 5 资料收藏http:/ 邮址 版权归原作者所有 便于检查另外还可以将在 PowerPCB 中对电路的修改等返回到 PowerLOGIC 中去软件会自动修改您的电路图很好玩的 问问 Reference: 当某个 PowerPCB 文件已经导入 netlist 后略微修改原理图再向 PowerPCB 导入 netlist会出错好像 Protel 就会自动修正 PCB 文件PowerPCB 做不到这一点吗 Your Answer: 需要注意使用方法 1. 将已导入

18、netlist 的 JOB,进行 ASC OUT 处理并保存, 在选项中不选与 NETLIST 相关的参数,也就是要先将已调入的 NETLIST 去除后再调入新的 NETLIST 2.使用 COMPARE LIST 做比较结合使用 ECO 文件,方法比较烦琐可能不适合初学者 Continue 问Continue 问 1 能否稍微详细点介绍 ECO 的使用?Its important for me可以举个例子我在 PowerLogic中加了一个电源指示 LED如何修改 PowerPCB 文件 答答 如果是很简单的修改可以进入 ECO 直接手工修改请参见我们在教程中介绍的方法然后将POWERPCB

19、 中的 NETLIST 数据与 POWERLOGIC 中的数据做比较用 TOOLS 中的 NETLIST COMPARE 命令验证数据的正确性如果还没有布线可以将现行的 NET 去除用 ASCII OUT然后调入新的NETLIST 问问 既然 PowerPCB 和 PowerLogic 中无法简单互相传递修改信息那么(OLE PowerPCB Connection). (Sychronize PCB/SCH)又同步一些什么呢 答答 NO PowerPCB 和 PowerLogic 可以相互传递数据 问问 教程第 三 部 元件布局.第四章.多媒体演示教程 6 中制作元器件的 Decal 时已经在

20、元器件的周围标注了 PIN 番号还要在 PCB 中用 TEXT 在 L26 层Silkscreen Top层输入 PIN 番号吗 答答 YES在做 DECAL 时的 PIN 信号只是做参考用的为了避免遗忘在布线完成后需要在 26 层从新输入 PIN 等 问问 如何在 PowerPCB 中显示 Decal 的 Pin 的引脚号 答答 将设定层显示出来 DISPLAY COLOR 问问 请看附件其中的网络名称$5851不知道怎么出来的如何去掉My PowerPCB version is 5.0. Http:/ 6 资料收藏http:/ 邮址 版权归原作者所有 Your Answer: A:方法之一

21、:从 Pop up Menu 右键菜单中,选择 Anything,任何选中目标,DELETE 它. Continue 问 I have done as you said. But, the delete in pop up menu is gray.Do you know other ways to handle it? 答答 OH DEARYOU CAN USE YOUR DEAR KEYBOARDremenber all windows command can be used 问问 PowerPCB 标准库中的 Decal 的 外边框不在 All Layer 直接使用是否会出错需要将其改到

22、Silkscreen Top Layer 吗 Your Answer: A:实际证明,厂家的 All Layer 不是最佳选择,因为有很多限制,在哪一层画都可以只要 CAM 时做相应的设定 Continue 问 1 那么我应如何处理呢自己重画元器件然后将 Decal 中的字符边框线分别放在哪一层呢 2 CAM 如何依据 Decal 中层的分布进行设定呢 答答 按照我们提供的方法对您今后的工作会有好处有关 CAM 的设定在第 6 部中会有详细说明选择 L26 问问 RESISTPASTE 各是什么意思 答答 RESIST :阻焊 PASTE: SMT 元件用的金属罩,一般与焊盘等尺寸. 问问 我

23、的原理图是用 PowerLogic 画的如何将 netlist 送入 PowerPCB我知道 2 个方法 1. NetList ot PCB 2. OLE PowerPCB connection 有没有其他方法那个方法最好 答答 1. NetList to PCB 一般使用该法 问问 PCB 图中各种字符往往容易叠加在一起或者相距很近当板子布得很密时情况更加严重当我用 Verify Design 进行检查时会产生错误但这种错误可以忽略往往这种错误很多有几百 Http:/ 7 资料收藏http:/ 邮址 版权归原作者所有 个将其他更重要的错误淹没了如何使 Verify Design 会略掉这种错

24、误或者在众多的错误中快速找到重要的错误 答答 可以在颜色显示中将文字去掉,不显示后再检查;并记录错误数目但一定要检查是否真正属于不需要的文字 问问 Whats mean of below warning: (6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule. 答答 这是有关制造方面的一个检查您没有相关设定所以可以不检查 问问 怎样导出 jop 文件 答答 应该是 JOB 文件吧低版本的 powerPCB 与 PADS 使用 JOB 文件现在只能输出 ASC 文件方法如下 STEPFILE/EXPORT/选择一

25、个 asc 名称/选择 Select ALL/在 Format 下选择合适的版本/在 Unit 下 选 Current 比较好/点击 OK/完成 然后在低版本的 powerPCB 与 PADS 产品中 Import 保存的 ASC 文件再保存为 JOB 文件 问问 怎样导入 reu 文件 答答 在 ECO 与 Design 工具盒中都可以进行分别打开 ECO 与 Design 工具盒点击右边第 2 个图标就可以 问问 为什么我在 pad stacks 中再设一个 via:1(如附件和默认的 standardvi(如附件在布线时 V 选择 1怎么布线时按 add via 不能添加进去这是怎么回事

26、因为有时要使用两种不同的过孔 答答 PowerPCB 中有多个 VIA 时需要在 Design Rule 下根据信号分别设置 VIA 的使用条件如电源类只能用 Standard VIA 等等这样操作时就比较方便详细设置方法在 PowerPCB 软件通中有介绍 问问 为什么我把 On-line DRC 设置为 prevent.移动元时就会弹出(图 2),而你们教程中也是这样设置怎么不会呢? 答答 首先这不是错误,出现的原因是在数据中没有 BOARD OUTLINE.您可以设置一个,但是不使用它作为CAM 输出数据. 问问 我用 ctrl+c 复制线时怎设置原点进行复制ctrl+v 粘帖时总是以最

27、下面一点和最左边那一点为原点 答答 复制布线时与上面的 MOVE MODE 设置没有任何关系,需要在右键菜单中选择,这在 PowerPCB 软件通教程中有专门介绍. 问问 Http:/ 8 资料收藏http:/ 邮址 版权归原作者所有 用(图 4)进行修改线时拉起时怎总是往左边拉起(图 5)不知有什么办法可以轻易想拉起左就左右就右 答答 具体条件不明,请检查一下您的 DESIGN GRID,是否太大了. 问问 好不容易拉起右边但是用(图 6)修改线怎么改怎么下面都会有一条不能和在一起而你教程里都会好好的(图 8) 答答 这可能还是与您的 GRID 设置有关,不过没有问题,您可以将不需要的那段线

28、删除.最重要的是需要找到布线的感觉,每个软件都不相同,所以需要多练习 问问 尊敬的老师: 您好 这个图已经画好了但我只对如图 1一种的完全间距进行检查怎么错误就那么多不知怎么改进请老师指点这个图在附件中请老师帮看一下如果还有什么问题请指出来本人在改进谢 答答 请注意您的 DRC SETUP 窗口下的设置是错误的,现在选中的 SAME NET 是对相同 NET 进行检查,应该选择 NET TO ALL.而不是 SAME NET 有关各项参数的含义请仔细阅读第 5 部教程. 问问 U101 元件已建好但元件框的拐角处不知是否正确请帮忙 CHECK 答答 元件框等可以通过修改编辑来完成 问问 U10

29、2 和 U103 元件没建完全在自动建元件参数中有几个不明白如 SOIC-silk screen 栏下 spacing from pin 与 outdent from first pin 对应 U102 和 U103 元件应写什么数值还有这两个元件 SILK 怎么自动设置 以及 SILK 内有个圆圈怎么才能画得与该元件参数一致 答答 Spacing from pin 指从 PIN 到 SILK 的 Y 方向的距离,outdent from first pin 是第一 PIN 与 SILK 端点间的距离.请根据元件资料自己计算 Http:/ 9 资料收藏http:/ 邮址 版权归原作者所有 问问

30、 我设定最小显示的线宽这样小于此线宽的所有线是不是将显示实际线宽还是说将不显示它与DRC 中的最小线宽有何区别快捷命令 w 设定的是什么 答答 应该是不显示设计线宽 与 DRC 中的线宽没有关系DRC 中的线宽是布线-铜线的线宽快捷命令w 设定的是 2D-LINE等绘图时的线宽 问问 给 Part Type 分配 PCB 封装外形可以分配 16 个这是什么意思 Http:/ 10 资料收藏http:/ 邮址 版权归原作者所有 答答 是的一个 TYPE 可以与多个 DECAL 封装想联系因为同一 TYPE 的元件可能是 DIPSOP或者SSOP 等但是此处的 DIP16 是元件的名称 问问 右键

31、菜单中的后面显示的快捷命令中的符号与有何区别 Http:/ 11 资料收藏http:/ 邮址 版权归原作者所有 答答 应该是鼠标与键盘输入的区别 问问 为什么在我的电脑中画 Silkscreen 的 2D Line 时得到的图形都是很细的线就象是 0 线宽一样一刷新就什么也看不到了包括原来画在 Top 层中的 Terminal 也看不到了根本不象你们所画的那样下面是你们画的图这是为什么 Http:/ 12 资料收藏http:/ 邮址 版权归原作者所有 答答 检查设计单位DRAFTING 的线宽设定用 L 设定的部分还有上面第一个问题中的画面显示最小尺寸等 问问 在PRT112: 学习用 Dec

32、al Wizard 做 QFP 元件一节中我们已经在 All NP 中添加了 Solder Mask Top 和 Paste Mask Top 层这已经是对所有的层进行的修改为什么还要对 12-22 NP 和 34-44 NP 进行编辑修改呢另外此处下面的窗口中的PIN 番号这里的番号是指什么 答答 QFP 等元件由于有 4 个方向这 4 个方向的 PAD 设置都是不同的所以需要分别设定 只有在所有的 PAD 都相同时使用 ALL否则需要追加下面的 PIN这在我们的在线培训课程中有详细的讲解 问问 如何解读快捷命令窗口Command 下面显示的两行分别是什么意思 问问 这是你上次对我以下问题的

33、回答在此我想再问一下你这里指的是不是指快捷命令中的 L 功能但是快捷命令中的 L 命令只是用来设定层的 答答 Http:/ 13 资料收藏http:/ 邮址 版权归原作者所有 线宽用 W 命令 问问 另外我们在使用快捷命令时快捷命令后面是不是一定要加一个空格还是说可加可不加如果要的话什么时候必须加 答答 正确的应该都加空格但是 95%以上不加照常工作但是有些不行如 SR1 来搜索 R1 元件时不能正常工作而必须用 S R1 等请自己练习 问问 我按照软件通的 PRT110 一切所演示的那样做事先我已经把显示线宽设定为 3mils我先在(H)Top 层画了两个 Terminal然后切换成 Sil

34、kscreen Top 层用 2D-Line 功能画了一个外框什么也没看到一刷新连那两个 Terminal 也看不到了再切换到 Top 层可以看到那两个Terminal 了但还是看不到所画的外框如果此时我在 Top 层或 Bottom 层上画外框那就即可以看到外框也可以看到那两个 Terminal请问这是为什么我在画 Keepout 禁止区域时画完了后也是什么都看不到这是为什么 答答 请进入 SETUP/DISPLAY COLORS 查看相应层的颜色是否设定了另外 Terminal 在其它非电气层没有必要设置所以显示不出来 问问 为什么在我的电脑中画 Silkscreen 的 2D Line

35、时得到的图形都是很细的线就象是 0 线宽一样一刷新就什么也看不到了包括原来画在 Top 层中的 Terminal 也看不到了并不象你们所画的那样下面是你们画的图这是为什么 Http:/ 14 资料收藏http:/ 邮址 版权归原作者所有 这是你上次告诉我的检查设计单位DRAFTING 的线宽设定用 L 设定的部分还有上面第一个问题中的画面显示最小尺寸等 答答 应该是用 W 设定 问问 在画禁止区域时区域与区域交叉重叠的地方怎么办是否允许有重叠的部分还是说必须重叠例如下图中的左边与上边交叉的地方 答答 禁止区域表示一个区域的特性,如在这儿不可以堆放元件等, 不管有无重叠都没有关系.它是一个辅助方

36、法,不会输出为 CAM 数据 问问 关于选择与高亮显示的问题我选中了一个 terminal然后用 Ctrl + H 来高亮显示它但我却无法再用 Ctrl + U 来 UnHighlight 它而必须再次点击选中它或在其它空白区域点击一下为什么 答答 这感觉是软件的 BUG,请进入 FIND/在 ACTION 下选择各项命令进行对比,就可以了解软件的相应功能 问问 在用文本编辑器输入网络表 Netlist 时哪一个 Net 放在 N1 中哪一个 Net 放在 N2有没有规定N1N2N3N4是否一定要按顺序排列的 答答 N1N2N3N4 等是 NET 的名称与顺序没有关系因为软件对每一个异电位的

37、NET 都必须命名客户电路图中有名称的应优先采用如果没有名称则可以任意命名注意同名称意味着是同一个网络连接 问问 在 import netlist 时系统给出的错误信息是有关信号颜色的这是什么意思这种错误是由于什么原因造成的对 JOB 本身有没有什么影响 Http:/ 15 资料收藏http:/ 邮址 版权归原作者所有 答答 我们是从 Powerlogic 中调入的 NETLIST初始设定的参数不一致不影响网表的读入 问问 这里的未配线 Net 是什么意思 答答 屏幕上的没有变成 ROUTE铜线的 RATS NET即哪些灰白色的线 问问 能否通俗地解释一下 Cluster 的意思它的作用是什么

38、它与 Group 的区别在哪里 答答 Cluster 是用于元件布局时的族将元件打包自动布局但一般不建议使用自动布局GROUP 是设计 RULE 中按一定的规则设定的有相同电气要求的组然后好对他们进行统一的规则设定 问问 能否通俗地解释一下 Cluster 的意思它的作用是什么它与 Group 的区别在哪里 答答 Cluster 是用于元件布局时的族将元件打包自动布局但一般不建议使用自动布局GROUP 是设计 RULE 中按一定的规则设定的有相同电气要求的组然后好对他们进行统一的规则设定 问问 Http:/ 16 资料收藏http:/ 邮址 版权归原作者所有 对于层的定义这里有 planeno

39、 planesplit/mixed 这几种设定请问这与 powergroundsignalmixed 以及正片层负片层有何区别它们之间的关系是怎样的 答答 有关层请记住电气层 非电气层 电气层中有ROUTINGNO PLANE 正片 PLANE 负片设计时 split/mixed 正片 问问 8. 在 CAM 中一块 PCB 板从上到下对层的定义通常是这样的silkscreen top, soldermask top, component side即 top side, inner layer (有 power, ground, signal, mixed 之分), solder side即

40、bottom side, soldermask bottom, silkscreen bottom请问在 PowerPCB 中从上到下是怎样定义的 答答 在 PowerPCB 中基本相似如果使用 PowerPCB 的默认层在 CAM 时选择相应的项软件会自动识别相应层如果使用自己的层则需要在 SETUP 的 LAYER 下进行设定 问问 菜单 View - Nets 窗口中的右下角部分作何解释怎么用 Http:/ 17 资料收藏http:/ 邮址 版权归原作者所有 答答 非常有用它们可以确定 NET 的显示方式 分别是 ALL 显示所有的 NET 元素 ALL Except Connected

41、 Plane 显示所有的 NET除了 PLANE NET Unrouted PIN Pair 只显示未布线的部分 None 不显示 请选择各项看画面的反映来熟悉功能 问问 在做自动覆铜时结果是全铜还是中间有网格空洞的铜因为从这个图中看来好象中间是有网格的蓝色的这些覆铜是在哪一层上的第一层内层的接地层还是底层 答答 是全铜为了需要网格显示可以改变该功能在其它的教程中有介绍请继续观看教程蓝色的覆铜现在是表面层的 问问 为何这几个地方的电源或接地的线宽与上面电藕电容的线宽要小为何不选择一样宽的线 Http:/ 18 资料收藏http:/ 邮址 版权归原作者所有 答答 因为下面的焊盘小当然是越宽越好但

42、是线宽不要超过焊盘的宽度 问问 4. 能否对 PowerPCB 中层的分类解释得详细点下面是你们上次给我的回答我还是不怎么理解什么是非电气层什么是元件层什么是布线层等等能否举例说明最好能帮我把对应的英文名称也写出来谢谢 什么时候会用到 Electrical Layer Type 中的 Routing 种类 答答 元件层COMPONENT LAYER 布线层ROUTING LAYER 布线层是电气层 其它如 SILKSOLDERPASTE 等是非电气层 所有布线需要用到 Electrical Layer Type 中的 Routing 种类 问问 当我们把当前层总是在最上面设置成 On 状态以后

43、切换 s/m top 为当前层所以看到的是类似图中的淡兰色但为什么还是有的盘显示的是蓝色或粉红色的呢在 PowerPCB 中对显示在屏幕上的层的颜色有没有什么规律为什么每次我看的时候总感到很混乱似的呢屏幕上能否只显示某一层的内容也许这样一层一层单独来看有时还可以看得清楚一点 Http:/ 19 资料收藏http:/ 邮址 版权归原作者所有 答答 在 SETUP/DISPLAY COLOR 中设置每一行与每一列的显示每次进入设置就可以了 问问 这里的说明是什么意思是不是说如果我们不作特别设定那么这些层就是默认的层了但其中为什么没有 Silkscreen Top 层呢 Http:/ 20 资料收藏

44、http:/ 邮址 版权归原作者所有 答答 如果不使用默认层需要为 TOP 与 Bottom 层设置各自的生产对应层如 SOLDER MASKESILK 等 SILK TOP 层只是没有显示而已CAM 输出时是有的 问问 我们平时在设定颜色时对于不同层数的 JOBPowerPCB 中颜色的设定是不是也就不一样也就是说在菜单 Setup Display Colors 就会有不同的设置保存起来如果是的话请 e-mail 我几个你们保存的这种设定文件保存在 padspwr PowerPCB 目录中的*.CCF 文件我想作为参考谢谢 答答 一般在启动文件中设置而且应该是统一颜色比较好我们可以给您一个文

45、件做参考下一次请稍候 问问 我发现如果我要 Highlight 某个元件我必须先选中它然后再执行 Ctrl+H 才有效那么是不是可以说要 Highlight 必须先 Select1 而且 Highlight 了以后原来的 Select 状态即消失了是不是这样的2 同样我如果要 UnHighlight 某个已经高亮的元件我直接执行 Ctrl+U 是无效的而必须先选择这个已经高亮的元件然后再执行 Ctrl+U 或在空白之处点击一下才有效那么是不是可以说我如果要 UnHighlight也必须先 Select3 但实际上当我选择了这个已经高亮的元件后这个元件的状态已经不是高亮而是被选择的状态那么这样说

46、来这个UnHighlight 命令实际是没有多大作用的是不是这样呢4 如果我现在有很多个元件处于高亮显示状态下我应该怎样快速方便地把它们去除高亮状态呢5 答答 是的对选择了的元件进行操作但是在 FIND 中感觉可以直接进行 Hightlight 或者是UnHighlight软件的这个版本可能有些问题FIND 菜单下是正确的 Http:/ 21 资料收藏http:/ 邮址 版权归原作者所有 问问 4. 请问下面这三种情况有何区别如果我的目的是要选择所有的层那我应该选哪一种还是说三种都可以 Http:/ 22 资料收藏http:/ 邮址 版权归原作者所有 Http:/ 23 资料收藏http:/

47、邮址 版权归原作者所有 第一种 第二种 第三种 答答 请注意这儿的 ALL Layer 不是所有 Layer 的含义而是 PowerPCB 中 Board Outline 与元件外形线的默认层我们在教程中没有使用因为它虽然方便但是使用起来有缺陷 上述说明如下 第一种只能选中用 Board OutLine 画的外形线 第二种选中除 Board OutLine 以外的所有元素 第三种选中所有元素 问问 请问这个图中灰色的边框和绿色的边框哪个才是 board outline我用右键菜单过滤而只选择board outline这两种边框我都能选上为什么其中图二的信息栏显示的是 L:而图三显示的是 L:

48、Power Plane这又是为什么是表示它们各自所在的层吗 Http:/ 24 资料收藏http:/ 邮址 版权归原作者所有 图 1 Http:/ 25 资料收藏http:/ 邮址 版权归原作者所有 图 2 图 3 答答 最外面的灰线是 board outline 边框如果是上面的第一种设定就只能选中 board outline 边框 如果是第三种设定就可以选中所有 DRAFTING 的元素 图二选的是 board outline 所以是 ALL Layer 图三选中的可能是用 Plane Area 图标画的是大面积铜的外形线所以是 MIX 层的 Power Plane 问问 1. 在 PRT

49、104 一切中关于最小显示线宽的解说是这样的下面的设定主要用于检查 silk 外形线宽及覆铜线宽等请问这是为什么图中的话这样小于 0.2 mm 的所有线将显示实际线宽检查由绘图工具盒画出的各种线宽等请问这是什么意思 Http:/ 26 资料收藏http:/ 邮址 版权归原作者所有 答答 由于 silkcopper 等没有 Design rule 等去检查它们的尺寸所以可以用这里的设置来进行检查检查 SILK 线宽的目的主要是便于 SILK 统一美观 问问 2. 为什么有的时候我选择了所的有库而且在过滤器中也放了*号并点了 Apply什么元件也没看到好象我的所库中PowerPCB 5.0 自己带

50、的库都没有元件似的为什么但如果我在 Decal Editor 下却是可见的是这样的吗 Http:/ 27 资料收藏http:/ 邮址 版权归原作者所有 答答 我们没有发现您的情况是否每次都是同样的情况 问问 如何设置软件显示的字体以便有些提示在窗口中能看清显示完整 Http:/ 28 资料收藏http:/ 邮址 版权归原作者所有 答答 这是因为字体不一样在英文操作系统下才能显示完全A PITY 问问 4. 在 PRT116 一课的开头处如何放置基准孔为什么事先要做这样的准备 答答 中心我们设置了一个元件绿色的是线分别从各自的库中追加就可以 基准孔是便于 CAM 编辑者操作用的可能有些 CAM

51、部门不需要但是一个好的设计习惯建议在画外形线时就输入以免遗忘 Http:/ 29 资料收藏http:/ 邮址 版权归原作者所有 问问 5. 如何理解这句话在布线过程中灵活设置该布线对可以节省布线操作的时间方便 VIA 孔的选择等 答答 如果您要设计一块 6 层板希望先布表层的线那么现在的设置就会在 16 层间自动跳转否则可能会出现 1-21-3 等布线对 问问 6. 在 Decal 的 Pad/Stacks 设定中普通多层板的焊盘设定例多媒体教程第一部第三章第四节对于 resist 层与 25 层是否也应该设定钻孔并标上 plated对于没有钻孔的焊盘是不是只要把孔的大小设定为 0 就表示此焊盘没有钻孔了 答答 可以这样理解钻孔不是针对某一层而是所有层对 SMD 元件 DRILL 为 0就可以 资料提供桃花岛主 Http:/ 30

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号