《时序逻辑电路的特点.》由会员分享,可在线阅读,更多相关《时序逻辑电路的特点.(7页珍藏版)》请在金锄头文库上搜索。
1、第一节 概要第一节第一节 概述概述v 时序逻辑电路的特点时序逻辑电路的特点v时序逻辑电路的功能描述时序逻辑电路的功能描述v时序逻辑电路的分类时序逻辑电路的分类下页下页 总目录总目录推出推出1第一节 概要一、时序逻辑电路的特点1.时序逻辑电路时序逻辑电路时序逻辑电路时序逻辑电路:2.任一时刻的输出信号不仅取决于当时的输入信号,任一时刻的输出信号不仅取决于当时的输入信号,任一时刻的输出信号不仅取决于当时的输入信号,任一时刻的输出信号不仅取决于当时的输入信号,3.而且还取决于电路原来的状态,而且还取决于电路原来的状态,而且还取决于电路原来的状态,而且还取决于电路原来的状态,4.即还与以前的输入状态有
2、关。即还与以前的输入状态有关。即还与以前的输入状态有关。即还与以前的输入状态有关。5.具备这种逻辑功能特点的电路叫做具备这种逻辑功能特点的电路叫做具备这种逻辑功能特点的电路叫做具备这种逻辑功能特点的电路叫做时序逻辑电路。时序逻辑电路。时序逻辑电路。时序逻辑电路。返回返回下页下页上页上页2第一节 概要下页下页返回返回上页上页串行加法器串行加法器串行加法器串行加法器指将两个多位数相加时,指将两个多位数相加时,指将两个多位数相加时,指将两个多位数相加时,采取从低位到高位逐位相加的方式完成相加运算。采取从低位到高位逐位相加的方式完成相加运算。采取从低位到高位逐位相加的方式完成相加运算。采取从低位到高位
3、逐位相加的方式完成相加运算。需具备两个功能:需具备两个功能:需具备两个功能:需具备两个功能: 将两个加数和来自低位的进位相加,将两个加数和来自低位的进位相加,将两个加数和来自低位的进位相加,将两个加数和来自低位的进位相加, 记忆本位相加后的进位结果。记忆本位相加后的进位结果。记忆本位相加后的进位结果。记忆本位相加后的进位结果。串行加法器电路串行加法器电路串行加法器电路串行加法器电路全加器执行三个数的相加运算,全加器执行三个数的相加运算,全加器执行三个数的相加运算,全加器执行三个数的相加运算, 存储电路记下每次相加后的运算结果。存储电路记下每次相加后的运算结果。存储电路记下每次相加后的运算结果。
4、存储电路记下每次相加后的运算结果。2. 2. 举例说明:举例说明:举例说明:举例说明:3第一节 概要 时序逻辑电路通常包含时序逻辑电路通常包含时序逻辑电路通常包含时序逻辑电路通常包含组合电路组合电路组合电路组合电路和和和和存储电路存储电路存储电路存储电路两部分,两部分,两部分,两部分, 存储电路(触发器)是必不可少的。存储电路(触发器)是必不可少的。存储电路(触发器)是必不可少的。存储电路(触发器)是必不可少的。 存储电路的输出状态必须反馈到组合电路的输入端,存储电路的输出状态必须反馈到组合电路的输入端,存储电路的输出状态必须反馈到组合电路的输入端,存储电路的输出状态必须反馈到组合电路的输入端
5、, 与输入信号一起,共同决定组合逻辑电路的输出。与输入信号一起,共同决定组合逻辑电路的输出。与输入信号一起,共同决定组合逻辑电路的输出。与输入信号一起,共同决定组合逻辑电路的输出。 组合逻辑电路组合逻辑电路存储电路存储电路时序逻辑电路的结构框图时序逻辑电路的结构框图时序逻辑电路的结构框图时序逻辑电路的结构框图3. 3. 时序逻辑电路的特点:时序逻辑电路的特点:时序逻辑电路的特点:时序逻辑电路的特点:下页下页返回返回上页上页4第一节 概要下页下页返回返回上页上页 方程组。方程组。方程组。方程组。Y Y = = F F X X,Q Q 输出方程。输出方程。输出方程。输出方程。Z Z = = G G
6、 X X,Q Q 驱动方程(或激励方程)。驱动方程(或激励方程)。驱动方程(或激励方程)。驱动方程(或激励方程)。Q Q* * = = HH Z Z,Q Q 状态方程。状态方程。状态方程。状态方程。 状态表、状态图和时序图。状态表、状态图和时序图。状态表、状态图和时序图。状态表、状态图和时序图。二、 时序逻辑电路的功能描述组合逻辑电路组合逻辑电路存储电路存储电路5第一节 概要下页下页返回返回上页上页三、时序逻辑电路的分类1. 1. 按逻辑功能划分有:按逻辑功能划分有:按逻辑功能划分有:按逻辑功能划分有:计数器计数器计数器计数器、寄存器寄存器寄存器寄存器、移位寄存器移位寄存器移位寄存器移位寄存器
7、、读读读读/ /写存储器写存储器写存储器写存储器、顺序脉冲发生器顺序脉冲发生器顺序脉冲发生器顺序脉冲发生器等。等。等。等。2. 2. 根据储存电路中触发器的动作特点不同分为:根据储存电路中触发器的动作特点不同分为:根据储存电路中触发器的动作特点不同分为:根据储存电路中触发器的动作特点不同分为: 同步时序电路同步时序电路同步时序电路同步时序电路和和和和异步时序电路异步时序电路异步时序电路异步时序电路。在同步时序电路中,所有触发器状态的变化都是在同步时序电路中,所有触发器状态的变化都是在同步时序电路中,所有触发器状态的变化都是在同步时序电路中,所有触发器状态的变化都是在同一时钟信号操作下同时发生的
8、。在同一时钟信号操作下同时发生的。在同一时钟信号操作下同时发生的。在同一时钟信号操作下同时发生的。在异步时序电路中,触发器状态的变化不是同时在异步时序电路中,触发器状态的变化不是同时在异步时序电路中,触发器状态的变化不是同时在异步时序电路中,触发器状态的变化不是同时发生的。发生的。发生的。发生的。6第一节 概要上页上页返回返回3. 3. 3. 3. 根据输出信号的特点分为:根据输出信号的特点分为:根据输出信号的特点分为:根据输出信号的特点分为: 米利(米利(米利(米利(MealyMealy)型型型型和和和和穆尔(穆尔(穆尔(穆尔(MooreMoore)型型型型。 在在在在米利型米利型米利型米利
9、型电路中,电路中,电路中,电路中,输出信号不仅取决于存储电路的状态,输出信号不仅取决于存储电路的状态,输出信号不仅取决于存储电路的状态,输出信号不仅取决于存储电路的状态,而且还取决于输入变量。而且还取决于输入变量。而且还取决于输入变量。而且还取决于输入变量。在在在在穆尔型穆尔型穆尔型穆尔型电路中,电路中,电路中,电路中,输出信号仅仅取决于存储电路的状态。输出信号仅仅取决于存储电路的状态。输出信号仅仅取决于存储电路的状态。输出信号仅仅取决于存储电路的状态。穆尔型穆尔型穆尔型穆尔型电路只是电路只是电路只是电路只是米利型米利型米利型米利型电路的一种特例。电路的一种特例。电路的一种特例。电路的一种特例。7