CMOS模拟集成电路设计ch9运算放大器

上传人:大米 文档编号:567637657 上传时间:2024-07-21 格式:PPT 页数:39 大小:1.08MB
返回 下载 相关 举报
CMOS模拟集成电路设计ch9运算放大器_第1页
第1页 / 共39页
CMOS模拟集成电路设计ch9运算放大器_第2页
第2页 / 共39页
CMOS模拟集成电路设计ch9运算放大器_第3页
第3页 / 共39页
CMOS模拟集成电路设计ch9运算放大器_第4页
第4页 / 共39页
CMOS模拟集成电路设计ch9运算放大器_第5页
第5页 / 共39页
点击查看更多>>
资源描述

《CMOS模拟集成电路设计ch9运算放大器》由会员分享,可在线阅读,更多相关《CMOS模拟集成电路设计ch9运算放大器(39页珍藏版)》请在金锄头文库上搜索。

1、王永生Harbin Institute of TechnologyMicroelectronics CenterCMOS模拟集成电路设计模拟集成电路设计运算放大器HIT MicroelectronicsHIT Microelectronics王永生王永生提纲提纲n n1、概述n n2、一级运放n n3、两级运放n n4、增益的提高n n5、共模反馈n n6、输入范围限制n n7、转换速率n n8、电源抑制n n9、运放的噪声2024/7/212HIT MicroelectronicsHIT Microelectronics王永生王永生1、概述、概述n n“ “运算放大器(运放)运算放大器(运放

2、)” ”高增益的差动放大器高增益的差动放大器n n理想运放的基本特点理想运放的基本特点n n开环差模电压增益开环差模电压增益 n n共模抑制比共模抑制比 n n开环输入电阻开环输入电阻 n n开环输出电阻开环输出电阻0 0n n开环带宽开环带宽 n n没有温飘没有温飘“ “虚短虚短” ”输入电流为输入电流为0 0“ “OP AMPOP AMP” ”2024/7/213HIT MicroelectronicsHIT Microelectronics王永生王永生n n1.1 1.1 性能参数性能参数 增益增益 小信号带宽小信号带宽3dB3dB带宽;单位增益带宽;带宽;单位增益带宽;增益带宽积(增益

3、带宽积(GBGB) 大信号带宽大信号带宽 输出摆幅输出摆幅 线性线性 噪声与失调噪声与失调 电源抑制电源抑制 转换速率(转换速率(slew rateslew rate)VO+ 0.1% VOtoutputVOtdtsVO- 0.1% VODVDttinput 稳定时间(稳定时间(settling timesettling time)t ts s2024/7/214HIT MicroelectronicsHIT Microelectronics王永生王永生n n基本电路结构基本电路结构 增益增益Vout2VoutM1M2M3M4M5M6M7V+IOVoutVinAmplifying stage2

4、、一级运放、一级运放Output stage2024/7/215HIT MicroelectronicsHIT Microelectronics王永生王永生But But 输出摆幅输出摆幅 ,极点,极点 n n套筒式共源共栅运放(套筒式共源共栅运放(telescopic cascode op amptelescopic cascode op amp)2024/7/216HIT MicroelectronicsHIT Microelectronics王永生王永生输入输出很难短接输入输出很难短接为保证为保证M2M2和和M4M4饱和饱和n n套筒式共源共栅运放(套筒式共源共栅运放(telescopi

5、c cascode op amptelescopic cascode op amp)2024/7/217HIT MicroelectronicsHIT Microelectronics王永生王永生 设计实例设计实例设计全差动套筒式运放,该运放的性能指标为:设计全差动套筒式运放,该运放的性能指标为:VDD=3VVDD=3V,差动,差动输出摆幅输出摆幅=3V=3V,功耗,功耗=10mW=10mW,电压增益,电压增益=2000=2000。假定。假定 n nC Coxox=60 =60 A/VA/V2 2, p pC Coxox=30 =30 A/VA/V2 2 , n n0.1V0.1V-1-1,

6、p p0.2V0.2V-1-1(有效沟道长(有效沟道长度为度为0.5 0.5 mm时),时), =0=0,V VTHNTHN| V| VTHPTHP |=0.7V |=0.7V。解:解:1 1、从功率预算出发,确定工作电流、从功率预算出发,确定工作电流2 2、根据输出摆幅,分配过驱动电压(、根据输出摆幅,分配过驱动电压(ODOD)3 3、根据、根据I I和和ODOD,由公式,由公式得到各管尺寸,(最小栅长)得到各管尺寸,(最小栅长)2024/7/218HIT MicroelectronicsHIT Microelectronics王永生王永生KeyKey:I I,W/LW/L 设计实例(续)设

7、计实例(续)4 4、计算增益、计算增益得到得到A Av v=1416=1416如何如何 A Av v,考虑,考虑WW; I IDD; (L) A(L) Av v例如例如 ,选择,选择(W/L)(W/L)5-85-8=1111 =1111 m/1 m/1 mm则则 p p 0.1V 0.1V-1-1,得到得到A Av v400040005 5、满足最大输出摆幅,计算输入、满足最大输出摆幅,计算输入共模电平和偏置电压共模电平和偏置电压V Vb1,2b1,2注意和参数之间的关联与影响!注意和参数之间的关联与影响!2024/7/219HIT MicroelectronicsHIT Microelect

8、ronics王永生王永生“ “折叠折叠” ”结构结构输出摆幅输出摆幅n n折叠共源共栅运放(折叠共源共栅运放(folded cascode op ampfolded cascode op amp)2024/7/2110HIT MicroelectronicsHIT Microelectronics王永生王永生增益:增益:比较于套筒式结构的增益:比较于套筒式结构的增益:增益小增益小2 23 3倍倍极点更加靠近原点极点更加靠近原点由于增加了由于增加了MM5 5上的上的C CGD5GD5和和C CDB5DB5n n折叠共源共栅运放(续)折叠共源共栅运放(续)2024/7/2111HIT Microe

9、lectronicsHIT Microelectronics王永生王永生采用采用NMOSNMOS作为输入器件作为输入器件折叠点(折叠点(X X)对应的极点更低:)对应的极点更低:由由1/(g1/(gm3m3+g+gmb3mb3) )与与X X点点总电容总电容的乘积决定。的乘积决定。n n折叠共源共栅运放(续)折叠共源共栅运放(续)2024/7/2112HIT MicroelectronicsHIT Microelectronics王永生王永生总之,对比于套筒式结构,折叠式共源共栅运放总之,对比于套筒式结构,折叠式共源共栅运放 电压输出摆幅大;电压输出摆幅大; 输入输出可以短接;输入输出可以短接

10、; 输入共模范围大,输入共模电平可以接近输入共模范围大,输入共模电平可以接近VDDVDD(NMOSNMOS输入输入管)或管)或GNDGND(PMOSPMOS作输入管)作输入管) 较大的功耗;较大的功耗; 较低的电压增益;较低的电压增益; 较低的极点频率;较低的极点频率; 较高的噪声;较高的噪声;n n折叠共源共栅运放(续)折叠共源共栅运放(续)设计时,设计时,在套筒式结构中,以下三个电压是必须确定的在套筒式结构中,以下三个电压是必须确定的 输入共模电平,输入共模电平, PMOS, NMOSPMOS, NMOS共源共栅管的栅极偏置电压。共源共栅管的栅极偏置电压。而在折叠式结构中,只有后两个电压的

11、确定是严格的。而在折叠式结构中,只有后两个电压的确定是严格的。2024/7/2113HIT MicroelectronicsHIT Microelectronics王永生王永生3、两级运放、两级运放n n基本电路结构基本电路结构 增益增益 高增益高增益 需要频率补偿需要频率补偿2024/7/2114HIT MicroelectronicsHIT Microelectronics王永生王永生4、增益的提高、增益的提高n nGGmm,R RoutoutRRoutout 共源共栅结构共源共栅结构 输出摆幅输出摆幅 反馈技术反馈技术提高信号通路上的输出电阻提高信号通路上的输出电阻调节型共源共栅调节型共

12、源共栅2024/7/2115HIT MicroelectronicsHIT Microelectronics王永生王永生n n高增益差动共源共栅级结构高增益差动共源共栅级结构2024/7/2116HIT MicroelectronicsHIT Microelectronics王永生王永生n n高增益差动共源共栅级结构(续)高增益差动共源共栅级结构(续)提高负载通路上的输出电阻提高负载通路上的输出电阻2024/7/2117HIT MicroelectronicsHIT Microelectronics王永生王永生5、共模反馈、共模反馈n n电路的失配使电路产生电路的失配使电路产生“ “共模误差共

13、模误差” ”n n右图的右图的pmospmos电流源做负载的电路电流源做负载的电路的共模电平不容易确定的共模电平不容易确定n n失配使电流出现误差,进而影响失配使电流出现误差,进而影响晶体管的工作状态(脱离饱和区)晶体管的工作状态(脱离饱和区)n nCMCM不能通过差动反馈达到稳定。不能通过差动反馈达到稳定。n nCMFBCMFB:n n检测输出共模电平检测输出共模电平n n同一个参考电压比较同一个参考电压比较n n将误差送回放大器偏置网络将误差送回放大器偏置网络2024/7/2118HIT MicroelectronicsHIT Microelectronics王永生王永生n n检测输出共模

14、电平检测输出共模电平R R1 1和和R R2 2必须比输出电阻大必须比输出电阻大很多,否则影响增益很多,否则影响增益 电阻检测电阻检测 源级跟随器源级跟随器I I1 1和和I I2 2以及以及R R1 1和和R R2 2必须足够大,必须足够大,以避免当输出出现大摆幅时,以避免当输出出现大摆幅时,MM7,8 7,8 “ “挨饿挨饿” ”(缺电流)(缺电流)检测的共模电平比输出检测的共模电平比输出CMCM低低V VGS7,8GS7,8输出摆幅降低,比没采用源输出摆幅降低,比没采用源跟随器结构大约减小一个跟随器结构大约减小一个V VTHTH2024/7/2119HIT Microelectronic

15、sHIT Microelectronics王永生王永生n n检测输出共模电平(续)检测输出共模电平(续) 深线性区深线性区的的MOSMOS管的共模检测管的共模检测总电阻总电阻必须保证必须保证MM7 7和和MM8 8处于深线性区处于深线性区M7M7的栅源电压必须远大于的栅源电压必须远大于V VTHTH,否则,否则M7M7脱离深线性区(脱离深线性区(V VP P00););要超过两个过驱动电压,即限制了输出电压摆幅要超过两个过驱动电压,即限制了输出电压摆幅2024/7/2120HIT MicroelectronicsHIT Microelectronics王永生王永生n n控制共模电平控制共模电平

16、V Vout,CM out,CM VVE E I IM3,4 M3,4 V Vout,CM out,CM 如果环路增益大,则反馈网络迫使如果环路增益大,则反馈网络迫使V Vout,CMout,CM趋近趋近V VREFREF当采用电阻检测方式时,当采用电阻检测方式时,2024/7/2121HIT MicroelectronicsHIT Microelectronics王永生王永生n n控制共模电平(续)控制共模电平(续)V Vout,CM out,CM IIss1ss1 I IM5,6 M5,6 V Vout,CM out,CM Iss1当采用电阻检测方式时,当采用电阻检测方式时,对于折叠对于折

17、叠cascodecascode放大器,放大器,CMFBCMFB也可以控制输入差动对的尾电流源也可以控制输入差动对的尾电流源?2024/7/2122HIT MicroelectronicsHIT Microelectronics王永生王永生n n控制共模电平(续)控制共模电平(续)其中其中令令缺点:缺点: V Vout,CMout,CM是器件参数的函数是器件参数的函数 R Ron7on7| R| Ron8on8上的压降上的压降V VP P限制输出摆幅限制输出摆幅 欲欲 V VP PMM7 7和和MM8 8 CC反馈加到输入差动对的尾反馈加到输入差动对的尾电流上(电流上(folded cascod

18、e op folded cascode op ampamp)当采用当采用深线性区的深线性区的MOSMOS管的共模检测时管的共模检测时,得到得到2024/7/2123HIT MicroelectronicsHIT Microelectronics王永生王永生n n控制共模电平(续)控制共模电平(续) V Vb b的确定:的确定:通过一个电流镜来确通过一个电流镜来确定定V Vb b,使,使I ID9D9跟踪跟踪I I1 1和和V VREFREF。令令这样,当这样,当V Vout,CMout,CM=V=VREFREF时,时,I ID9D9=I=I1 1。由于由于V VDS15DS15VVDS9DS9

19、,沟道长度调制效益导致误差。,沟道长度调制效益导致误差。增加增加MM1717和和MM1818,保证,保证V VDS15DS15V VDS9DS9上述第二个问题可以通过把反馈加到输入差动对的尾电流上解决,上述第二个问题可以通过把反馈加到输入差动对的尾电流上解决,但但V Vb b?2024/7/2124HIT MicroelectronicsHIT Microelectronics王永生王永生6、输入范围限制、输入范围限制n n大的共模输入范围大的共模输入范围在单位增益缓冲器中,在单位增益缓冲器中,输入摆幅等于输出摆输入摆幅等于输出摆幅幅2024/7/2125HIT Microelectronic

20、sHIT Microelectronics王永生王永生n n大的共模输入范围(续)大的共模输入范围(续)混合使用混合使用NMOSNMOS差动差动对和对和PMOSPMOS差动对差动对2024/7/2126HIT MicroelectronicsHIT Microelectronics王永生王永生7、转换速率、转换速率n n转换速率(压摆率):转换速率(压摆率):输入阶跃信号幅度很大时输入阶跃信号幅度很大时,实际的输出表现具有近似为实际的输出表现具有近似为常数的斜率常数的斜率,该常数,该常数定义为转换速率。定义为转换速率。2024/7/2127HIT MicroelectronicsHIT Mic

21、roelectronics王永生王永生n n处理处理大信号大信号时,运放工作于非线性区时,运放工作于非线性区转换速率限制大信转换速率限制大信号的工作速度号的工作速度忽略被忽略被R R1 1、R R2 2抽抽取的电流取的电流2024/7/2128HIT MicroelectronicsHIT Microelectronics王永生王永生n n处理正弦信号处理正弦信号V V0 0sinsin0 0t t运放的转换速率必须超过运放的转换速率必须超过V002024/7/2129HIT MicroelectronicsHIT Microelectronics王永生王永生8、电源抑制、电源抑制n n电源抑

22、制比(电源抑制比(PSRRPSRR):从输入到输出的增益除以):从输入到输出的增益除以从电源到输出的增益。从电源到输出的增益。二极管连接的二极管连接的MOSMOS管具有钳管具有钳位作用,电源增益为位作用,电源增益为1 1,因,因此低频时,此低频时,2024/7/2130HIT MicroelectronicsHIT Microelectronics王永生王永生运放的噪声运放的噪声n n套筒式运放的噪声套筒式运放的噪声共源共栅器件产生的噪声可以忽略共源共栅器件产生的噪声可以忽略2024/7/2131HIT MicroelectronicsHIT Microelectronics王永生王永生n n

23、折叠式运放的噪声折叠式运放的噪声共源共栅器件产生的噪声可以忽略共源共栅器件产生的噪声可以忽略2024/7/2132HIT MicroelectronicsHIT Microelectronics王永生王永生n n折叠式运放的噪声比相应的套筒式的结构的噪声折叠式运放的噪声比相应的套筒式的结构的噪声更大更大n nPMOSPMOS和和NMOSNMOS电流源对噪声的贡献随它们的跨导电流源对噪声的贡献随它们的跨导正比例增加,因此,出现了正比例增加,因此,出现了噪声和输出摆幅噪声和输出摆幅之间之间的折中关系。的折中关系。n n二级(多级)运放的噪声主要由二级(多级)运放的噪声主要由第一级第一级决定,因决定

24、,因为第二级以后的噪声在参照主要输入时,要除以为第二级以后的噪声在参照主要输入时,要除以前级的增益。前级的增益。2024/7/2133HIT MicroelectronicsHIT Microelectronics王永生王永生性能比较性能比较增益增益输出摆输出摆幅幅速度速度功耗功耗噪声噪声套筒式套筒式共源共栅共源共栅中中低低高高低低低低折叠式折叠式共源共栅共源共栅中中中中高高中中中中两级运放两级运放高高高高低低中中低低高增益高增益运放运放高高中中中中高高中中2024/7/2134HIT MicroelectronicsHIT Microelectronics王永生王永生一级运放设计实例(一级运

25、放设计实例(optional)n n约束条件约束条件n n电源电压电源电压n n工艺工艺n n温度温度n n设计描述设计描述n n小信号增益小信号增益n n频率响应频率响应n n输入共模范围输入共模范围(ICMRICMR)n n输出摆幅输出摆幅n n转换速率转换速率n n功耗功耗n n负载电容负载电容C CL Ln n关系方程关系方程2024/7/2135HIT MicroelectronicsHIT Microelectronics王永生王永生n n设计步骤设计步骤n n1. 1.由已知的由已知的C CL L并根据转换速率的要并根据转换速率的要求(或功耗要求)选择求(或功耗要求)选择I IS

26、SSS(I I5 5)的)的范围;范围;n n2. 2. 计算满足频率要求的计算满足频率要求的R Routout范围,范围,否则,改变否则,改变I ISSSS;n n3. 3. 设计设计WW3 3/L/L3 3( WW4 4/L/L4 4 )满足上)满足上ICMRICMR(或输出摆幅)要求;(或输出摆幅)要求;n n4. 4. 设计设计WW1 1/L/L1 1满足增益要求;满足增益要求;n n5. 5. 设计设计WW5 5/L/L5 5满足下满足下ICMRICMR(或输(或输出摆幅)要求;出摆幅)要求;n n6. 6. 若达不到设计要求,重复上述若达不到设计要求,重复上述过程。过程。2024/

27、7/2136HIT MicroelectronicsHIT Microelectronics王永生王永生n n设计举例设计举例 设计电流镜负载的设计电流镜负载的MOSMOS差分放大器:差分放大器:VDD=5VVDD=5V,SR10V/SR10V/ s s,C CL L5pF5pF,功耗,功耗 1mW1mW,电压增益,电压增益=100=100,1V 1V ICMR 4.5V, fICMR 4.5V, f-3dB -3dB 100kHz100kHz。假定。假定 n nC Coxox=110 =110 A/VA/V2 2, p pC Coxox=50 =50 A/VA/V2 2 , n n0.04V

28、0.04V-1-1, p p0.05V0.05V-1-1(有效沟道长度(有效沟道长度为为0.5 0.5 mm时),时), =0=0,V VTHNTHN| V| VTHPTHP | =0.7V | =0.7V。解:解:1. 1. 为满足转换速率的要求,为满足转换速率的要求, 功耗的要求功耗的要求2. 2. 3dB3dB的要求,的要求, 而而选取选取I I5 5100100 A A3. 3. WW3 3/L/L3 38 82024/7/2137HIT MicroelectronicsHIT Microelectronics王永生王永生4. 4. 5. 5. WW1 1/L/L1 118.418.4WW5 5/L/L5 5300300又根据又根据 6. 6.若不满足要求,重复以上步骤;例如调整若不满足要求,重复以上步骤;例如调整M5M5和和M1,2M1,2上的上的ODOD,以减小,以减小M5M5尺寸尺寸2024/7/2138谢谢观赏!谢谢观赏!

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号