数字电路实验电子秒表设计.doc

上传人:鲁** 文档编号:558104682 上传时间:2022-12-30 格式:DOC 页数:4 大小:214.50KB
返回 下载 相关 举报
数字电路实验电子秒表设计.doc_第1页
第1页 / 共4页
数字电路实验电子秒表设计.doc_第2页
第2页 / 共4页
数字电路实验电子秒表设计.doc_第3页
第3页 / 共4页
数字电路实验电子秒表设计.doc_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《数字电路实验电子秒表设计.doc》由会员分享,可在线阅读,更多相关《数字电路实验电子秒表设计.doc(4页珍藏版)》请在金锄头文库上搜索。

1、交通大学信息科学与工程学院综合性实验报告姓名:*学号0*班级:2012级软件2班实验项目名称:电子秒表实验项目性质:设计性实验实验所属课程:数字电路技术基础实验室(中心):电子电工实验室指导教师:*实验完成时间:2013年12月20日教师评阅建议:署名:年月日实验成绩:一、实验目的1. 熟习计数器的工作原理及特色;2. 认识和掌握四位同步可预置二进制计数器74LS161的使用方法;3. 学习设计N进制加法计数器的方法;4. 认识电子秒表的设计原理;5. 掌握电子秒表的设计方法;二、实验内容及要求1. 自己设计的同学可以在实验中考据;2. 按老师要求做的最好回去用EWB设计60分钟的电子秒表;3

2、. 完成实验报告,附上电路图及仿真结果;4. 总结数字电路设计的一般方法,掌握常有的数字电路设计的软件。三、实验原理本实验采纳4枚74LS161计数器及少许的门电路构成。当原有计数器从全0状态开始计数并接收了n个脉冲后,电路进入SN状态;假如将SN状态译码产生一个置零信号加入到计数器的置零输入端,则计数器马上返回S0状态,所以可以获取相应进制的计数器。因为电路一旦进入SN状态后马上又被置成S0状态,所以SN状态只在极短的时间出现,在稳固的状态循环中不包含SN状态。本实验采纳的4枚74LS161计数器中此中两枚采纳十进制计数,别的两枚采纳六进制计数用于实现60分钟秒表的设计。五、实验过程及原始记

3、录(含电路图)本实验采纳4枚74LS161计数器进行实验设计,用于构成秒表;设计过程中此中两枚需设计成十进制计数器;别的两枚需设计成6进制计数器。六进制计数器:当Q3Q2Q1Q0=0110时,置零输入端输入置零信号使计数器清零;当 Q3Q2Q1Q0=0101时,产生一个进位信号输入下一级计数器的EP、ET工作状态控制端。十进制计数器:当Q3Q2Q1Q0=1010时,置零输入端输入置零信号使计数器清零;当 Q3Q2Q1Q0=1001时,产生一个进位信号输入下一级计数器的EP、ET工作状态控制端。其电路图实现以下:六、实验结果及解析运转程序,实验结果正确。能用于实现秒表的相关功能,能用于丈量时间,进行分和秒的测定;能实现分和秒的显示,以以下图所示:七、实验领悟经过本实验的设计,让我对计数器更加认识了,掌握了其原理及其使用方法,提高了自己的实验设计能力;因为第一次使用该软件,对软件不够认识,使用起来较困难,今后应增强对该软件的使用练习。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 大杂烩/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号