毕业论文设计--象棋快棋赛电子裁判计时器论文.doc

上传人:cl****1 文档编号:544449064 上传时间:2022-08-16 格式:DOC 页数:23 大小:909.50KB
返回 下载 相关 举报
毕业论文设计--象棋快棋赛电子裁判计时器论文.doc_第1页
第1页 / 共23页
毕业论文设计--象棋快棋赛电子裁判计时器论文.doc_第2页
第2页 / 共23页
毕业论文设计--象棋快棋赛电子裁判计时器论文.doc_第3页
第3页 / 共23页
毕业论文设计--象棋快棋赛电子裁判计时器论文.doc_第4页
第4页 / 共23页
毕业论文设计--象棋快棋赛电子裁判计时器论文.doc_第5页
第5页 / 共23页
点击查看更多>>
资源描述

《毕业论文设计--象棋快棋赛电子裁判计时器论文.doc》由会员分享,可在线阅读,更多相关《毕业论文设计--象棋快棋赛电子裁判计时器论文.doc(23页珍藏版)》请在金锄头文库上搜索。

1、桂林电子科技大学课程设计(论文)报告用纸 编号: (电路设计与板的制作)实训(论文)说明书题 目: 象棋快棋赛电子裁判计时器 毕业设计(论文)原创性声明和使用授权说明原创性声明本人郑重承诺:所呈交的毕业设计(论文),是我个人在指导教师的指导下进行的研究工作及取得的成果。尽我所知,除文中特别加以标注和致谢的地方外,不包含其他人或组织已经发表或公布过的研究成果,也不包含我为获得 及其它教育机构的学位或学历而使用过的材料。对本研究提供过帮助和做出过贡献的个人或集体,均已在文中作了明确的说明并表示了谢意。作 者 签 名: 日 期: 指导教师签名: 日期: 使用授权说明本人完全了解 大学关于收集、保存、

2、使用毕业设计(论文)的规定,即:按照学校要求提交毕业设计(论文)的印刷本和电子版本;学校有权保存毕业设计(论文)的印刷本和电子版,并提供目录检索与阅览服务;学校可以采用影印、缩印、数字化或其它复制手段保存论文;在不以赢利为目的前提下,学校可以公布论文的部分或全部内容。作者签名: 日 期: 桂林电子科技大学实训(论文)报告用纸 第 2 页 共 2 页 摘要随着电子技术的发展,使得棋类计时器的发展日新月益。由于需要计时的领域越来越广,所以对计时器的要求也越来越高。但是由于本次是纯手工制作,所以显得有些简单,但是只有经过亲自动手才能更好地使用并控制机器。本课题主要阐述了象棋竞赛计时器的实现。象棋快棋

3、赛由主体电路与扩展电路组成。显示器、译码器将参赛者甲乙的输入信号再显示器上输出,用控制电路和裁判开启报警电路,以上两部分构成主题电路。通过施密特触发器和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后象棋快棋赛电子裁判计时器成形。关键词:计时器、报警器、象棋、焊接AbstractWith the development of electronic technology, the development of the chess timer on the crescent benefits. Due to the timing of the fie

4、ld more and more widely, so the timer are increasingly high requirements. But because this is pure handmade, so somewhat simple, but only after personally in order to better use and control of the machine. This paper mainly expounds the chess competition timer implementations. Chess Kuaiqi extend fr

5、om the main circuit and the circuit. Display decoder, contestants and the input signal to the display output, with the control circuit and the opening the alarm circuit is composed of two parts, the above subject circuit. Through the Schmidt trigger and decoding circuit to generate pulse signals in

6、the display output to achieve timing functions, constitute the expansion of the circuit. After wiring, welding, testing and other work chess Kuaiqi electronic referee timer forming.分享到 翻译结果重试抱歉,系统响应超时,请稍后再试 支持中英、中日在线互译 支持网页翻译,在输入框输入网页地址即可 提供一键清空、复制功能、支持双语对照查看,使您体验更加流畅桂林电子科技大学实训(论文)报告用纸 第 18 页 共18页目

7、录引言21计数器基础知识21.1概念21.2主要构成:21.3工作原理32.设计目的及要求32.1设计目的32.2设计要求33.工作原理及系统方框图44.单元电路设计44.1 秒脉冲电路44.2计数器电路54.3译码显示电路64.4报警电路75. 焊接要领75.1烙铁头与两被焊件的接触方式。75.2焊丝的供给方法85.3焊接时间及温度设置86.调试过程86.1计数器调试过程86.2译码器调试过程96.3调试总结97.设计结论98设计心得与总结9谢辞12附录一13附录二15附录三17参考文献18引言我国是棋文化的发祥地之一,上古的尧时代,围棋就在我国诞生了!在随后的几千年长河里,我国人民不断以自

8、己的聪明才智创造出深受人们喜爱的棋类游戏,像中国象棋,五子棋,军棋等等一直是在民间很流行的棋类项目.同时国外的棋类游戏也流传到中国,比如国际象棋,跳棋等,逐渐在国内盛行.可以说棋类游戏一直是中国人民喜闻乐见的一种休闲方式,由于棋类游戏都是比较注重智力策略的,所以从中也可以折射出我国人民的智慧.棋类游戏规则简单,对外部要求不高,人们可以随时随地进行对弈.但是,真正能够精通棋类游戏的人却不是很多,主要是棋类游戏具有变化莫测的特点,人们经常得在棋局上深思熟虑才能找到克敌制胜的办法.因此,各种棋类游戏都具有开发智力的效能.在休闲中使自己得到真正的长进,这或许就是其倍受人们青睐的原因所在! 1计数器基础

9、知识1.1概念定时器计数器简称定时器,其作用主要包括产生各种时标间隔、记录外部事件的数量等,是微机中最常用、最基本的部件之一。 定时和计数的本质是相同的,它们都是对一个输入脉冲进行计数,如果输入脉冲的频率一定,则记录一定个数的脉冲,其所需的时间是一定的,例如,输入脉冲的频率为2MHZ,则:计数2* 106 - 定时1秒。 因此,使用同一个接口芯片,既能进行计数,又能进行计时,统称为计时器/计数器。(Timer/Counter简称T/C)。1.2主要构成: (1)控制寄存器;决定工作模式。 (2)状态寄存器;反应工作状态(可无,如8253无此寄存器)。 (3)初值寄存器;计数的初始值。 (4)计

10、数输出寄存器;CPU从中读出当前计数值。 (5)计数器;执行计数操作,CPU不能访问。1.3工作原理计数器逻辑原理如图1所示。图1.计数器逻辑原理对CLK信号进行“减1计数”。首先CPU把“控制字”,写入“控制寄存器”,把“计数初始值”写入“初值寄存器”,然后, 定时/计数器按控制字要求计数。计数从“计数初始值 开始,每当CLK信号出现一次,计数值减1,当计数值减为0时,从OUT端输出规定的信号(具体形式与工作模式有关)。当CLK信号出现时,计数值是否减1(即是否计数),受到“门控信号”GATE的影响,一般,仅当GATE有效时,才减1.门控信号GATE如何影响计数操作,以及输出端OUT在各种情

11、况下输出的信号形式与定时/计数器的工作模式有关。2.设计目的及要求2.1设计目的根据象棋快棋赛的规则,红黑双方对弈时间累计均为90秒,超时判负。2.2设计要求l 甲乙双方的计时器为一个秒时钟,双方均用2位数码管显示,预订的初始时间为90秒,采用倒计时方式,通过按钮启动,由本方控制对方,比如甲方走完一步棋后必须按一下甲方的按键,该按钮启动乙方倒计时。同理,乙方走完一步棋后必须按一次乙方的按键,该按键启动甲方倒计时。l 超时发出报警判负。3.工作原理及系统方框图数码显示器如图1.为总体方框图。其工作原理为:接通电源后,主持人通过控制开关设置计数器的初值,即倒计时累计初始值。然后比赛开始,如果甲先走

12、,则乙方按下按钮,甲方的计时器开始倒计时,甲方走完一步之后,甲按下按钮,甲方计时器停止倒计时,乙方计时器开始倒计时,依此进行电子倒计时;相反如果乙方先走,则过程基本是相同的。当甲乙双方其中一个计时器倒计时到零后,蜂鸣器开始报警,则蜂鸣器报警的那一方就被判定为输。当需要再次使用时,主持人通过开关重新对计数器置数,然后再开始比赛。甲方乙方计数器译码器控制器计数器译码器数码显示器图2. 电子裁判器框图4.单元电路设计本文主要分四大部分,秒脉冲,计数器部分,译码显示部分,报警部分。4.1 秒脉冲电路 秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。需要的芯片有集成电路555定时器,还有

13、电阻和电容。下图为其电路图:图3. 脉冲电路图4.2计数器电路参考电路如图2.所示。该电路完成三个功能:一是计数功能;二是由主持人开关控制计数器置数,设置倒计时器的初始值;三是为译码电路提供输入。由于题目要求是倒计时,所以我们这里要选择减法计数器或者是可逆计数器,本文选用的是可逆计数器74LS192;由于是十进制的,所以需要三位数码管分别显示个位、十位、百位,显示的是计数器的输出通过译码电路出来的结果。工作过程:通过主持人开关对控制个位、十位、百位的计数器进行置数,控制个位的计数器置数端都接低电平,控制十位的置数端低三位接低电平,高位接高电平,控制百位的计数器最低位接高电平,高三位接低电平。这

14、样经过译码显示电路之后显示出来的分别就是“0”、“8”、“1”。图中QA,QB,QC,QD接译码部分的7448输入端。最后一个计数器的BON端接报警电路。 图4. 计数器4.3译码显示电路参考电路如图3.所示。该部分主要功能是提供译码及显示。选择器件是七段数码管和7448七段共阴数码管译码电路,7448将计数器输出的bcd码转换成七段数码管中显示的相应的数字。abcdefg分别为数码管的7段,其与输入ABCD的关系如表1.电路图中每一个数码管对应着一个7448译码电路。图5. 译码器表1. 7448译码输入输出对应关系表输 入输 出数码管显示LTNRBINBINDCBAabcdefg111000011111100111000100110001111001001101112110011011110131110100

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号