计数器的原理

上传人:re****.1 文档编号:508550849 上传时间:2023-05-23 格式:DOCX 页数:5 大小:23.12KB
返回 下载 相关 举报
计数器的原理_第1页
第1页 / 共5页
计数器的原理_第2页
第2页 / 共5页
计数器的原理_第3页
第3页 / 共5页
计数器的原理_第4页
第4页 / 共5页
计数器的原理_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《计数器的原理》由会员分享,可在线阅读,更多相关《计数器的原理(5页珍藏版)》请在金锄头文库上搜索。

1、计数器的原理计数器是数字电路中广泛使用的逻辑部件,是时序逻辑电路中最重要的逻辑部件之一。 计数器除用于对输入脉冲的个数进行计数外,还可以用于分频、定时、产生节拍脉冲等。计 数器按计数脉冲的作用方式分类,有同步计数器和异步计数器;按功能分类,有加法计数器、 减法计数器和既具有加法又有减法的可逆计数器;按计数进制的不同,又可分为二进制计数 器、十进制计数器和任意进制计数器。一、计数器的工作原理1、二进制计数器(1)异步二进制加法计数器 图1所示为用JK触发器组成的4位异步二进制加法计数 器逻辑图。图中4个触发器F0F3均处于计数工作状态。计数脉冲从最低位触发器F。的CP 端输入,每输入一个计数脉冲

2、,F0的状态改变一次。低位触发器的Q端与高位触发器的CP 端相连。每当低位触发器的状态由1变0时,即输出一负跳变脉冲时,高位触发器翻转。各 触发器置0端rd并联,作为清0端,清0后,使触发器初态为0000。当第一个计数脉冲输 入后,脉冲后沿使 F0的Q0由0变1,F2、F3均保持0态,计数器的状态为0001 ;当图1 4位异步二进制加法计数器第二个计数脉冲输入后,Q0由1变为0,但Q0的这个负跳变加至F勺CP端,使Q1由0变为 1,而此时样、F2仍保持0状态,计数器的状态为0010。依此类推,,对于F0来说,,每来一个 计数脉冲后沿,Q0的状态就改变,而对于F2、样来说,则要看前一位输出端Q是

3、否从1 跳到0,即后沿到来时,其输出端的状态才改变,否则Qf Q2、Q3端的状态同前一个状态一 样。这样在第15个计数脉冲输入后,计数器的状态为1111,第16个计数脉冲输入,计数 器恢复为0000。由上述分析可知,一个4位二进制加法计数器有24=16种状态,每经过十六个计数脉冲, 计数器的状态就循环一次。通常把计数器的状态数称之为计数器的进制数(或称计数器的模) 因此,4位二进制计数器也可称之为1位十六进制(模16)计数器。表1所示为4位二进制 加法计数器的状态表。计数脉冲和各触发器输出端的波形如图2所示。图2直观地反映出最低位触发器Q0在CP脉冲后沿触发,而各高位触发器又是在相邻低 位触发

4、器输出波形的后沿触发。从图中还可以看出每经过一级触发器,脉冲波形的周期就增 加1倍,即频率降低一半,则从Q0引出的脉冲对计数脉冲为两(21)分频,从Q引出的脉冲 对计数脉冲为四(22)分频,依此类推,从n位触发器输出端Q引出的脉冲对计数脉冲为 n厶分频,因此,计数器可以用于分频电路。对异步二进制加法计数器的特点归纳如下:1)计数器由若干个计数型触发器所组成,各触发器之间的连接方式取决于触发器的类 型。如由脉冲下降沿触发的触发器组成,则进位信号从Q端引出,如用脉冲上升沿触发的触 发器构成计数器,则进位信号从Q端引出。2)n个触发器具有2n个状态,其计数容量(即能记住的最大二进制数)为2n-1。表

5、1 4位异步二进制加法计数器状态表计数脉冲数四位触发器状态对应的十进制数Q3Q2Q1Q0000000100011200102300113401004501015601106701117810008910019101010101110111112110012131101131411101415111115160000163)图1所示的二进制计数器的CP脉冲只加到最低位触发器,其他各位触发器则由相邻 低位触发器的进位脉冲来触发,因此其状态的变换有先有后,是异步的,其计数的速度难以 提高。图2 4位二进制加法计数器工作波形(2)同步二进制加法计数器 同步二进制计数器是用计数脉冲同时去触发计数器中各

6、触发器的CP端,使各触发器的状态变换与计数脉冲同步,不存在各触发器之间的进位传输 延迟,因而计数速度高。同步二进制加法计数器与异步二进制加法计数器的状态表和工作波形都相同。如果计数 器是由脉冲下降沿触发的四个JK触发器组成,根据表1可得出各位触发器的J、K端的逻辑 关系式。1)第一位触发器F0,每来一个计数脉冲就翻转一次,故J0=K0=1;2)第二位触发器F:,在Q0= 1时,再来一个计数脉冲才翻转,故JKQ。;3)第三位触发器F、,在Q=Q= 1时,再来一个计数脉冲才翻转,故J】K=QQ;2 1 0 2 2 1 04)第四位触发器F,在Q =Q =Q = 1时,再来一个计数脉冲才翻转,故J=

7、K =321033Q2Q1Q0。由上述逻辑关系式可得出图3所示的4位同步二进制加法计数器的逻辑图。现分析其 工作原理:设触发器初态为0000。在第一个计数脉冲后沿到达时,F。翻转为1态,由于此 时FF3的J、K端均为0,故不翻转,计数器输出为0001 ;在第二个计数脉冲到来前,由于 F1J1=K1=Q0=1,故在第二个计数脉冲后沿到达时,样由1翻转为0,.由0翻转为1,而此 时F2、F3的J、K均为0,不翻转,计数器输出为0010;依此类推,当第十五个计数脉冲后 沿到后,计数器输出为1111。而第十六个计数脉冲到来,由于各触发器J、K端均为1, 全部翻转为0,故触发器返回初态0000。图3 4

8、位同步二进制加法计数器(3)同步二进制可逆计数器组件简介 同时兼有加法和减法两种计数功能的计数器称 为可逆计数器。中规模集成计数器74LS193是同步4位二进制可逆计数器,它同时具有预置数码、加减可逆计数的同步计数功能以及异步清除功能。图4所示是它的外形及外引线排列图,功能图474LS193外形及外引线排列图表见表2。当清除端(CR)为高电平时,不管计数脉冲(CPd、CPu)状态如何,所有计数输 出(QQ )均为低电平。当置入控制(万)为低电平时,QQ将随数据输入(D D ) 一起 A DA D03变化,而与CPD和CPU无关,即它的预置功能也是异步的。该器件的计数是同步的。当一个计数时钟保持

9、高电平时,另一个计数时钟的上升沿能使QQ同时变化。其中,CP为加计数A DU时钟输入端,CPD为减计数时钟输入端。当计数上溢(为9),并且CPD为低电平时,加计数 进位输出(竞)产生一个低电平脉冲;当计数下溢(为0),并且CPu为低电平时,减计数 借位输出(芥)产生一个低电平脉冲。表2 74LS193功能表输入输出CRLDCPUCPDABCDQaQBQCQD1XXXXXXX000000XXdddddddd0123012301爪1XXXX加计数011AXXXX减计数2、十进制计数器十进制计数器也称为二-十进制计数器,它是用4位二进制数来表示十进制数的每一位数。如前所述,一个4位二进制数共有十六种

10、状态,若用来表示十进制的10个状态,需去 掉6种状态,其方案很多,这个问题就是二十进制编码,简称BCD码。最常用的8421码十 进制计数器,它是取4位二进制数前面的00001001来表示十进制的09这10个数码,而 去掉后面的10101111 6个数。图5所示为由4个JK触发器组成1位异步十进制加法计数器逻辑图,计数脉冲从最低 位触发器的时钟端加入,4个触发器的置0端并联连接。图5 8421BCD码异步十进制加法计数器工作原理:图中3个触发器F F的各J、K端在触发器F翻转(即Q=1,Q =0)之前 02333均为1,处于计数工作状态,因此在第17个计数脉冲作用期间,触发器的翻转情况与上述 图

11、1所示的异步二进制加法计数器相同,第7个计数脉冲作用后,F3F的状态为0111。第 8个计数脉冲输入后,F、F、F相继由1态变为0态,由于Q同时加到了 F的时钟端,而01203触发前的两个J端均为1,使由0态变为1态,即4个觖发器的状态变为1000,此时,Q=1,Q =0,因&与J端相连,阻止下一个由F来的负脉冲触发F使其翻转。第9个计数333101脉冲作用后,F。翻转,Q0=1,计数状态为1001。当第10个计数脉冲到来后,F。翻转,Q0又 由1变为0,但Q0这个负跳变不能使.翻转,却能直接去触发由于此时F:的两个J端 均为0,而K=1,使Q3由1变0,于是使4个触发器跳过10101111

12、6个状态而复原到初始 状态0000,向高位触发器送出十进制进位信号,从而完成8421BCD编码十进制计数过程。十进制加法计数器的波形如图6所示。图6 异步十进制加法计数器时序图二、计数器应用实例一一用异步计数器74LS290实现二-五-十分频 用计数器组成分频器是计数器的基本应用之一。74LS290是一种比较常用的TTL电路异步计数器,图7所示为其简化原理图。其外形及 外引线排列见图8所示。74LS290含有两个独立的下降沿触发计数器,清除端和置9端两 触发器共用。若以CP为计数输入,Q为输出,即得到模二计数器(二分频器);若以AA图7 74LS290简化原理图CP为计数输入,Q为输出,即得到

13、模五计数器(五分频器);模五计数器的输出端由高位 BD到低位依次为Q、Q和Q。74LS290也可以接成模十计数器(十分频器),其接法有两种: DCA一种是将QA与CP连接,CPA为计数输入,输出端顺序为QQQQA时,执行8421BCD编码;另ABAD C B A一种是qd和cpa连接,cpb为计数输入,输出高低位顺序为qaqdqcqb时,执图8 74LS290外形及外引线排列图 行5421BCD编码,5421BCD编码参见表3两种常用BCD码中5421BCD码。74LS290当SS9(1)9()=1时,则输出为1001,完成置9功能;当R()R()= 1时,输出为0000,完成置0功(2) 0

14、(1) 0(2)能;当S9S9=0,且R0R0=0时,执行计数操作。表4所示为74LS290的功能表。 表3两种常用BCD码马型十进制数78421 码5421 码000000000100010001200100010300110011401000100501011000601101001701111010810001011910011100权84215421表4 74LS290功能表CPRRSS功能X10 (2丿109 (2丿X置0X11X0置0XXX11置90X0X计数0XX0计数X00X计数X0X0计数图9所示为用一片中规模集成异步计数器74LS290通过不同的电路连线,可组成对输入 脉冲进行二分频、五分频和十分频的分频电路图。对照7

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号