数字电路与逻辑设计模拟题

上传人:M****1 文档编号:498035575 上传时间:2023-10-24 格式:DOCX 页数:10 大小:126.71KB
返回 下载 相关 举报
数字电路与逻辑设计模拟题_第1页
第1页 / 共10页
数字电路与逻辑设计模拟题_第2页
第2页 / 共10页
数字电路与逻辑设计模拟题_第3页
第3页 / 共10页
数字电路与逻辑设计模拟题_第4页
第4页 / 共10页
数字电路与逻辑设计模拟题_第5页
第5页 / 共10页
点击查看更多>>
资源描述

《数字电路与逻辑设计模拟题》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计模拟题(10页珍藏版)》请在金锄头文库上搜索。

1、精选优质文档-倾情为你奉上数字电路与逻辑设计模拟题(补) 一. 选择题(从四个被选答案中选出一个或多个正确答案,并将代号写在题中的括号内)1EEPROM是指( D )A. 随机读写存储器 B. 一次编程的只读存储器C. 可擦可编程只读存储器 D. 电可擦可编程只读存储器2下列信号中,( B C )是数字信号。A交流电压 B.开关状态 C.交通灯状态 D.无线电载波 3下列中规模通用集成电路中,( B D )属于时序逻辑电路.A.多路选择器74153 B.计数器74193 C.并行加法器74283 D.寄存器741944小数“0”的反码形式有( A D )。A000 B100 C011 D111

2、 5电平异步时序逻辑电路不允许两个或两个以上输入信号(C )。A同时为0 B. 同时为1 C. 同时改变 D. 同时作用6由n个变量构成的最大项,有( D )种取值组合使其值为1。A. n B. 2n C. D. 7逻辑函数可表示为( B C D )。A. B. C. D. 8用卡诺图化简包含无关条件的逻辑函数时,对无关最小项( D )。A不应考虑 B.令函数值为1 C令函数值为0 D根据化简的需要令函数值为0或者1 9下列逻辑门中,( D )可以实现三种基本运算。A. 与门 B. 或门 C. 非门 D. 与非门10设两输入或非门的输入为x和y,输出为z ,当z为低电平时,有( A B C )

3、。Ax和y同为高电平 B x为高电平,y为低电平Cx为低电平,y为高电平 D x和y同为低电平11下列电路中,( A D )是数字电路。A逻辑门电路 B. 集成运算放大器 CRC振荡电路 D. 触发器12在下列触发器中,输入没有约束条件的是( C D )。A.时钟R-S触发器 B.基本R-S触发器 C.主从J-K触发器 D.维持阻塞D触发器13标准与-或表达式是由( B )构成的逻辑表达式。 A与项相或 B. 最小项相或 C. 最大项相与 D.或项相与14设计一个模10计数器需要( B )个触发器。A 3 B. 4 C6 D1015表示任意两位无符号十进制数至少需要( B )二进制数。A6 B

4、7 C8 D9 164线-16线译码器有( D )输出信号。 A 1 B. 4 C8 D16二. 填空题1八进制数15.5对应的二进制数为 1101101 ,十进制数为 13625 。2根据逻辑电路是否具有记忆功能,可以将其分为 组合逻辑电路 和 时序逻辑电路 两种类型。3逻辑函数表达式的标准形式有 标准与或表达式 和 标准或与表达式 两种形式。4十进制数64的8421码为 ,二进制数为 。5逻辑函数F=AB的“与-或”表达式为 ,“或-与”表达式为 。6描述一个电平异步时序逻辑电路的最简流程表中有5个二次状态,进行状态编码时需要 3 位二进制代码,电路中应有 3 条反馈回路。7具有4个输入端

5、的译码器有 16 个输出端,在工作状态下对应输入端的任何一种取值,有 1 个输出为有效信号。8n个逻辑变量可以构成 2n 个最小项。每个最小项有 1 种变量取值使其值为1。9根据反演规则和对偶规则可写出逻辑函数的反函数 = ,对偶函数= 。10时钟控制RS触发器的次态方程是 约束方程是 。 11T触发器的次态方程是 ,要使它在时钟脉冲作用下状态不变,输入端T应该接逻辑值 0 。12具有3个选择输入端的数据选择器能对 8 个输入数据进行选择,对应选择输入端的任何一种取值,可选中 1 个输入数据。13二进制数对应的十进制数为 125 ,余3码为 0 。14描述一个模8同步计数器功能需要 8 个状态

6、,相应电路需要 3 个触发器。 15用PROM实现逻辑函数时,应将逻辑函数表示成 标准“与一或” 表达式,用PLA实现逻辑函数时,应将逻辑函数表示成 最简“与一或” 表达式。16十进制数16.5对应的二进制数为 10000.1 ,十六进制数为 10.8 。三判断题(判断各题正误,正确的在括号内记“”;错误的在括号内记“”)1原码和补码均可实现将减法运算转化为加法运算。 ( )2逻辑函数,则。 ( )3电平异步时序逻辑电路反馈回路之间的竞争可能导致错误的状态转移。 ( )4A/D转换器的功能是将数字量转换成模拟量。 ( )5同步时序电路中作为存储元件的触发器必须是带时钟控制端的触发器。 ( )6

7、脉冲异步时序逻辑电路不允许两个或两个以上的输入端同时出现脉冲。 ( )7若逻辑函数,则有。 ( )8由或非门构成的基本RS触发器输入端RS为10时,次态为1。 ( )9最大等效类是指包含状态数目最多的等效类。 ( )10用三个触发器作为存储元件可构建一个同步模10计数器。 ( )11将十进制数转换成二进制数一般采用按权展开求和的方法。 ( )12基本RS触发器可以作为同步时序逻辑电路的存储元件。 ( )四分析题1分析图1所示组合逻辑电路。(1)写出输出函数的与-或表达式;(2)假定输入变量ABCD不允许出现10101111,填写表1所示真值表;(3)说明该电路功能。 图1表1ABCDWXYZA

8、BCDWXYZ0000000100100011010001010110011110001001参考答案1:分析图1所示组合逻辑电路。 (1)(2)假定输入变量ABCD不允许出现10101111,填写表1所示真值表; 表1ABCDWXYZABCDWXYZ00000001001000110100001101000101011001110101011001111000100110001001101010111100(3)电路功能:8421码余3码的转换。2.分析图2所示同步时序逻辑电路。 (1)写出输出函数和激励函数表达式; (2)填写表2所示状态表;(3)作出状态图;(4)说明该电路功能。图2表2

9、现态次态/输出Zx = 0x=100011011参考答案2:分析图2所示同步时序逻辑电路。 (1)写出输出函数和激励函数表达式; (2) 状态表; 现态y2 y1次态 y2( n+1)y1(n+1)/输出Zx=0x=10001101101/010/011/000/111/100/001/010/0 表2 (3)作出状态图; (4)说明该电路功能。模4可逆计数器。 3分析图3所示阵列逻辑图。(1)写出输出函数的表达式; (2)填写表1所示真值表; (3)说明该电路功能。表1ABCD000001010011100101110111图3 1分析图3所示阵列逻辑图。(1);(2)填写表1所示真值表;

10、表1ABC0000010100111001011101110 01 11 10 11 00 00 01 1(3)说明该电路功能。 实现全减器功能。4.分析图4所示由四路数据选择器构成的电路。 (1)写出输出函数表达式; (2)填写表2所示真值表;(3)说明该电路功能。图4表2ABCDABCD0000000100100011010001010110011110001001101010111100110111101111参考答案4:分析图4所示由四路数据选择器构成的电路。 (1)写出输出函数表达式; (2)填写表2所示真值表; 表2ABCDABCD000000010010001101000101011001110000000100110010

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 教学/培训

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号