计算机组成原理的公式

上传人:m**** 文档编号:475544771 上传时间:2023-07-03 格式:DOC 页数:3 大小:18KB
返回 下载 相关 举报
计算机组成原理的公式_第1页
第1页 / 共3页
计算机组成原理的公式_第2页
第2页 / 共3页
计算机组成原理的公式_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《计算机组成原理的公式》由会员分享,可在线阅读,更多相关《计算机组成原理的公式(3页珍藏版)》请在金锄头文库上搜索。

1、1、浮点数:尾数*2阶码 步骤:把十进制转化成二进制,写成如上形式把尾数和阶码求补码(阶码还可以求移码)写成浮点数的表示格式:阶码+尾数(数符+尾数值)数符+阶码+尾数值注意规格化2补码正数:补码=原码负数:补码=除符号位,其他数全部取反,末位加12、 -x补=x补包括符号位全部取反,末位加13、 移码=补码的符号位取反4、 补码一位乘法yn=yn+1,只右移一位部分积yn=0,加x补,再右移一位;yn=1,加-x补,再右移一位。5、 海明码:步骤根据题目中收端的N=k+r2r1(N为校验码位数)按位置标出Pi和Bi分别求出Pi的值写入海明码数中。纠错计算Gi,得出的二进制数转化为十进制数,G

2、1G2G3=000表示无错等于几就是第几个数字错将错的数字取反 表示异或 11位校验码中,P1=b1b2b4b5b7;P2=b1b3b4b7;P3=b2b3b4;P4=b5b6b7 纠错中,G1=P1b1b2b4b5b7;G2=P2b1b3b4b7;G3=P3b2b3b4;G4=P4b5b6b76、高速缓存的基本原理CPU与cache之间的数据交换是以字为单位,而cache与主存之间的数据交换是以块为单位。一个块由若干定长字组成的。当CPU读取主存中一个字时,便发出此字的内存地址到cache和主存。此时cache控制逻辑依据地址判断此字当前是否在 cache中:若是,此字立即传送给CPU;若非

3、,则用主存读周期把此字从主存读出送到CPU,与此同时,把含有这个字的整个数据块从主存读出送到cache中。1、浮点数:尾数*2阶码 步骤:把十进制转化成二进制,写成如上形式把尾数和阶码求补码(阶码还可以求移码)写成浮点数的表示格式:阶码+尾数(数符+尾数值)数符+阶码+尾数值注意规格化2补码正数:补码=原码负数:补码=除符号位,其他数全部取反,末位加16、 -x补=x补包括符号位全部取反,末位加17、 移码=补码的符号位取反8、 补码一位乘法yn=yn+1,只右移一位部分积yn=0,加x补,再右移一位;yn=1,加-x补,再右移一位。9、 海明码:步骤根据题目中收端的N=k+r2r1(N为校验

4、码位数)按位置标出Pi和Bi分别求出Pi的值写入海明码数中。纠错计算Gi,得出的二进制数转化为十进制数,G1G2G3=000表示无错等于几就是第几个数字错将错的数字取反 表示异或 11位校验码中,P1=b1b2b4b5b7;P2=b1b3b4b7;P3=b2b3b4;P4=b5b6b7 纠错中,G1=P1b1b2b4b5b7;G2=P2b1b3b4b7;G3=P3b2b3b4;G4=P4b5b6b76、高速缓存的基本原理CPU与cache之间的数据交换是以字为单位,而cache与主存之间的数据交换是以块为单位。一个块由若干定长字组成的。当CPU读取主存中一个字时,便发出此字的内存地址到cach

5、e和主存。此时cache控制逻辑依据地址判断此字当前是否在 cache中:若是,此字立即传送给CPU;若非,则用主存读周期把此字从主存读出送到CPU,与此同时,把含有这个字的整个数据块从主存读出送到cache中。1、浮点数:尾数*2阶码 步骤:把十进制转化成二进制,写成如上形式把尾数和阶码求补码(阶码还可以求移码)写成浮点数的表示格式:阶码+尾数(数符+尾数值)数符+阶码+尾数值注意规格化2补码正数:补码=原码负数:补码=除符号位,其他数全部取反,末位加110、 -x补=x补包括符号位全部取反,末位加111、 移码=补码的符号位取反12、 补码一位乘法yn=yn+1,只右移一位部分积yn=0,

6、加x补,再右移一位;yn=1,加-x补,再右移一位。13、 海明码:步骤根据题目中收端的N=k+r2r1(N为校验码位数)按位置标出Pi和Bi分别求出Pi的值写入海明码数中。纠错计算Gi,得出的二进制数转化为十进制数,G1G2G3=000表示无错等于几就是第几个数字错将错的数字取反 表示异或 11位校验码中,P1=b1b2b4b5b7;P2=b1b3b4b7;P3=b2b3b4;P4=b5b6b7 纠错中,G1=P1b1b2b4b5b7;G2=P2b1b3b4b7;G3=P3b2b3b4;G4=P4b5b6b76、高速缓存的基本原理CPU与cache之间的数据交换是以字为单位,而cache与主存之间的数据交换是以块为单位。一个块由若干定长字组成的。当CPU读取主存中一个字时,便发出此字的内存地址到cache和主存。此时cache控制逻辑依据地址判断此字当前是否在 cache中:若是,此字立即传送给CPU;若非,则用主存读周期把此字从主存读出送到CPU,与此同时,把含有这个字的整个数据块从主存读出送到cache中。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 机械/制造/汽车 > 汽车技术

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号