可编程逻辑器件概述 (7)

上传人:奉*** 文档编号:375769570 上传时间:2024-01-02 格式:PPT 页数:14 大小:401.10KB
返回 下载 相关 举报
可编程逻辑器件概述 (7)_第1页
第1页 / 共14页
可编程逻辑器件概述 (7)_第2页
第2页 / 共14页
可编程逻辑器件概述 (7)_第3页
第3页 / 共14页
可编程逻辑器件概述 (7)_第4页
第4页 / 共14页
可编程逻辑器件概述 (7)_第5页
第5页 / 共14页
点击查看更多>>
资源描述

《可编程逻辑器件概述 (7)》由会员分享,可在线阅读,更多相关《可编程逻辑器件概述 (7)(14页珍藏版)》请在金锄头文库上搜索。

1、EDA技术技术7-Quartus使用层次化设计7.1 层次化设计方法7.2 八位全加器设计7.1 层次化设计方法自顶而下的设计,自底而上的实现7.2 八位全加器设计自顶而下的设计:八位全加器一位全加器半加器自底而上的实现:半加器一位全加器八位全加器7.2 八位全加器设计(1)半加器设计(2)一位全加器设计(3)八位全加器设计(1)半加器设计新建半加器设计工程(假设命名为hadd),并设计半加器设计输入文件(命名为hadd.bdf)并仿真。(2)一位全加器设计新建全加器工程fadd,并将半加器设计文件hadd.bdf复制到全加器工程目录下,添加到新工程中。(2)一位全加器设计生成hadd符号文件

2、,hadd.bsf(2)一位全加器设计使用半加器符号完成一位全加器设计,并仿真。(3)八位全加器设计新建全加器工程fadd8,并将fadd.bdf和hadd.bdf复制到全加器工程目录下,添加到新工程中。(3)八位全加器设计生成fadd.bdf和hadd.bdf的符号文件fadd.bsf和hadd.bsf(3)八位全加器设计使用一位全加器符号完成八位位全加器设计,并仿真。注意事项(1)完整的QuartusII使用方法参看相关章节。(2)被调用模块的设计文件要复制到调用工程的文件夹下,而不是按照路径设置。(3)所有被调用的设计文件都要添加进来,包括间接调用的模块。(4)设计总线方式的使用方法,尤其是命名方式:a0、a1谢谢!

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号