【2017年整理】苏州大学计算机组成题库 (7)

上传人:爱****1 文档编号:951156 上传时间:2017-05-23 格式:DOC 页数:5 大小:135.50KB
返回 下载 相关 举报
【2017年整理】苏州大学计算机组成题库 (7)_第1页
第1页 / 共5页
【2017年整理】苏州大学计算机组成题库 (7)_第2页
第2页 / 共5页
【2017年整理】苏州大学计算机组成题库 (7)_第3页
第3页 / 共5页
【2017年整理】苏州大学计算机组成题库 (7)_第4页
第4页 / 共5页
【2017年整理】苏州大学计算机组成题库 (7)_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《【2017年整理】苏州大学计算机组成题库 (7)》由会员分享,可在线阅读,更多相关《【2017年整理】苏州大学计算机组成题库 (7)(5页珍藏版)》请在金锄头文库上搜索。

1、1本科生期末试卷八 一选择题(每小题 1 分,共 10 分)1某寄存器中的值有时是地址,因此只有计算机的_才能识别它。A 译码器 B 判断程序 C 指令 D 时序信号2用 16 位字长(其中 1 位符号位)表示定点整数时,所能表示的数值范围是_。A 0,2 16 1 B 0,2 15 1 C 0,2 14 1 D 0,2 15 3在定点运算器中,无论采用双符号位还是单符号位,必须有_,它一般用_来 实现。A 译码电路, 与非门 ;B 编码电路, 或非门 ;C 溢出判断电路 ,异或门 ; D 移位电路, 与或非门 ;4某 SRAM 芯片,其容量为 5128 位,除电源端和接地端外,该芯片引出线的

2、最小数目应为_。A 23 B 25 C 50 D 195以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是_。A DRAM B SRAM C 闪速存储器 D EPROM6指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现_。A 堆栈寻址 ; B 程序的条件转移 ;C 程序的无条件转移 ; D 程序的条件转移或无条件转移 ;7异步控制常用于_作为其主要控制方式。A 在单总线结构计算机中访问主存与外围设备时 B 微型机的 CPU 控制中 ;C 组合逻辑控制的 CPU 中 ; D 微程序控制器中 ;8多总线结构的计算机系统,采用_方法,对提高系统的吞吐率最

3、有效。A 多口存贮器 ; B 提高主存的速度 ;C 交叉编址多模块存贮器 ; D 高速缓冲存贮器 ;9磁盘驱动器向盘片磁层记录数据时采用_方式写入。A 并行 B 串行 C 并行串行 D 串行并行10IEEE1394 所以能实现数据传送的实时性,是因为_。A 除异步传送外,还提供等步传送方式 ;B 提高了时钟频率 ;C 除优先权仲裁外,还提供均等仲裁,紧急仲裁两种总线仲裁方式 ;二填空题(每小题 3 分,共 24 分)1 RISC CPU 是克服 CISC 机器缺点的基础上发展起来的,它具有的三个基本要素是:(1) 一个有限的 A._;( 2) CPU 配备大量的 B._;(3) 强调 C._的

4、优化。2 总线仲裁部件通过采用 A._策略或 B._策略,选择其中一个主设备作为总线的下一次主方,接管 C._。3.重写行光盘分 A._和 B._两种,用户可对这类光盘进行 C._信息。4.多路行 DMA 控制器不仅在 A._上而且在 B._上可以连接多个设备,适合于连接 C._设备。5多个用户公享主存时,系统应提供 A._。通常采用的方法是 B._保护和C._保护,并用硬件来实现。26在计算机系统中,多个系统部件之间信息传送的公共通路称为 A._。就其所传送信息的性质而言,在公共通路上传送的信息包括数据、B._、C._ 信息。7设 D 为指令中的形式地址, I 为基址寄存器,PC 为程序计数

5、器。若有效地址 E = (PC)+ D,则为 A._寻址方式;若 E = (I )+ D ,则为 B._;若为相对间接寻址方式,则有效地址为 C._。8在进行浮点加减法运算时,需要完成 A._、尾数求和、B._、合入处理和C._等步骤。三应用题 1. (11 分) 设x 补 =x0.x1x2xn。求证:x补 =2x0+x,其中 x0=01,x2. (11 分) 某机字长 16 位,使用四片 74181 组成算术 / 逻辑运算单元,设最低位序号标注为第 0 位, (1)写出第 5 位的进位信号 C6 的逻辑表达式。(2)估算产生 C6 所需的最长时间。(3)估算最长求和时间。3. (11 分)如

6、图 B8.1 表示用快表(页表)的虚实地址转换条件,快表放在相联存贮器中,其容量为 8 个存贮单元,问:(1)当 CPU 按虚地址 1 去访问主存时主存的实地址码是多少?(2)当 CPU 按虚地址 2 去访问主存时主存的实地址码是多少?(3)当 CPU 按虚地址 3 去访问主存时主存的实地址码是多少?图 B8.14. (11 分)图 B8.2 给出了微程序控制的部分微指令序列,图中每一框代表一条微指令。分支点 a 由指令寄存器 IR5 ,I R6 两位决定,分支点 b 由条件码标志 c 决定。现采用断3定方式实现微程序的程序控制,已知微地址寄存器长度为 8 位,要求:(1)设计实现该微指令序列

7、的微指令字顺序控制字段的格式。(2)画出微地址转移逻辑图。图 B8.25. (11 分)某磁盘存贮器转速为 3000 转 / 分,共有 4 个记录面,每毫米 5 道,每道记录信息为 12288 字节,最小磁道直径为 230mm,共有 275 道。问:(1)磁盘存贮器的容量是多少?(2)最高位密度与最低位密度是多少?(3)磁盘数据传输率是多少?(4)平均等待时间是多少?(5)给出一个磁盘地址格式方案。6. (11 分)画出程序中断方式基本接口示意图,简要说明 Im, IR ,EI , RD, BS 五个触发器的作用。本科生期末试卷八答案 一 选择题1 C 2 B 3 C 4 D 5 C 6 D

8、7 A 8 C 9 B 10 C二 填空题1.A.简单指令系统 B.通用寄存器 C.指令流水线 2.A.优先级 B.公平 C.总线控制权3.A.磁光盘 B.相变盘 C.随机写入、擦除或重写 4.A.物理 B.逻辑上 C.慢速 5.A.存储保护 B.存储区域 C.访问方式 6.A.总线 B.地址 C.控制 7.A.相对 B.基值 C.E = (PC) + D ) 8.A.对阶 B.结果规格化 C.溢出处理 4三 应用题 1. 证明:当 1 x 0 时,即 x 为正小数,则1 x 补 = x 0因为正数的补码等于正数本身,所以1 x 0.x1x2xn 0 , x0 = 0当 1 x - 1 时,即

9、 x 为负小数,根据补码定义有:2 x 补 = 2 + x 1 (mod2)即 2 x 0.x1x2xn 1 ,x n= 1所以 正数: 符号位 x 0 = 0负数: 符号位 x 0 = 1若 1 x0 , x0 = 0,则 x 补 = 2 x0 + x = x若 - 1 x 0, x 0 = 1,则 x 补 = 2 x0 + x = 2 + x所以有 x 补 = 2 x0 + x ,x 0 = 1,0,x2. 解:(1)组成最低四位的 74181 进位输出为:C4 = Cn+4 = G + P Cn = G + P C0 ,C0为向第 0 位进位。其中,G = y 3 + y2x3 + y1

10、x2x3 + y0x1x2x3P = x0x1x2x3所以,C 5 = y4 + x4C4 C6 = y5 + x5C5 = y5 + x5y4 + x5y4C4(2) 设标准门延迟时间为 T, “与或非”门延迟时间为 1.5 T,则进位信号 C0由最低位传至 C6需经一个反向器、两极“与或非”门,故产生 C6的最长延迟时间为:T + 21.5T = 4T(3)最长求和时间应从施加操作数到 ALU 算起:第一片 74181 有 3 级“与或非”门(产生控制参数 x0 ,y0 和 Cn+4) ,第二、三片 74181 共 2 级反向器和 2 级“与或非”门(进位链) ,第四片 7181 求和逻辑

11、(1 级与或非门和 1 级半加器,设其延迟时间为 3T) ,故总的加法时间为:t0 = 31.5T + 2T + 21.5T + 1.5T + 3T = 14T3. 解:(1)用虚拟地址为 1 的页号 15 作为快表检索项,查得页号为 15 的页在主存中的起始地址为 80000,故将 80000 与虚拟地址中的页内地址码 0324 相加,求得主存实地址码为 80324。 (2) 主存实地址码 = 96000 + 0128 = 96128(3) 虚拟地址 3 的页号为 48,当用 48 作检索项在快表中检索时,没有检索到页号为 48 的页面,此时操作系统暂停用户作业程序的执行,转去执行查页表程序

12、。如该页面在主存中,则将该页号及该页在主存中的起始地址写入主存;如该页面不存在,则操作系统要将该页面从外存调入主存,然后将页号及其在主存中的起始地址写入快表。4. 解:(1)已知微地址寄存器长度为 8 位,故推知控存容量为 256 单元。所给条件中微程序有两处分支转移。如不考虑他分支转移,则需要判别测试位 P1 ,P 2(直接控制) ,故顺序控制字段共 10 位,其格式如下,A I 表示微地址寄存器:P1 P2 A1,A2 A8 判别字段 下地址字段5(2)转移逻辑表达式如下:A8 = P1IR6TIA7 = P1IR5TIA6 = P2C0TI其中 TI为节拍脉冲信号。在 P1条件下,当 I

13、R6 = 1 时,T I 脉冲到来时微地址寄存器的第 8 位 A8将置“1” ,从而将该位由“0”修改为“1” 。如果 IR6 = 0,则 A8的“0”状态保持不变,A 7,A 6 的修改也类似。根据转移逻辑表达式,很容易画出转移逻辑电路图,可用触发器强制端实现。5. 解:(1)每道记录信息容量 = 12288 字节每个记录面信息容量 = 27512288 字节共有 4 个记录面,所以磁盘存储器总容量为 :4 27512288 字节 = 13516800 字节(2)最高位密度 D1按最小磁道半径 R1计算(R 1 = 115mm):D1 = 12288 字节 / 2R 1 = 17 字节 /

14、mm最低位密度 D2按最大磁道半径 R2计算:R2 = R1 + (275 5) = 115 + 55 = 170mmD2 = 12288 字节 / 2R 2 = 11.5 字节 / mm(3) 磁盘传输率 C = r N r = 3000 / 60 = 50 周 / 秒N = 12288 字节(信道信息容量)C = r N = 50 12288 = 614400 字节 / 秒(4)平均等待时间 = 1/2r = 1 / (250) = 10 毫秒 (5)磁盘存贮器假定只有一台,所以可不考虑台号地址。有 4 个记录面,每个记录面有275 个磁道。假定每个扇区记录 1024 个字节,则需要 12288 1024 字节 = 12 个扇区。由此可得如下地址格式:14 6 5 4 3 0图 B 8.36. 解:五个触发器的作用:中断屏蔽触发器(Im):CPU 是否受理中断或批准中断的标志。Im 标志为“0”时,CPU 可 受理外界中断请求。中断请求触发器(IR):暂存中断请求线

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号