【2017年整理】四川大学计算机组成原理试题A

上传人:爱****1 文档编号:951137 上传时间:2017-05-23 格式:DOC 页数:4 大小:73.50KB
返回 下载 相关 举报
【2017年整理】四川大学计算机组成原理试题A_第1页
第1页 / 共4页
【2017年整理】四川大学计算机组成原理试题A_第2页
第2页 / 共4页
【2017年整理】四川大学计算机组成原理试题A_第3页
第3页 / 共4页
【2017年整理】四川大学计算机组成原理试题A_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《【2017年整理】四川大学计算机组成原理试题A》由会员分享,可在线阅读,更多相关《【2017年整理】四川大学计算机组成原理试题A(4页珍藏版)》请在金锄头文库上搜索。

1、注:试题字迹务必清晰,书写工整。 本题 4 页,本页为第 1 页教务处试题编号:四川大学期末考试试题(闭卷)(2010-2011 学年第 1 学期)课程号: 304036030 课程名称: 计算机组成原理(A 卷) 任课教师:何贤江 倪云竹 熊勇 郑成明适用专业年级: 计算机 2008 学号: 姓名: 考试须知四川大学学生参加由学校组织或由学校承办的各级各类考试,必须严格执行四川大学考试工作管理办法和四川大学考场规则 。有考试违纪作弊行为的,一律按照四川大学学生考试违纪作弊处罚条例进行处理。四川大学各级各类考试的监考人员,必须严格执行四川大学考试工作管理办法 、 四川大学考场规则和四川大学监考

2、人员职责 。有违反学校有关规定的,严格按照四川大学教学事故认定及处理办法进行处理。题 号 一 二 三 四 五 六 七 八 卷面成绩得 分阅卷教师阅卷时间一、单项选择题(本大题共 10 小题,每小题 2 分,共 20 分)提示:在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在对应的括号内。错选、多选或未选均无分1 2 3 4 5 6 7 8 9 101、已知:X补 =11001011;Y补=01001110,则XY 补=( )A、01111101 B、101111101 C、负溢 D、正溢2、堆栈指针 SP 的内容是( )A、栈顶单元内容 B、栈底单元内容 C、栈顶单元地址

3、D、栈底单元地址3、微程序控制中,机器指令和微程序的关系是( )A、每条机器指令由一条微指令来执行。B、每条机器指令由一段微指令编成的微程序来解释执行。C、一条机器指令组成的程序可由一条微指令来执行。D、一条微指令由若干条机器指令组成。4、DMA 响应是在( )A、一条指令执行开始 B、一条指令执行中间C、一个总线周期结束时 D、一条指令执行的任何时间5、若使用双符号位,则发生正溢出的特征是:双符号位为( ) 。A、00 B、01 C、10 D、116、在下述存储器中,CPU 可以直接访问的存储器是( ) 。课程名称: 任课教师: 学号: 姓名: -本题 4 页,本页为第 2 页教务处试题编号

4、: A、磁鼓 B、磁盘 C、磁带 D、Cache7、补码加法运算是指( ) 。 A、操作数用补码表示,连同符号位一起相加B、操作数用补码表示,根据符号位决定实际操作C、将操作数转化为原码后再相加D、取操作数绝对直接相知,符号位单独处理8、EPROM 是指( )A、只读存储器。 B、可编程只读存储器。C、可擦写可编程只读存储器 D、电可改写只读存储器9、微指令中控制字段的每一位是一个控制信号,这种微程序是( )的。A、直接表示 B、间接表示 C、编码表示 D、混合表示10、在哪种机器数形式中,零的表示形式是唯一的( ) 。A、原码 B、补码 C、移码 D、反码二、填空题(每空 1 分,共 10

5、分) 。1、已知X补=11001, X/2补= 11100 (-7 / 2 = -4) 。2、CPU 采用同步控制方式时,在组合逻辑控制器中,常使用_工作周期_,_时钟周期_,_工作脉冲_三级时序系统来提供定时信号。3、若计算机系统设置两个寄存器实现对主存储器访问,这两个寄存器应为 MAR 和 MDR 。4、动态存储器的刷新有_集中刷新_ ,_分散刷新_,_异步刷新_ _三种方式。5、在微程序控制器中,把全部微指令放一个高速存储器中,这个存储器被称为_控制存储器 CM _。三、名词解释题(本大题共 5 小题,每小题 4 分,共 20 分) ,提示:解释每小题所给名词的含义,若解释正确则给分,若

6、解释错误则无分,若解释不准确或不全面,则酌情扣分。1、规格化浮点数2、接口3、微程序4、虚拟存储器5、硬件中断课程名称: 任课教师: 学号: 姓名: -本题 4 页,本页为第 3 页教务处试题编号: 四简答题(本大题共 4 小题,每小题 5 分,共 20 分)若回答正确则给分,若回答错误则无分,若回答不准确或不全面,则酌情扣分。 。1、简要描述 DMA 方式数据传送过程。1) 设备数据准备好,外设发送 DMA 请求;DMA 控制逻辑向 CPU 发送 DMA 请求。2) CPU 响应 DMA 请求后,让出总线控制权; DMA 接管总线进行数据传输3) DMA 控制总线进行数据传输:送主存地址,发

7、读写命令。4) DMA 用一个存储周期传送数据,结束后将主存地址加 1,指向下一个存储单元。5) 判断是否传送结束,如果传送结束,发送结束信号,让出总线控制权2、简述微程序控制器的逻辑组成。控制存储器 CM、微指令寄存器 uIR、微地址形成电路、微地址寄存器 uAR3、1100 的海明码(分组采用偶校验)是多少?请写出过程。4、说明并行加法器的进位链及其如何实现快速进位的。P90五、应用题(本大题共 3 小题,每小题 10 分,共 30 分) 。1、已知:X1316.,Y1116,用原码一位乘法求?请写出过程。结果用原码表示。2、 设计 8Kx8 位的存储器。其中随机读写区 Kx 8 位,可选

8、 SRAM 芯片为 2Kx 4 位;固化区Kx 8 位,可选 EPROM 芯片为每片 2Kx 8 位。CPU 给出地址线 A15A0,双向数据总线 D7-D0,读写控制线 RW(低电平为写) ,另有控制信号 MREQ,低电平时允许存储器工作。存储芯片的控制信号有 CS(低电平有效)和 WE(低电平有效) 。1)所需 SRAM 芯片数=?2)所需 EPROM 芯片数=?3)全译码方式,在编址空间中随机读写区占最低 4K,固化区占最高 4K。写出地址分配与片选逻辑。3)画出存储器逻辑图,并表明地址线、数据线、片选逻辑及读写控制线。3、设一处理器的数据通路图如后所示,整个数据通路采用单向总线结构,寄存器采用独立寄存器结构。试根据此图1)拟出 MOV (R0 ) ,(R1)+ 指令的执行流程图(指令的第一个地址码是目的) 。3)给出源周期中 ST0 的操作时间表。课程名称: 任课教师: 学号: 姓名: -本题 4 页,本页为第 4 页教务处试题编号:

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号