软考网络工程师必过教程必看

上传人:suns****4568 文档编号:90521638 上传时间:2019-06-13 格式:DOC 页数:39 大小:1.16MB
返回 下载 相关 举报
软考网络工程师必过教程必看_第1页
第1页 / 共39页
软考网络工程师必过教程必看_第2页
第2页 / 共39页
软考网络工程师必过教程必看_第3页
第3页 / 共39页
软考网络工程师必过教程必看_第4页
第4页 / 共39页
软考网络工程师必过教程必看_第5页
第5页 / 共39页
点击查看更多>>
资源描述

《软考网络工程师必过教程必看》由会员分享,可在线阅读,更多相关《软考网络工程师必过教程必看(39页珍藏版)》请在金锄头文库上搜索。

1、2 第1章 计算机系统知识 目录第1章计算机系统知识31.1硬件知识错误!未定义书签。1.1.1计算机结构错误!未定义书签。1.1.1.1计算机组成(运算器、控制器、存储器、原码、反码、 补码)31.1.1.2指令系统(指令、寻址方式、CSIC、RISC)51.1.1.3多处理器(耦合系统、阵列处理机、双机系统、同步)71.1.2存储器81.1.2.1存储介质81.1.3输入输出(I/O)系统81.2操作系统9第2章系统开发和运行基础92.1软件的分类92.2软件生存周期92.3软件开发模型92.4软件测试102.5软件项目管理10第3章网络技术103.1网络体系结构103.1.1网络分类10

2、3.2参考模型113.3数据通信123.3.1传输介质123.3.2编码和传输123.4传输技术133.5差错控制技术13第4章局域网与城域网134.1IEEE802项目体系结构134.2802.3和以太网134.3802.11无线局域网144.4网桥144.5虚拟局域网VLAN14第5章广域网与接入网15第6章TCP/IP协议族166.1概述166.2网络层协议166.2.1ARP地址解析协议166.2.2RARP反向地址解析协议176.3IP协议176.3.1进制转换的基础知识176.3.2IP地址186.3.3关于IP的计算196.3.4IP协议216.3.5ICMP226.4传输层协议

3、226.4.1UDP协议226.4.2TCP协议226.5应用层协议错误!未定义书签。第7章交换和路由247.1交换机257.1.1交换机工作原理257.1.2交换机交换方式257.1.2.1交换机配置257.2路由267.2.1路由基础267.2.2常见路由协议267.2.2.1路由信息协议RIP267.2.2.2内部网关路由协议IGRP/EIGRP267.2.2.3开放式最短路径优先协议OSPF277.3路由交换配置案例277.3.1综合案例277.3.2OSPF的基本配置32第8章网络操作系统NOS328.1Windows操作系统338.1.1域338.1.2活动目录的组成338.2Li

4、nux系统338.2.1Linux磁盘管理348.2.2文件系统348.2.3常用命令及常见配置文件格式348.2.4文件类型与权限35第9章应用层协议及网络服务实现359.1DNS359.1.1基础知识359.1.2LINUX实现DNS369.1.3Windows实现DNS379.2DHCP动态主机配置协议379.2.1DHCP基础知识379.2.2LINUX下DHCP配置379.2.3windows下配置DHCP389.3电子邮件389.4文件传输协议FTP39计算机系统知识计算机组成(运算器、控制器、存储器、原码、反码、 补码)n 运算器算术逻辑单元(ALU)、累加器、状态寄存器、通用寄

5、存器组等组成。算术逻辑运算单元(ALU)的基本功能为加、减、乘、除四则运算,与、或、非、异或等逻辑操作,以及移位、求补等操作。计算机运行时,运算器的操作和操作种类由控制器决定。运算器处理的数据来自存储器;处理后的结果数据通常送回存储器,或暂时寄存在运算器中。与Control Unit共同组成了CPU的核心部分。n 控制器是整个CPU的指挥控制中心,由指令寄存器IR(InstructionRegister)、程序计数器PC(ProgramCounter)和操作控制器0C(OperationController)三个部件组成,对协调整个电脑有序工作极为重要。n 存储器根据存储器在计算机系统中所起的

6、作用,可分为主存储器、辅助存储器、高速缓冲存储器、控制存储器等。 为了解决对存储器要求容量大,速度快,成本低三者之间的矛盾,目前通常采用多级存储器体系结构,即使用高速缓冲存储器、主存储器和外存储器。名称简称用途特点高速缓冲存储器 Cache 高速存取指令和数据 存取速度快,但存储容量小主存储器 内存 存放计算机运行期间的大量程序和数据 存取速度较快,存储容量不大外存储器 外存 存放系统程序和大型数据文件及数据库 存储容量大,位成本低 高速缓存是为了解决高速设备和低速设备相连,提高访问速度n I/O部件输入设备 向计算机输入数据和信息的设备。是计算机与用户或其他设备通信的桥梁。输出设备 (Out

7、put Device)是人与计算机交互的一种部件,用于数据的输出。n 原码、补码、反码计算机储存有符号的整数时,是用该整数的补码进行储存的,0的原码、补码都是0,正数的原码、补码可以特殊理解为相同,负数的补码是它的反码加1。【考试要点】:计算,例如给予一个数值算补码和反码n 历年考题及解析在计算机中,最适合进行数字加减运算的数字编码是(1),最适合表示浮点数阶码的数字编码是(2) (1)A原码 B反码 C补码 D移码 (2)A原码B反码 C补码 D移码 (1) 不属于计算机控制器中的部件。(1)A指令寄存器IR B程序计数器PCC算术逻辑单元ALU D程序状态字寄存器PSW试题解析:ALU 属

8、于运算器,不属于控制器。答案:C 在CPU 与主存之间设置高速缓冲存储器Cache,其目的是为了 (2) 。(2)A扩大主存的存储容量 B提高CPU 对主存的访问效率C既扩大主存容量又提高存取速度 D提高外存储器的速度试题解析:Cache 是不具有扩大主存容量功能的,更不可能提高外存的访问速度。但Cache 的访问速度是在CPU 和内存之间,可以提高CPU 对内存的访问效率。答案:B 计算机在进行浮点数的相加(减)运算之前先进行对阶操作,若x 的阶码大于y 的阶码,则应将 (2) 。(2)Ax 的阶码缩小至与y 的阶码相同,且使x 的尾数部分进行算术左移。Bx 的阶码缩小至与y 的阶码相同,且

9、使x 的尾数部分进行算术右移。Cy 的阶码扩大至与x 的阶码相同,且使y 的尾数部分进行算术左移。Dy 的阶码扩大至与x 的阶码相同,且使y 的尾数部分进行算术右移。试题解析:为了减少误差(保持精度),要将阶码值小的数的尾数右移。答案:D 在CPU 中, (3) 可用于传送和暂存用户数据,为ALU 执行算术逻辑运算提供工作区。(3)A程序计数器 B累加寄存器 C程序状态寄存器 D地址寄存器试题解析:为了保证程序(在操作系统中理解为进程)能够连续地执行下去,CPU 必须具有某些手段来确定下一条指令的地址。而程序计数器正是起到这种作用,所以通常又称为指令计数器。在程序开始执行前,必须将它的起始地址

10、,即程序的一条指令所在的内存单元地址送入PC,因此程序计数器(PC)的内容即是从内存提取的第一条指令的地址。当执行指令时,CPU将自动修改PC 的内容,即每执行一条指令PC 增加一个量,这个量等于指令所含的字节数,以便使其保持的总是将要执行的下一条指令的地址。状态寄存器:用来标识协处理器中指令执行情况的,它相当于CPU 中的标志位寄存器。累加寄存器:主要用来保存操作数和运算结果等信息,从而节省读取操作数所需占用总线和访问存储器的时间。地址寄存器:可作为存储器指针。答案:B 关于在I/O 设备与主机间交换数据的叙述, (4) 是错误的。(4)A中断方式下,CPU 需要执行程序来实现数据传送任务。

11、B中断方式和DMA 方式下,CPU 与I/O 设备都可同步工作。C中断方式和DMA 方式中,快速I/O 设备更适合采用中断方式传递数据。D若同时接到DMA 请求和中断请求,CPU 优先响应DMA 请求。试题解析:快速 I/O 设备处理的数据量比较大,更适合采用DMA 方式传递数据。答案:C Cache 用于存放主存数据的部分拷贝,主存单元地址与Cache 单元地址之间的转换方式由 (5) 完成。(5)A硬件 B软件 C用户 D程序员试题解析:当然是硬件啦。答案:A (1) 是指按内容访问的存储器。(1)A虚拟存储器 B相联存储器C高速缓存(Cache) D随机访问存储器试题解析:相联存储器(a

12、ssociative memory)也称为按内容访问存储器(content addressedmemory),是一种不根据地址而是根据存储内容来进行存取的存储器。参考答案:B 处理机主要由处理器、存储器和总线组成。总线包括 (2) 。(2)A数据总线、地址总线、控制总线 B并行总线、串行总线、逻辑总线C单工总线、双工总线、外部总线 D逻辑总线、物理总线、内部总线 计算机中常采用原码、反码、补码和移码表示数据,其中,0 编码相同的是 (3) 。(3)A原码和补码 B反码和补码 C补码和移码 D原码和移码参考答案:C指令系统(指令、寻址方式、CSIC、RISC)n 指令告诉计算机从事某一特殊运算的

13、代码 数据传送指令、算术运算指令、位运算指令、程序流程控制指令、串操作指令、处理器控制指令。指令周期是执行一条指令所需要的时间,一般由若干个机器周期组成,是从取指令、分析指令到执行完所需的全部时间。CPU从内存取出一条指令并执行这条指令的时间总和。 指令不同,所需的机器周期数也不同。对于一些简单的的单字节指令,在取指令周期中,指令取出到指令寄存器后,立即译码执行,不再需要其它的机器周期。对于一些比较复杂的指令,例如转移指令、乘法指令,则需要两个或者两个以上的机器周期。 从指令的执行速度看,单字节和双字节指令一般为单机器周期和双机器周期,三字节指令都是双机器周期,只有乘、除指令占用4个机器周期。

14、在编程时要注意选用具有同样功能而机器指令步骤的并行。指令流水线:将指令流的处理过程划分为取指、译码、计算操作数地址、取操作数、执行指令、写操作数等几个并行处理的过程段。这就是指令6级流水时序。在这个流水线中,处理器有六个操作部件,同时对这六条指令进行加工,加快了程序的执行速度。目前,几乎所有的高性能计算机都采用了指令流水线。周期数少的指令。例如:一个指令分为三个步骤,取指4T,分析3T,执行5T。则指令周期为5T【取时间值最长的】,串行运行100条指令的时间是100*(4+3+5)T=1200T,并行执行100条指令的时间是99*5T+(4+3+5)T=507T 考试要点:指令周期运算时常考的重点n 寻址方式寻址方式就是寻找操作数或操作数地址的方式。8086提供了与操作数有关和与I/O端口地址有关的两类寻址方式。与操作数有关的寻址方式有七种,分别是立即寻址,寄存器寻址,直接寻址,寄存器间接寻址,寄存器相对寻址,基址加变址寻址,相对基址加变址寻址;与I/0端口有关的寻址方式有

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 大杂烩/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号