电子设计竞赛培训psoc实验二

上传人:tia****nde 文档编号:66703108 上传时间:2019-01-05 格式:PPT 页数:74 大小:1.75MB
返回 下载 相关 举报
电子设计竞赛培训psoc实验二_第1页
第1页 / 共74页
电子设计竞赛培训psoc实验二_第2页
第2页 / 共74页
电子设计竞赛培训psoc实验二_第3页
第3页 / 共74页
电子设计竞赛培训psoc实验二_第4页
第4页 / 共74页
电子设计竞赛培训psoc实验二_第5页
第5页 / 共74页
点击查看更多>>
资源描述

《电子设计竞赛培训psoc实验二》由会员分享,可在线阅读,更多相关《电子设计竞赛培训psoc实验二(74页珍藏版)》请在金锄头文库上搜索。

1、何宾 Tel:13911127536 email:,版权所有,禁止未经授权的商业使用行为,北京中教仪装备技术有限公司,所有培训资料均可从网站 http:/下载,培训内容,Xilinx片上可编程系统设计导论 AXI4规范 MicroBlaze处理器原理 EDK13.1工具概述 操作系统(OS)及板级支持包(BSP)概述 基于MicroBlaze和AXI4的可编程SoC系统实现,基于AXI4的可编程SoC系统设计 (下),片上可编程系统设计实验 -实验内容,介绍EDK13.1软件的使用方法和设计流程。 在介绍这部分内容时,使用捐赠的板卡Nexys3,该板卡 带有Xilinx最新一代的Spartan

2、-6 FPGA芯片。,片上可编程系统设计实验 -实验内容,该内容主要包括: 1. 工程的建立; 2. 添加AXI4 IP到硬件设计; 3. 定制LED IP,并添加IP到系统,编写应用程序; 4. 定制7段数码管 IP,并添加IP到系统,编写应用程序; 5. 定制PWM IP,并添加IP到系统,编写应用程序; 6. 实现AXI4中断控制系统; 7. 使用AXI4 Chipscope实现系统协同调试;,实验二:添加IP到设计中 -设计结构原理,实验二:添加IP到设计中 -打开前面的设计,在开始这个实验以前,先建立一个lab2的目录,将刚 才lab1下所有的文件复制到新建的lab2目录下. 这个实

3、验基于lab1前面的设计实现,添加外部存储器 EMC到设计中,并对其进行测试.,实验二:添加IP到设计中 -打开前面的设计,在Windows操作系统下,选择所有程序-Xilinx ISE Design Suite13.1-EDK-Xilinx Platform Studio(XPS)。打 开EDK软件。 1)打开XPS,在XPS主界面选择File-Open Project, 出现下图界面。选择Open a recent project,然后单击ok按 钮。,实验二:添加IP到设计中 -打开前面的设计,打开已经存在的工程, 选择该选项,点击”OK”按纽,实验二:添加IP到设计中 -添加EMC I

4、P到设计中,实验二:添加IP到设计中 -添加EMC IP到设计中,实验二:添加IP到设计中 -添加EMC IP到设计中,点击“Yes”按钮。,实验二:添加IP到设计中 -添加EMC IP到设计中,实验二:添加IP到设计中 -添加EMC IP到设计中,实验二:添加IP到设计中 -添加EMC IP到设计中,实验二:添加IP到设计中 -配置MicroBlaze处理器,实验二:添加IP到设计中 -配置MicroBlaze处理器,实验二:添加IP到设计中 -配置MicroBlaze处理器,实验二:添加IP到设计中 -配置MicroBlaze处理器,实验二:添加IP到设计中 -配置MicroBlaze处理

5、器,实验二:添加IP到设计中 -配置MicroBlaze处理器,实验二:添加IP到设计中 -配置MicroBlaze处理器,实验二:添加IP到设计中 -配置MicroBlaze处理器,实验二:添加IP到设计中 -配置MicroBlaze处理器,实验二:添加IP到设计中 -建立EMC和CPU的连接,实验二:添加IP到设计中 -建立EMC和CPU的连接,实验二:添加IP到设计中 -建立EMC和CPU的连接,实验二:添加IP到设计中 -建立axi_interface互连时钟端口和复位端口的连接,实验二:添加IP到设计中 -建立axi_interface互连时钟端口和复位端口的连接,实验二:添加IP到

6、设计中 -建立EMC和FPGA端口的连接,实验二:添加IP到设计中 -建立EMC和FPGA端口的连接,实验二:添加IP到设计中 -建立EMC和FPGA端口的连接,实验二:添加IP到设计中 -建立EMC和FPGA端口的连接,实验二:添加IP到设计中 -建立EMC和FPGA端口的连接,实验二:添加IP到设计中 -建立EMC和FPGA端口的连接,实验二:添加IP到设计中 -建立EMC和FPGA端口连接(RAM多余端口处理),实验二:添加IP到设计中 -建立EMC和FPGA端口连接(RAM多余端口处理),新添加的端口,新添加的端口,实验二:添加IP到设计中 -分配EMC的存储空间,鼠标点击该按纽,实验

7、二:添加IP到设计中 -分配EMC的存储空间,实验二:添加IP到设计中 -添加逻辑端口和FPGA引脚的物理约束,实验二:添加IP到设计中 -新建工程的结构分析,实验二:添加IP到设计中 -新建工程的结构分析,实验二:添加IP到设计中 -新建工程的结构分析,实验二:添加IP到设计中 -新建工程的结构分析,想想这步完成的工作? 其实就是 把这个抽象的结构, 转换成门级网表的连接.,实验二:添加IP到设计中 -新建工程的结构分析,这个过程需要持续一小部分时间,请等待,并且看看控制台给出的综合信息.,实验二:添加IP到设计中 -新建工程的结构分析,实验二:添加IP到设计中 -建立软件应用程序,选择输出

8、硬件到SDK,实验二:添加IP到设计中 -建立软件应用程序,实验二:添加IP到设计中 -建立软件应用程序,实验二:添加IP到设计中 -建立软件应用程序,下面将添加设计的BSP,实验二:添加IP到设计中 -建立软件应用程序,选择建立Xilinx BSP, 作用是各种外设的软件驱动,实验二:添加IP到设计中 -建立软件应用程序,实验二:添加IP到设计中 -建立软件应用程序,实验二:添加IP到设计中 -建立软件应用程序,实验二:添加IP到设计中 -建立软件应用程序,下面将添加SDK自动生成的 应用程序,实验二:添加IP到设计中 -建立软件应用程序,实验二:添加IP到设计中 -建立软件应用程序,实验二

9、:添加IP到设计中 -建立软件应用程序,实验二:添加IP到设计中 -建立软件应用程序,实验二:添加IP到设计中 -建立软件应用程序,实验二:添加IP到设计中 -建立软件应用程序,调用存储器测试程序,实验二:添加IP到设计中 -建立软件应用程序,下面准备下载设计到芯片中,实验二:添加IP到设计中 -生成链接脚本文件,选择产生链接脚本文件,实验二:添加IP到设计中 -生成链接脚本文件,实验二:添加IP到设计中 -工程的下载,产生比特流文件并且下载到板子上。在下载前,指 令存储器(FPGA的BRAM)将被更新(使用GNU编译器 产生可执行的文件)。 使用下面的步骤完成设计下载和结果的观察: 连接Ne

10、xys3的USB线连接到主机的USB口 打开目标板的电源 打开主机的超级终端(在Windows操作系统的开始 -所有程序-附件-通信下),并且配置其参数,使其波特 率9600,数据位:8比特;无奇偶校验;一个停止位;无流 量控制。,实验二:添加IP到设计中 -工程的下载,选择编程 FPGA选项,实验二:添加IP到设计中 -工程的下载,实验二:添加IP到设计中 -工程的下载,等待编程成功,在超级终端上观察结果,同时在Nexys3板卡上操作按键和DIP开关,观察打印信息的变化. 注意:如果前面没有选择生成链接脚本文件,则需要选择RUN-RUN,来运行程序.,实验二:添加IP到设计中 -debug调试器的使用,实验二:添加IP到设计中 -debug调试器的使用,实验二:添加IP到设计中 -debug调试器的使用,实验二:添加IP到设计中 -debug调试器的使用,实验二:添加IP到设计中 -debug调试器的使用,实验二:添加IP到设计中 -debug调试器的使用,实验二:添加IP到设计中 -debug调试器的使用,

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号