数字电子技术基础试题与答案

上传人:suns****4568 文档编号:63808754 上传时间:2018-12-25 格式:DOC 页数:17 大小:827KB
返回 下载 相关 举报
数字电子技术基础试题与答案_第1页
第1页 / 共17页
数字电子技术基础试题与答案_第2页
第2页 / 共17页
数字电子技术基础试题与答案_第3页
第3页 / 共17页
数字电子技术基础试题与答案_第4页
第4页 / 共17页
数字电子技术基础试题与答案_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《数字电子技术基础试题与答案》由会员分享,可在线阅读,更多相关《数字电子技术基础试题与答案(17页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术试卷姓名:_ _ 班级:_ 考号:_ 成绩:_本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷题 号一二三四(1)四(2)四(3)四(4)总 分得 分一、填空题(每空1分,共20分)1.有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD码时,它相当于十进制数( )。2.三态门电路的输出有高电平、低电平和( )3种状态。3TTL与非门多余的输入端应接( )。 4TTL集成JK触发器正常工作时,其和端应接( )电平。5. 已知某函数,该函数的反函数=( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制

2、数码。7. 典型的TTL与非门电路使用的电路为电源电压为( )V,其输出高电平为( )V,输出低电平为( )V, CMOS电路的电源电压为( ) V 。874LS138是3线8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出 应为( )。9将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有( )根地址线,有( )根数据读出线。10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。11. 下图所示电路中, Y1ABY1Y2Y3( );Y2 ( );Y3 ( )。12. 某计数器的输出波形如图1所示,该计数器是( )进制计数

3、器。13驱动共阳极七段数码管的译码器的输出电平为( )有效。二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)1.函数F(A,B,C)=AB+BC+AC的最小项表达式为( ) 。AF(A,B,C)=m(0,2,4) B. (A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4) D. F(A,B,C)=m(2,4,6,7)28线3线优先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是( )。A111 B. 010 C. 000 D. 101

4、3十六路数据选择器的地址输入(选择控制)端有( )个。 A16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )。 A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000 C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-01115已知74LS138译码器的输入三个使能端(E1=1, E2A = E2B=0)时,地址码A2A1A0=011,则输出 Y7 Y0是( ) 。 A. 11111101

5、 B. 10111111 C. 11110111 D. 111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。A15B8 C7D17. 随机存取存储器具有( )功能。A.读/写 B.无读/写 C.只读 D.只写8N个触发器可以构成最大计数长度(进制数)为( )的计数器。000001010011100101110111 A.N B.2N C.N2 D.2N9某计数器的状态转换图如下,其计数的容量为( )A 八 B. 五 C. 四 D. 三10已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为( )。ABQn+1说明00Qn保持010置0101置1

6、11Qn翻转A Qn+1 A B. C. D. Qn+1 B11 有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为( )。A 8.125V B.4V C. 6.25V D.9.375V12函数F=AB+BC,使F=1的输入ABC组合为( )AABC=000BABC=010 CABC=101DABC=11013已知某电路的真值表如下,该电路的逻辑表达式为( )。A B. C DABCYABCY0000100000111011010011010111111114四个触发器组成的环行计数器最多有( )个有效状态。 A.4 B. 6 C. 8 D. 16 三

7、、判断说明题(本大题共2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打“”,错误的打“”。)1、逻辑变量的取值,比大。( )2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小( )。 3八路数据分配器的地址输入(选择控制)端有8个。( )4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。( )5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( )6在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( )7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可

8、将约束项当作1,也可当作 0。( )8时序电路不含有记忆功能的器件。( )9计数器除了能对输入脉冲进行计数,还能作为分频器用。( )10优先编码器只对同时输入的信号中的优先级别最高的一个信号编码. ( )四、综合题(共30分)1对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(8分)Z= BC=0()真值表 (2分) (2)卡诺图化简(2分) (3) 表达式(2分) 逻辑图(2分) 2试用3线8线译码器74LS138和门电路实现下列函数。(8分) Z(A、B、C)=AB+C STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138 374L

9、S161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(8分)74LS161逻辑功能表CTPCTTCPQ3 Q2 Q1 Q00111CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO74LS161CPCP&“1”“1”“1”101110101 0 0 0 0D3 D2 D1 D0Q3 Q2 Q1 Q0Q3 Q2 Q1 Q0 加法计数4触发器电路如下图所示,试根据CP及输入波形画出输出端Q1 、Q2 的波形。设各触发器的初始状态均为“0”(6分)。CPAQ1Q2数字电子技术A卷标准答案一、填空题(每空1分,共20分)1. 147 , 93 2. 高阻 3 高电平或悬空 4 高 5. = 6. 7 7. 5 , 3.6 ,0.35 , 318 8 10111111 9 11 ,16 10. 100 11. Y1A B; Y2A B + A B;Y3A B13. 5 14低 二、选择题(共30分,每题2分)123456789101112131415ACCACAADBCADCDB三、判断题(每题2分,共20分)12345678910

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 大杂烩/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号