数字电子技术基础 第三章

上传人:小** 文档编号:54429840 上传时间:2018-09-12 格式:DOC 页数:3 大小:85KB
返回 下载 相关 举报
数字电子技术基础  第三章_第1页
第1页 / 共3页
数字电子技术基础  第三章_第2页
第2页 / 共3页
数字电子技术基础  第三章_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《数字电子技术基础 第三章》由会员分享,可在线阅读,更多相关《数字电子技术基础 第三章(3页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术基础数字电子技术基础 第三章第三章 一、单选题一、单选题(每题每题 1 分分) 1. 由与非门构成的基本 RS 触发器的输入端为 R、S,则其约束条件为 。A RS=0 BR+S=1 C RS=1 D R+S=0 2. 在组合逻辑电路的常用设计方法中,可以用 来表示逻辑函数。 A 真值表 B状态表 C状态图 D 特性方程 3. 在下列逻辑电路中,不是组合逻辑电路的有 。 A 译码器 B编码器 C全加器 D 寄存器 4. 用代码代表特定信号或者将代码赋予特定含义的过程称为 。 A 译码 B编码 C数据选择 D奇偶校验 5. 一个 8 路数据选择器,其地址输入(选择控制输入)端有 。A

2、 1 个 B2 个 C 3 个 D4 个 6. 一个 16 路数据选择器,其地址输入(选择控制输入)端有 _ 个。A 16 个 B 2 个 C4 个 D8 个 7. 在下列逻辑电路中,不是组合逻辑电路的有 。 A 译码器 B 编码器 C 全加器 D 寄存器 8. 在下列电路中,只有 属于组合逻辑电路。 A 触发器 B计数器 C数据选择器 D寄存器 9. 在几个信号同时输入时,只对优先级别最高的进行编码叫 。 A 数据选择 B优先编码 C数据比较 D 译码 10. 一个 4 路数据选择器,其地址输入(选择控制输入)端有_个。A 2 个 B3 个 C 4 个 D5 个 11. 一个 32 路数据选

3、择器,其地址输入(选择控制输入)端有 。A 2 个 B3 个 C4 个 D 5 个 12. 在二进制译码器中,若输入有 4 位代码,则输出有 信号。A 2 个 B4 个 C8 个 D16 个 13. 能完成两个 1 位二进制数相加并考虑到低位来的进位的电路称为 。 A 编码器 B译码器 C全加器 D 半加器 14. 在下列逻辑电路中,不是组合逻辑电路的有 。 A 译码器 B编码器 C全加器 D寄存器 15. 在组合逻辑电路的常用设计方法中,可以用 来表示逻辑函数。 A 真值表 B 状态表 C状态图 D特性方程 16. 组合逻辑电路一般由_ _组合而成。 A 门电路 B 触发器 C计数器 D 寄

4、存器 二、判断题二、判断题(每题每题 1 分分) 1. 用代码代表特定信号或者将代码赋予特定含义的过程称为下列选项中的 C。 ( ) A 译码 B编码 C数据选择 D奇偶校验 2. 一个班级有 78 位学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少 7 位二进制数才能满足要求。 ( ) 3. 半导体数码管的每个显示线段都是由下列选项中的 C 构成的 A 灯丝 B发光二极管 C发光三极管 D熔丝 4. 在二进制译码器中,若输入有 4 位代码,则输出信号数应选用下列选项中的 C。A 2 个 B4 个 C8 个 D16 个 5. 欲实现一个三变量组合逻辑函数,应选用下列选项中的 C。

5、( ) A 编码器 B译码器 C数据选择器 D 6. 通过四位数值比较器 HC85 比较两数的大小时,在 A3 =B3、A2=B2 情况下,如果 A1B1,则输出 F(AB=1,F(AB) =F(A=B)=0。( )7. 用 74LS138 的译码器构成的函数发生器电路如图所示,由图可知其输出所表示的函数式为 L=CBA+CBA+CBA。( )8. 能完成两个 1 位二进制数相加并考虑到低位来的进位的器件称为下列选项中的 C。 ( ) A 编码器 B译码器 C全加器 D 半加器 9. 函数 Y(A、B、C)的波形如图所示,它代表的逻辑函数为奇校验器的输出。( )10. 如需要判断两个二进制数的

6、大小或相等,可以使用下列选项中的 C。 ( ) A 译码器 B编码器 C数据选择器 D 数据比较器 三、填空题三、填空题(每题每题 1 分分) 1. 实现两个 1 位二进制数相加的器件叫做( ) ,实现两个同位二进制数的加数和来自低位的进位二进制数三者相加 的器件叫做( ) 。 2. 在将两个多位二进制数相加时,除了最低位以外,每一位都应该考虑来自低位的进位, 这种运算称为( )。 3. 组合逻辑电路的逻辑功能特点是,任意时刻的( )状态仅取决于该时刻 ( )的状态, 而与信号作用前电路的状态( )。 4. 在数字信号的传输过程中,有时需要从一组输入数据中选出某一个来, 这时用到的逻辑电路叫做

7、( )。 5. 如果不考虑有来自低位的进位将两个 1 位二进制数相加,称为( ),实现其运算的电路叫( )。 6. 组合逻辑电路在结构上不存在输出到输入的( ),因此( )状态不影响( )状态。 7. 逻辑电路分析是指给定一个逻辑电路,通过分析指出电路的( )。 8. 组合逻辑电路是指任何时刻电路的输出仅由当时的( )决定。 9. 将每组输入的二进制代码译成对应的输出高、低电平信号的逻辑电路叫( )。 四、计算分析题四、计算分析题(每题每题 1 分分) 1. 用与非门实现三变量的偶数判别电路(输入变量中 1 的个数为偶数时输出为 1,其余情况输出 0) 。 2. 用与非门设计三变量的多数表决电

8、路。 3. 设计一个代码转换电路,输入为 4 位二进制代码,输出为 4 位循环码,如下表所示。可以采用各种门电路来实现, 要求写出设计过程。4. 用与非门设计四变量的多数表决电路。当输入变量 A、B、C、D 有 3 个或 3 个以上为 1 时输出为 1, 输入为其他状态时输出为 0。 5. 某汽车驾驶员培训班进行结业考试,有三名评判员,其中 A 为主评判员,B 和 C 为副评判员。在评判时按照少数服 从多数原则通过,但主评判员认为合格也通过,试用与非门实现该逻辑电路。 6. 现有四台设备,每台设备用电均为 10KW。若这四台设备用 F1、F2 两台发动机供电, 其中 F1 的功率为 10KW,

9、F2 的功率为 20KW,而四台设备的工作情况是:四台设备不可能同时工作, 但至少有一台设备工作,其中可能任意一台至三台同时工作。设计一个供电控制电路,以达到节电的目的。 7. 设计 3 变量排队电路的示意图如图如示,电路每次只能选取 3 变量 A,B,C 中的一个输出。A,B,C 的选取排队顺 序是:A 最优先,B 次之,C 更次之,即当 A,B,C 同时为 1 时,电路选取 A;若 A=0,B=1,C=1,则选择 B,其余类 推。列出真值表,写出输出表达式,画出逻辑图。排 队 电 路 A B C YA YB YC 8. 设计一个能把三位二进制代码转换为循环码的组合逻辑电路,其表如下。要求写出设计步骤。9. 用与非门实现四变量的奇数判别电路(输入变量中 1 的个数为奇数时输出为 1,其余情况输出 0) 。输入输出 00000000 00010001 00100011 00110010 01000110 01010111 01100101 01110100 10001100 10011101 10101111 10111110 11001010 11011011 11101001 11111000三位二进制代码循环码 000000 001001 010011 011010 100110 101111 110101 111100

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号