数字电路与系统设计

上传人:宝路 文档编号:47981466 上传时间:2018-07-07 格式:PPT 页数:78 大小:325.67KB
返回 下载 相关 举报
数字电路与系统设计_第1页
第1页 / 共78页
数字电路与系统设计_第2页
第2页 / 共78页
数字电路与系统设计_第3页
第3页 / 共78页
数字电路与系统设计_第4页
第4页 / 共78页
数字电路与系统设计_第5页
第5页 / 共78页
点击查看更多>>
资源描述

《数字电路与系统设计》由会员分享,可在线阅读,更多相关《数字电路与系统设计(78页珍藏版)》请在金锄头文库上搜索。

1、数字电路与系统设计张顺兴 主编 东南大学出版社目 录n第1章 数制与码制n第2章 逻辑代数基础n第4章 组合逻辑电路n第5章 触发器n第6章 时序逻辑电路n第9章 半导体存储器n第10章 可编程逻辑器件n第11章硬件描述语言(VHDL)n第12章 数字系统设计基础返回封面第1章 数制与码制n1.0 绪论n1.1 数制n1.2 码制n第1章 习题返回目录1.0 绪论n一、数字电子技术的发展与应用 n二、数字电子技术的优点 n三、模拟信号和数字信号 n四、二进制代码“1”和“0”的波形表示 n五、本课程的研究内容 n六、学习方法 n七、参考教材返回第1章目录1.1 数制n一、十进制(Decimal

2、) n二、二进制(Binary) n三、十六进制(Hexadecimal) n四、八进制(Octal) n五、数制转换返回第1章目录1.2 码制(编码的制式)n一、二进制码 n二、二十进制(BCD)码n三、字符、数字代码返回第1章目录第1章 习题n1.1 (1) (2) (3) (4)n1.3 (1) (2) n1.4 (1) (2) (3)n1.5 (1) (2) (3)n1.6 (1) (2) (3)n1.7 (1) (2) (3)n1.8 (1) (2) (3)n1.9 (1) (2) n1.10 (1) (2) n1.11 (1) (2) (3) (4) (5) (6)n1.12返回第

3、1章目录第2章 逻辑代数基础 n2.1 概述 n2.2 逻辑代数中的运算 n2.3 逻辑代数的公式 n2.4 逻辑代数的基本规则 n2.5 逻辑函数的表达式 n2.6 逻辑函数的化简 n第2章 习题返回目录2.1 概述 n一、三种基本逻辑关系n二、逻辑变量n三、逻辑函数及其表示方法返回第2章目录2.2 逻辑代数中的运算 n一、三种基本逻辑n二、复合逻辑运算返回第2章目录2.3 逻辑代数的公式 n一、基本公式 n二、异或、同或逻辑的公式 n三、常用公式 返回第2章目录2.4 逻辑代数的基本规则 n一、代入规则n二、反演规则 n三、对偶规则 返回第2章目录2.5 逻辑函数的表达式 n一、常见表达式

4、 n二、标准表达式 n1.最小项、最小项表达式 n2.最大项、最大项表达式n3.最小项和最大项的性质 n4.几个关系式 n5.由一般表达式写最小(大)项表达式的方法n6.由真值表写最小(大)项表达式的方法 返回第2章目录2.6 逻辑函数的化简 n一、化简的意义和最简的标准 n1.化简的意义(目的) n2.化简的目标 n3.最简的标准 n二、公式法n1.与或式的化简 n2.或与式的化简 返回第2章目录2.6 逻辑函数的化简n三、卡诺图化简法 n1.逻辑函数的卡诺图表示 n2.卡诺图的运算n3.卡诺图化简法n四、非完全描述逻辑函数的化简n1.约束项、任意项、无关项及非完全描述逻辑函数 n2. 非完

5、全描述逻辑函数的化简n3. 无关项的运算规则返回第2章目录2.6 逻辑函数的化简n五、最简与或式的转换n1.转换成两级与非式n2.转换成两级或非式n3.转换成与或非式返回第2章目录第2章 习题n2.1 (1) (2) (3)n2.4 (1) (2) (3)n2.10 (1) (2)n2.11 (1) (2)n2.12 (1) (3) (4)n2.13 (1)n2.14返回第2章目录第4章 组合逻辑电路 n4.1 SSI构成的组合逻辑电路的分析和设计n4.2 中规模集成组合逻辑电路n4.3竞争和冒险n第4章 习题返回目录4.1 SSI构成的组合逻辑电路的分析和设计n一、组合电路的分析n1.分析目

6、的n2.分析步骤 n二、组合电路的设计 n1.设计目的n2.设计步骤(双轨输入情况下) 返回第4章目录4.2 中规模集成组合逻辑电路n一、编码器 n1.二进制编码器 n2.二十进制优先编码器74147n二、译码器 n1.二进制译码器 n2.二十进制译码器 n3.数字显示译码器 返回第4章目录4.2 中规模集成组合逻辑电路n三、数据选择器 n1.四选一数据选择器n2.八选一数据选择器 n3.数据选择器的扩展 n4.用数据选择器设计组合逻辑电路 n四、数据比较器 n1.四位并行数据比较器7485 n2.数据比较器的应用举例 返回第4章目录4.2 中规模集成组合逻辑电路n五、全加器n1.四位串行进位

7、全加器n2.四位超前进位全加器n3.全加器的应用举例返回第4章目录4.3 竞争和冒险 n一、竞争和冒险的概念 1. 竞争 2.冒险 n二、冒险的判别方法n1.逻辑冒险的判别 (1)代数法 (2)卡诺图法 n2.功能冒险的判别n三、冒险的消除方法 n1.增加多余项,消除逻辑冒险n2.加滤波电容 3.加取样脉冲 返回第4章目录第4章 习题n4.2 4.4 4.7(3) 4.12 n4.14 (1)(4) 4.15(1) 4.18n例1 4.20 4.21返回第4章目录第5章 触发器(Flip Flop) n5.1 概述 n5.2 基本SRFF(SDRDFF)n5.3 钟控电位触发器(钟控触发器)

8、n5.4 常用触发器n5.5 CMOS FF n5.6 触发器逻辑功能的转换n第5章 触发器习题返回目录5.1 概述 n一、触发器概念 n二、触发器的分类 n1.按是否受控于时钟脉冲(CP Clock Pulse ) n2.按实现的逻辑功能 返回第5章目录5.2 基本SRFF(SDRDFF) n一、与非门构成的基本SRFF n1.电路构成n2.逻辑功能n3.逻辑功能的表示方法 n二、或非门构成的基本SRFF n1.电路构成n2.逻辑功能的表示方法 返回第5章目录5.3 钟控电位触发器(钟控触发器)n一、钟控SRFF(SR锁存器) n1.电路构成n2.钟控原理n3.逻辑功能 n二、钟控DFF(D

9、锁存器)n1.电路构成 n2.逻辑功能返回第5章目录5.3 钟控电位触发器(钟控触发器)n三、钟控触发器的触发方式与空翻 n1.触发方式(工作方式) n2.空翻返回第5章目录5.4常用触发器 n一、维持阻塞型DFF n1.电路结构n2.工作原理n3.功能描述n4.动态特性(脉冲工作特性)n二、主从SREF n1.电路结构n2.工作原理n3.功能描述返回第5章目录5.4常用触发器 n三、JKFF n1.主从JKFF n2.边沿JKFF n四、TFF和TFF n1.TFF n2.TFF返回第5章目录5.5 CMOS FF n一、CMOS DFF n1.电路结构n2.工作原理n二、CMOS JKFF

10、 返回第5章目录5.6 触发器逻辑功能的转换n一、转换模型 n二、公式法 n三、列表图解法返回第5章目录第5章 触发器习题n5.1 5.2 5.3 5.4 5.5 n5.6 5.7 5.8 5.10 5.11n5.12 5.13 5.14 5.15 5.16n5.17 5.18 5.19 5.20 5.21返回第5章目录第6章 时序逻辑电路 n6.1 概述n6.2 时序电路的分析n6.3 时序电路的设计n6.4 寄存器和移存器n6.5 计数器n6.6 序列码发生器n6.7 顺序脉冲发生器n第6章习题 返回目录6.1 概述 n一、组合电路 n1.结构特点 n2.功能特点n二、时序电路 n1.结构

11、特点 n2.功能特点n3.工作描述 n4.分类 返回第6章目录6.2 时序电路的分析 n一、分析方法 n1.分析电路结构n2.写出四组方程n3.作状态转移表、状态转移图或波形图n4.电路的逻辑功能描述n二、分析举例 n例6.2.1 n例6.2.2 n例6.2.3 返回第6章目录6.3 时序电路的设计 n一、同步时序电路的设计 n1.设计步骤n2.设计举例 n(1)作原始状态转移表或原始状态转移图; n(2)化简原始状态转移表; n(3)状态编码(状态分配);n(4)设计各触发器的激励函数和电路的输出函数。返回第6章目录6.4 寄存器和移存器 n一、寄存器 n1.寄存单元(一位数码寄存器) n2

12、.MSI寄存器74175 n二、移位寄存器 n1.概述 n2.MSI移位寄存器 返回第6章目录6.5 计数器 n1.计数器的概念 n2.应用n3.基本结构 n4.分类 n一、二进制计数器 n1.同步计数器(由SSI构成) n2.异步计数器(由SSI构成) n3.MSI二进制计数器返回第6章目录6.5 计数器 n二、十进制计数器 n1.74LS90n2.74LS160 n三、任意进制计数器 n1.用触发器和逻辑门设计任意进制计数器n2.用MSI二、十进制计数器构成任意进制计数器 n3.MSI任意进制计数器 返回第6章目录6.5 计数器 n四、移存型计数器 n1.概述 n2.分析与设计 n3.典型

13、电路 返回第6章目录6.6 序列码发生器 n一、概述 n1.概念 n2.作用 n3.序列码发生器结构类型 n二、计数型序列码发生器的设计n1.已知序列码 n2.已知序列长度 n三、移存型序列码发生器的设计 n1.已知序列码 n2.已知序列长度 返回第6章目录6.7 顺序脉冲发生器n一、概述n1.顺序脉冲概念n2.顺序脉冲发生器概念及分类n3.顺序脉冲发生器的设计n二、举例返回第6章目录第6章习题n6.8 6.2 n例1 6.3 n例2 6.4 n6.12 (1) 6.17 n6.22 (b) 6.25 (1) (2)n6.35(1) 6.40 返回第6章目录第9章 半导体存储器 n9.0 概述

14、 n9.1 只读存储器(ROM)n9.2 随机存储器(RAM)n第9章 习题返回目录9.0 概述n一、半导体存储器概念n二、重要指标 n1.存储量n2.存取速度n三、分类 n1.按存取方式分类返回第9章目录9.1 只读存储器(ROM) n一. ROM的分类n1.按存储内容写入方式来分n2.按使用器件类型来分 n二.ROM的结构 n三.ROM的工作原理 n四、ROM的逻辑关系n1.属于组合逻辑电路n2.阵列图 返回第9章目录9.1 只读存储器(ROM) n五、ROM的应用 n1.实现组合逻辑函数 n2.字符发生器 n六、固定ROM(MROM) n七、可编辑只读存储器(PROM) n八、可改写可编

15、程只读存储器(EPROM)返回第9章目录9.2 随机存储器(RAM) n一、静态RAM(SRAM) n二、存储容量的扩展 n1.位扩展 n2.字扩展 n三、动态RAM(DRAM) 返回第9章目录第9章 习题n9.2 n9.7 返回第9章目录第10章 可编程逻辑器件 n10.1 PLD概述 n10.2 PLD的基本结构 n10.3 PLD的表示方法 n10.4 PLD的分类 n10.5 可编程逻辑阵列(PLA) n10.6 可编程阵列逻辑(PAL) n10.7 通用阵列逻辑(GAL)n10.8 现场可编程门阵列FPGA 返回目录10.1 PLD概述 n一、概念 n二、开发环境 n三、开发过程 返回第10章目录10.2 PLD的基本结构 n一、PLD实现各种逻辑功能的依据n二、基于与或阵列结构的PLD的总体结构返回第10章目录10.3 PLD的表示方法 n一、缓冲电路 n二、与门、或门及连接表示 n三、多路选择器 返回第10章目录10.4 PLD的分类 n一、按集成度分类 n二、按编程方法分类 返回第10章目录10.5 可编程逻辑阵列(PLA) n一、PLA基本结构 n二、PLA应用举例 返回第10章目录10.6 可编程阵列逻辑(PAL) n一、专用输出

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号