数字闹钟电路

上传人:ji****n 文档编号:45166809 上传时间:2018-06-15 格式:DOC 页数:40 大小:1.08MB
返回 下载 相关 举报
数字闹钟电路_第1页
第1页 / 共40页
数字闹钟电路_第2页
第2页 / 共40页
数字闹钟电路_第3页
第3页 / 共40页
数字闹钟电路_第4页
第4页 / 共40页
数字闹钟电路_第5页
第5页 / 共40页
点击查看更多>>
资源描述

《数字闹钟电路》由会员分享,可在线阅读,更多相关《数字闹钟电路(40页珍藏版)》请在金锄头文库上搜索。

1、沈沈 阳阳 工工 程程 学学 院院课 程 设 计设计题目:设计题目: 闹钟电路闹钟电路 系系 别别 信息工程系信息工程系 班级班级 通信本通信本 101101 学生姓名学生姓名 朱泽文朱泽文 学号学号 20104161212010416121 指导教师指导教师 于源于源/ /秦宏秦宏 职称职称 讲师讲师/ /副教授副教授 起止日期:起止日期: 20122012 年年 6 6 月月 1111 日起日起至至 20122012 年年 6 6 月月 2121 日止日止沈阳工程学院课程设计任务书课程设计题目:课程设计题目: 闹钟电路闹钟电路 系 别 信息工程系 班级 通信本 101 班 学生姓名 朱泽文

2、 袁勇军 宋玮 苏政 学号 201041612 2009412113 20104161012010416138 指导教师 于源/秦宏 职称 讲师/副教授 课程设计进行地点: B 座 419 任 务 下 达 时 间: 2012 年 5 月 25 日起止日期:2012 年 6 月 11 日起至 2012 年 6 月 21 日止教研室主任 曲延华 2012 年 5 月 7 日批准I闹钟电路1 设计主要内容及要求1.1 设计目的 (1)掌握数字钟的构成、原理与设计方法; (2)熟悉集成电路的使用方法。 1.2 基本要求 (1)能显示预置的时间; (2)能进行分、小时的计时电路,有独立的时间电路; (3

3、)倒时灯光、声音提示或模式切换 1.3 发挥部分 (1) 时间以及闹钟清零电路。 (2) 时钟显示和闹钟显示自由切换电路2 设计过程及论文的基本要求2.1 设计过程的基本要求 (1)基本部分必须完成,发挥部分可任选 2 个方向: (2)符合设计要求的报告一份,其中包括逻辑电路图、印刷电路板图各一份;(3)设计过程的资料、草稿要求保留并随设计报告一起上交;报告的电子档 需在规定时间内在单独在网络教学平台上交。 2.2 课程设计论文的基本要求 (1)参照毕业设计论文规范打印,文字中的小图需打印。项目齐全、不许涂 改,不少于 3000 字。图纸为 A3,附录中的大图可以手绘,所有插图不允许复 印。

4、(2)装订顺序:封面、任务书、成绩评审意见表、中文摘要、关键词、目录、 正文(设计题目、设计任务、设计思路、设计框图、各部分电路及参数计算 (重要) 、工作过程分析、元器件清单、主要器件介绍) 、小结、参考文献、附 录(逻辑电路图与印刷电路板图) 。3 时间进度安排顺序阶段日期计 划 完 成 内 容备注 12012.6.11布置课设题目讲解,分组打分 22012.6.12开题答辩打分 32012.6.13小组查找资料开始设计原理图打分 42012.6.14仿真软件学习,绘制原理图打分 52012.6.15仿真软件学习,绘制原理图打分 62012.6.18完成原理图主体打分 72012.6.19

5、原理图仿真运行打分 82012.6.20布置报告要求打分 92012.6.21正式答辩打分II102012.6.22上交报告打分II沈沈 阳阳 工工 程程 学学 院院数字电子技术数字电子技术 课程设计成绩评定表课程设计成绩评定表系(部):系(部): 信息工程系信息工程系 班级:班级: 通信本通信本101101班班 学生姓名:学生姓名: 朱泽朱泽 文文 指指 导导 教教 师师 评评 审审 意意 见见评价 内容具 体 要 求权重评 分加权分调研 论证能独立查阅文献,收集资料;能制定课程设计方案 和日程安排。0.15 54 43 32 2工作 能力 态度工作态度认真,遵守纪律,出勤情况是否良好, 能

6、够独立完成设计工作, 0.25 54 43 32 2工作 量按期圆满完成规定的设计任务,工作量饱满,难 度适宜。0.25 54 43 32 2说明 书的 质量说明书立论正确,论述充分,结论严谨合理,文 字通顺,技术用语准确,符号统一,编号齐全, 图表完备,书写工整规范。0.55 54 43 32 2指导教师评审成绩指导教师评审成绩 (加权分合计乘以(加权分合计乘以 1212)分分加权分合计加权分合计指指 导导 教教 师师 签签 名:名: 年年 月月 日日评评 阅阅 教教 师师 评评 审审 意意 见见评价 内容具 体 要 求权重评 分加权分查阅 文献查阅文献有一定广泛性;有综合归纳资料的能力0.

7、25 54 43 32 2工作 量工作量饱满,难度适中。0.55 54 43 32 2说明 书的 质量说明书立论正确,论述充分,结论严谨合理,文 字通顺,技术用语准确,符号统一,编号齐全, 图表完备,书写工整规范。0.35 54 43 32 2评阅教师评审成绩评阅教师评审成绩 (加权分合计乘以(加权分合计乘以 8 8)分分加权分合计加权分合计评评 阅阅 教教 师师 签签 名:名: 年年 月月 日日课课 程程 设设 计计 总总 评评 成成 绩绩分分闹钟电路III中 文 摘 要随着信息时代的到来,电子技术在社会生活中发挥着越来越重要的作用,数码产品走向生活的各个方面,数字电子技术已经成为反映以及影

8、响当今科技 技术发展的重要技术,可以预见在当今以及未来相当长的一段时间内,数字电 子技术将会扮演越来越重要的作用。同时掌握一定的数电知识直接决定我们未 来的发展以及能走多远。 现在,数字闹钟已成为人们常生活中随处可见的物品。数字钟的应用非常广泛,应用于人家庭以及车站。码头。剧场,办公室等公共场所,给人们的生 活,学习,工作,娱乐带来极大的方便,由于数字集成电路技术的发展和采用 了先进的石英技术,使数字钟具有走时准确,性能稳定,携带方便等特点,它 还用于计时,自动报时及自动控制等各个领域。一般的闹钟都是比较复杂的电 路组成的电路,各种调试也是十分的复杂,所以我们可以做出很好的简单的电 路来画出好

9、的电路来。本文我们设计出了一种很简单又有多功能的数字电路, 具有很好的观赏性。数字闹钟电路由主体电路与发挥电路组成。 ,它一般由振荡器,分频器,计 数器,比较器,显示器等部分组成。振荡器是用 555 定时器产生 1KHz 的波形 进入电路中,再由三个分频器分频后再产生 1Hz 也就是 1 秒的秒脉冲进入计数 器中,计数器由一个六进制 74160 和一个十进制 74160 组成的六十进制的,由 六十进制的计数器连接秒显示器就是 60 秒的时间显示;然后由秒进分也是通过 计数器的使能端连接起来,当秒到 60 时就是 1 分钟,分的计数器也是由一个一 个六进制 74160 和一个十进制 74160

10、组成的六十进制的,由六十进制的计数器 连接秒显示器就是 60 分的时间显示;当分到 60 分就是 1 小时了,由计数器使 能端的连接进入小时的计数器,小时的计数器是由一个二进制的 74160 和一个 十进制的 74160 构成了二十四进制的小时显示,连接上显示器就是二十四小时 的电路了。和计数器和显示器连接起来的就是比较器了,它是把时间显示电路 和要设定的闹钟显示电路连接起来的,通过它可以在设定的闹钟时间,显示时 间到那个时间就能够响动,这就是闹钟设置时间的意义。在通过在设定的计数 器上连接起来的灯光、声音的电路就能够在时间相同时灯光亮和蜂铃响动了。 在这个电路中时间的显示电路和设定闹钟时间的

11、电路中的计数器可以有秒脉冲 连接起来的开关调试时间的多少的,当时间不准时就可以调了;当然最重要的 就是闹钟时间的调动了,这是非常重要的一点。通过这些器件连接起来的电路 就构成了一个简单的数字闹钟电路了。可以经过调试、仿真等可以知道简单电 路的显示效果。关键词关键词 振荡器,分频器,计数器,比较器,显示器沈阳工程学院课程设计IV目 录课程设计任务书 .I 课程设计成绩评定表.II 中 文 摘 要.III 1 设计任务描述.1 1.1 设计题目:数字闹钟电路.1 1.2 设计要求.1 1.2.1 设计目的.1 1.2.2 基本要求.1 1.2.3 发挥部分.1 2 设计思路.2 3 设计方框图.3 4 各部分电路设计及参数计算.

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 社会民生

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号