数字钟电路的分析与设计

上传人:飞*** 文档编号:42922553 上传时间:2018-06-04 格式:DOC 页数:17 大小:287KB
返回 下载 相关 举报
数字钟电路的分析与设计_第1页
第1页 / 共17页
数字钟电路的分析与设计_第2页
第2页 / 共17页
数字钟电路的分析与设计_第3页
第3页 / 共17页
数字钟电路的分析与设计_第4页
第4页 / 共17页
数字钟电路的分析与设计_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《数字钟电路的分析与设计》由会员分享,可在线阅读,更多相关《数字钟电路的分析与设计(17页珍藏版)》请在金锄头文库上搜索。

1、题 目: 数字钟电路的分析与设计 目目 录录标题标题.1中英文摘要中英文摘要.1引言引言.1一一、电路原理设计电路原理设计.11.1 总体方案设计.21.2 数字钟的组成原理图.31.3 主干电路设计. 31.3.1 振荡器电路的设计. 31.3.2 时间计数器电路的设计. 41.3.3 译码驱动电路的设计. 41.3.4 分频电路的设计. 51.4 扩展电路设计. 61.4.1 校时电路的设计. 6二二、基于基于 MULTISIM 的电路仿真的电路仿真.72.1 主干电路的仿真.8三三、系统分析系统分析.83.1 单元电路设计和器件选择.83.1.1 定时器.83.1.2 计数器.103.1

2、.3 译码显示.113.2 工作原理.123.3 电路原理总图.12结论结论.13致谢致谢.13参考文献参考文献.14附录附录.151数字钟电路的分析与设计数字钟电路的分析与设计摘要摘要数字钟是采用数字电路实现对“时” , “分” , “秒”的数字显示的计时装置。本系统由振荡器、分频器、计数器、译码器、LED 显示器和校时电路组成,采用 74LS 系列(双列直插式)中小规模集成芯片。总体方案设计由主体电路和扩展电路两大部分组成。其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能,进行了各单元的设计,总体调试,以实现它的计时周期为 24 小时,显示满刻度为 23 时 59 分 59

3、秒。关键词:关键词:振荡器 分频器 计数器 译码器 LED 显示器 A Circuit Design and Analysis of Digital ClockAbstract Digital clock is a timing device, which could use digital circuit to display the right time of hours, minutes and seconds. The system is made up by oscillator, frequency divider, number counter, decipherer, LED

4、indicator and calibrated circuit and utilizes the medium-sized integrated chip of 74LS series (double-row plug-in). The design for the overall project is composed of two parts the main circuit and the expanded circuit. The main circuit carried on the basic function of the digital electronic clock an

5、d the expanded circuit carries on the expanded function of it. Each unit is designed and the overall adjustment is performed, so as to achieve its 24-hour time period and display the full scale of 23:59:59. Key words: oscillator frequency divider number counter decipherer LED indicator引言引言数字钟是用数字集成电

6、路做成的现代计时器,与传统的机械钟相比,它具有走时准确、显示直观(有荧光七段数码显示器)、无机械传动装置等优点。而且钟表的数字化给人们生产生活带来了极大的方便,大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、定时启闭电路、定时开关烘箱、通断动力设备,甚至各种定时电气的自动启用等。所有这些都是以钟表数字化为基础的。因此,研究数字钟的应用原理及扩大其应用,有着非常现实的意义。一、电路原理设计一、电路原理设计本系统采用振荡器、分频器、计数器、译码器、显示器、校时电路组成。由 LED 七段数码管来显示译码器所输出的信号。采用了 74LS 系列中小规模集成芯片。总体方案设2计由主体电路和扩展电路两大部分组成。其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能。总体的设计方案如下。1.1 总体方案设计总体方案设计一个基本的数字钟电路主要由译码显示器,“时” , “分” , “秒”计数器和定时器组成。干电路系统由秒信号发生器“时” 、 “分” 、 “秒”计数器、译码器及显示器电路组成。方案一:首先构成一个CB555定时器和分频器产生震荡周期为一秒的标准“秒”脉冲信号,由74LS160采用清零法分别组成六十进制的“秒”计数器、六十进制“分”计数器、24进制“时”计数器。清零法适用于有异步置零输入端的集成计数器。原理是不管输出处于哪种状

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号