笔记本信号解释

上传人:kms****20 文档编号:41039545 上传时间:2018-05-28 格式:DOC 页数:8 大小:33KB
返回 下载 相关 举报
笔记本信号解释_第1页
第1页 / 共8页
笔记本信号解释_第2页
第2页 / 共8页
笔记本信号解释_第3页
第3页 / 共8页
笔记本信号解释_第4页
第4页 / 共8页
笔记本信号解释_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《笔记本信号解释》由会员分享,可在线阅读,更多相关《笔记本信号解释(8页珍藏版)》请在金锄头文库上搜索。

1、笔记本信号解释笔记本信号解释EDIDDATA EDIDCLK 这个二是屏信息传输信号 LVDS_BLON 背光开启 DISP_ON 开启屏供电的PWM_VADJ DPST_PWM 是亮度调节信号,一般是 2V-3.3VFIC MR040TU9(37) BIN1 这个是电池电压检测U9(45) VBATT1 电池剩余电量电压。U5(6) INOM 充电电流检测输出IN+ IN-内部应该是连一个运放.外部接法是两脚间有一精密取样电阻.有可能是接到 V+.或充电电感后面 你看精密电阻接哪.就是检测哪的电流的.INOM.是告诉 EC 当前的电流情况 我没看图.我估计是接在 V+的通过精密取样电阻两边的

2、压差.看 V+的电流输出是不是过大.是不是可以有多余电流充电SCI 是由 EC 发给南桥 SCI 信号,之后 BIOS 发 CMD 来取相应的 ID 号.ACPI SPEC 的 ACPI EMBEDDED CONTROLLER INTERFACE SPECIFICATION 有詳細的介紹。基本上 SCI event 主要是 EC 通知 host 的 event。SCI 跟 SMI 是不一樣的,當 bios 還沒切成 ACPI mode 之前 EC 只能發 SMI ,ACPI mode 發 SCI。現在的 BIOS SCI/SMI pin 可以用同一 pin 由 BIOS 自行去做動作。SMI

3、是 system management interrupt,即系统管理中断, 当系统中某个设备需要调用中断处理的时候,会发 SMI。SCI 是 system control interrupt 即系统控制中断A20GATE(A20 GATE)Super I/O 的 port92 缓存器中,SGA20 bit 若设为 1,则 A20GATE输出为 High,若设为 0,则 A20GATE 输出为 Low。 A20M#(Mask A20 地址位 20 遮蔽)A20M#讯号是由 ICH 输出至 CPU 的讯号。此讯号是让 CPU 在 Real Mode(真实模式)时仿真 8086 只有 1M Byt

4、e(1 兆字节)地址空间,当超过 1Mbyte 地址空间时 A20M#为 LOW,A20 被驱动为 0 而使地址自动折返到第一个 1M Byte 地址空间上。RCIN#(Keyboard Controller Reset Processor 键盘控制重置 CPU)RCIN#讯号是由 SuperI/O 输出至 ICH。键盘控制 SuperI/O 产生RCIN#讯号至 ICH,经由 ICH 再输出 INIT#讯号至 CPU,进而达到重置 CPU 的目的。INIT(Initialization 启始)为一由 ICH 输出至 CPU 的讯号,与 RESET 功能上非常类似,但与RESET 不同的是 C

5、PU 内部 L1 Cache 和浮点运算操作状态并没被无效化。但 TLB(地址转换参考缓存器)与 BTB(分歧地址缓存器)内数据则被无效化了。INIT 另一点与 RESET 不同的是 CPU 必须等到在指令与指令之间的空档才会被确认,而使 CPU 进入启始状态。RESET(重置)当 RESET 为”HIGH”时 CPU 内部被重置到一个已知的状态并且开始从地址 OFFFFFFFOH 读取重置后的第一个指令。CPU 内部的 TLB(地址转换参考缓存器)、BTB(分歧地址缓存器)以及 SDC(区段地址转换高速缓存)当重置发生时内部数据全部都变成无效。FERR#(Numeric Coprocesso

6、r Error 浮点运算错误)为一 CPU 输出至 ICH 的讯号。当 CPU 内部浮点运算器发生一个不可遮蔽的浮点运算错误时,FERR#被 CPU 驱动为 LOW。IGNNE#(Ignore Numeric Error 忽略数值错误)为一 ICH 输出至 CPU 的讯号。当 CPU 出现浮点运算错误时需要此讯号响应 CPU。IGNNE#为 LOW 时,CPU 会忽略任何已发生但尚未处理的不可遮蔽的浮点运算错误。但若 IGNNE#为 HIGH,又有错误存在时,若下一个浮点指令是 FINIT、FCLEX、FSAVE.等浮点指令时中之一时,CPU 会继续执行这个浮点指令但若指令不是上述指令时 CP

7、U 会停止执行而等待外部中断来处理这个错误。SMM 操作模式其功能在于提供系统设计师利用 SMM 模设计如:系统省电管理(System Power Management)或系统安全装置(System Security).等高阶系统操作管理的程序。SMI#(System Management Interrupt 系统管理中断)为一由 ICH 输出至 CPU 的讯号。当 CPU 侦测到 SMI#为 LOW 时,即进乞 SMM 模式(系统管理模式)并到 SMRAM(System Management RAM)中读取 SMI#处理程序,当 CPU 在 SMM 模式时 NMI、INTR 及 SMI#中断

8、讯号都被遮蔽掉,必需等到 CPU 执行 RSM(RESUME)指令后 SMI#、NMI及 INTR 中断讯号才会被 CPU 认可。SMIACT#(系统管理中断认可)为一由 CPU 输出至 ICH 的讯号。SMIACT#是 CPU 响应 SMI#的讯号,当 CPU 进入 SMM 模式时即会驱动 SMIACT#为 LOW,且会持续被驱动为LOW,一直等到 CPU 执行 RSM 指令而到正常模式时,才会被驱动为HIGH。INTR(Processor Interrupt 可遮蔽式中断)为一由 ICH 输出对 CPU 提出中断要求的讯号,外围设备需要处理数据时,对中断控制器提出中断要求,当 CPU 侦测

9、到 INTR 为 high 时,CPU 先完成正在执行的总线周期,然后才开始处理 INTR 中断要求。NMI(Non-Mask able Interrupt 不可遮蔽式中断)为一由 ICH 输出对 CPU 提出中断要求的讯号,CPU 处理 NMI 中断要求时并不向系统的中断控制器读取中断向量,NMI 的中断向量为 CPU内部预先设定中断向量。南桥信号描述之电源管理PLTRST# O 总复位信号: PLTRST#是 Intel? ICH9 整个平台的总复位(如:I/O、 BIOS 芯片、网卡、 北桥等等)。在加电期间及当 S/W信号通过复位控制寄存器(I/O 寄存器 CF9h)初始化一个硬复位序

10、列时 ICH9 确定 PLTRST#的状态。在 PWROK 和 VRMPWRGD 为高电平之后 ICH9 驱动 PLTRST#最少 1 毫秒是无效的。当初始化通过复位控制寄存器 (I/O 寄存器 CF9h)时 ICH9 驱动 PLTRST#至少 1 毫秒是有效的。注释: 只有 VccSus3_3 正常时 PLTRST#这个信号才起作用. THRM# I 热报警信号:激活 THRM#为低电平信号使外部硬件去产生一个 SMI#或者 SCI 信号 THRMTRIP# I 热断路信号: 当 THRMTRIP#信号为低电平型号时,从处理器发出热断路信号,ICH9 马上转换为 S5 状态。ICH9 将不等

11、待来自处理器的准予停止的信号返回便进入 S5 状态。 SLP_S3# O S3 休眠控制信号: SLP_S3# 是电源层控制。当进入S3(挂起到内存) 、S4(挂起到硬盘) 、S5(软关机)状态时这个信号关掉所有的非关键性系统电源。 SLP_S4# O S4 休眠控制信号: SLP_S4# I 是电源层控制信号. 当进入 S4(挂起到硬盘) 、S5(软关机)状态时这个信号关掉所有的非关键性系统电源。注释: 这个 Pin 脚以前常用于控制 ICH9 的 DRAM 电源循环功能. 注释:在一个系统中关于 Intel 的 AMT 的支持,这个信号常用于控制DRAM 的电源, 注释:在 M1 状态下(

12、当主机处于 S3、S4、S5 状态及可操作子系统运行状态)这个信号被强制为高电平连同 SLP_M#给 DIMM 提供充足的电源用于可操作子系统。 SLP_S5# O S5 休眠控制信号: SLP_S5# 是一个电源层控制信号.当系统进入 S5(软关机)状态时 SLP_S5# 用于关闭系统所有的非关键性电源。 SLP_M# O 可操作睡眠状态控制信号:用于电源层控制 Intel AMT 子系统。如果不存在可操作引擎固件,SLP_M#将与 SLP_S3#同步。 S4_STATE# / GPIO26 O S4 状态指针信号:当机器在 S4 或者 S5 状态下该信号为低电平有效。当机器在 S3 状态时

13、可操作性引擎强制SLP_S4#连同 SLP_S4#处于高电平,这个信号能用于其它设备了解本机的当前状态PWROK I 电源正常信号:所有电源分配总线稳定 99ms 以及 PCICLK 稳定 1ms 时,PWROK 给南桥一个有效标志。PWROK 可以异步驱动。PWROK 低电平的,南桥就会认为 PLTRST#有效。注释: 1. 在正常的三个 RTC 时钟周期里南桥使电源完全复位并生成完整的 PLTRST#信号输出,PWROK 必须是最小值处于无效状态。2. PWROK 必须无假信号,即使 RSMRST#是低电平。CLPWROK I 控制 LINK 电源正常信号:当 CLPWROK 有效时,表示

14、从电源到控制 LINK 子系统(北桥、南桥等)是稳定的以及通知南桥使CL_RST#无效直到北桥收到这个信号注释: 1. RSMRST#无效之前 CLPWROK 不许有效。2、在 PWROK 有效之后 CLPWROK 不许有效。PWRBTN# I 电源按钮:电源按钮将引起 SMI#或者 SCI 来指出系统的一个睡眠状态。如果系统已经是睡眠状态,那么这个信号将触发一个唤醒事件。如果 PWRBTN#有效时间超过 4s,不管系统在S0、S1、S3、S4 状态,这时都会无条件转换到 S5 状态。这个信号的内部有一个上拉电阻及输入端有一个内设的 16ms 防反跳的设计。RI# I 铃声提示: 这个信号是一

15、个来自 Modem 的输入信号。它允许一个唤醒事件,在电源故障的时候进行保护SYS_RESET# I 系统复位:防反跳之后这个信号强制一个内部的复位。如果 SMBus 空闲,南桥将马上复位,另外,在系统强迫一个复位之前,SYS_RESET#将等待 25ms2ms 直到 SMBus 空闲RSMRST# I 恢复常态的复位信号:这个信号用于重置供电恢复逻辑, 所有电源都有效至少 10ms 这个信号才会起作用,当解除有效后,这个信号是挂起的汇流排稳定的一个标志 LAN_RST# I LAN 复位:当这个信号有效的时候,在 LAN 内部控制器进行复位,在 LAN 的 ccLAN3_3 和 VccLAN

16、1_05 及 VccCL3_3 电源正常状态下该信号才会有效。当解除有效后,这个信号是 LAN 汇流排稳定的一个标志注释: 1. 在 RSMRST# 解除有效之前 LAN_RST# 必须是有效的。2. 在 PWROK 有效之后,LAN_RST# 必须有效。3. 在 VccLAN3_3 和 VccLAN1_05 及 VccCL3_3 电源都正常的情况下 LAN_RST#必须有效 1ms。4. 如果集成网卡不用 LAN_RST#可以把它连接到 Vss。WAKE# I PCI Express* 唤醒事件 :边带唤醒信号在 PCI Express 插槽上有部件并发出唤醒请求信号 MCH_SYNC# I 北桥同步信号:这个输入信号与 PWROK 在内部是相与的,该信号连接到北桥的 ICH_SYNC# 输出端。SUS_STAT# / LPCPD# O 挂起状态信号:该信号有效表明系统马上要进入低功率状态。它能监控这些设备以及内存从正常模式进入挂起模式,也能用于隔离其它外围设备的输出并关闭它们的电源,该信号在 LPC I/F 上调用 LPCPD#来实现的。SUSCLK O 挂起时

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 生活休闲 > 科普知识

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号