基于FPGA的多通道同步数据采集存储系统

上传人:飞*** 文档编号:40689965 上传时间:2018-05-27 格式:DOCX 页数:4 大小:89.09KB
返回 下载 相关 举报
基于FPGA的多通道同步数据采集存储系统_第1页
第1页 / 共4页
基于FPGA的多通道同步数据采集存储系统_第2页
第2页 / 共4页
基于FPGA的多通道同步数据采集存储系统_第3页
第3页 / 共4页
基于FPGA的多通道同步数据采集存储系统_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《基于FPGA的多通道同步数据采集存储系统》由会员分享,可在线阅读,更多相关《基于FPGA的多通道同步数据采集存储系统(4页珍藏版)》请在金锄头文库上搜索。

1、基于基于 FPGAFPGA 的多通道同步数据采集存储系统的多通道同步数据采集存储系统技术分类: 可编程器件 | 2010-04-28 国外电子元器件 中北大学 张会新 吴学庆 蒋绍凤 唐亮1 1 引言引言在现代信号处理系统中,多通道数据采集存储系统广泛应用于各种商用以及工业领域中,特别是在舰上系统、弹上设备及舰上部分系统中,往往产生宽带信号或上升沿下降沿较陡的模拟信号。对这样的模拟信号往往需要将其数字化后传输至计算机进行数值和频谱分析,并给出具体的分析报告。同时,这些信号往往要对一些相关信号同时测量,相关分析得到信号间的相关信息,这就需要同步采集多通道信号,并能准确无误存储。现在绝大多数采集系

2、统,只能循环采集多路信号,不能实时同步采集多通道的同一个采样点。这样不能满足对多通道信号进行相关信息的分析,而多通道同步数据采集存储系统的实现恰恰弥补了传通采集系统的不足之处。2 2 系统设计方案及硬件设计系统设计方案及硬件设计2 21 1 系统设计方案系统设计方案该系统设计主要实现多通道同步数据的采集存储。系统上电后,FPGA 主控模块控制采集模块同步采集多通道数据,把采集到的数据写到外部 FIFO 中。FIFO 半满后,FPGA 读取FIFO 中的数据写入 Flash 存储器中。该设计方案选用 FPGA 作为主模块,主要是考虑 FPGA现场可编程特性,使用灵活方便,能够降低硬件电路设计难度

3、。2 22 2 系统硬件设计系统硬件设计多通道同步数据采集存储系统结构框图如图 1 所示,主要包括以下部分:(1)多通道同步数据采集模块 选用 AD781 采样保持器完成多通道数据采样保持,满足系统要求。AD 转换器选用 16 位的 ADS8401,可提高采样精度,有利于分析采集数据。(2)大容量存储模块 采用 SUMSUNG 公司的 K9K8G08U0M 型 Flash 作为存储器,使用IDT7206 作为采集数据缓存。(3)外围电路 主要包括晶振、电压转换器 TPS70358 及输入输出接口等。其中,系统采集的重点是实现多通道数据的同步实时采集,其主要逻辑由 FPGA 主控模块控制。存储模

4、块中所采用的坏块检测技术,可提高 Flash 存储的可靠性。3 3 多通道同步数据的采集多通道同步数据的采集在执行多通道同步数据采集时,其电路如图 2 所示。其主要工作流程:多路模拟信号经运放调理电路后进入采样保持器。在每个周期的开始,FPGA 通过编程输出脉冲至采样保持器(AD781)和模拟电子开关(ADG706),也就是使用采样保持器的 S/H 控制信号进行多路同步采样(S/H=1)和保持(S/H=0),同时控制模拟开关的 A0A3 4 个选通信号,来选通相应通道。选通后的信号同时由 FPGA 的控制进入 AD 转换器(ADS8401)采集单路 16 bit 量化,最后将采集到的数据写到外

5、部 FIFO 缓存器中。也就是说,FPGA 通过编程定时逻辑送出脉冲至采样保持器对模拟输入采样,然后选择一个通道的模拟输入,完成 A/D 转换。总之FPGA 提供采样保持、多路选通和 AD 转换电路模块所需的各种状态和控制时序逻辑。多通道同步数据采集模块的程序主要采用 Verilog HDL 语言,Verilog HDL 是用于逻辑设计的硬件描述语言,并且已成为 IEEE 标准。FPGA 重点控制 Verilog HDL 程序算法的实现。程序主要包括采样率计数循环控制、各路模拟开关选通的设计,帧计数以及帧标志的循环控制。采样保持器采样保持一次,经模拟开关计数循环控制,模拟开关依次选通。选通后的

6、单路信号进行 AD 转换,转换后的数据写入外部 FIFO 中。考虑到事后数据处理等问题,所采集的数据以一定的帧格式写入 FIFO 中,每一帧数据有帧计数和帧标志。每一帧的长度以及帧标志的选择,可以根据需要灵活选定。4 4 多通道同步数据的存储多通道同步数据的存储根据系统要求,需采用 SUMSUNG 公司的 K9K8G08U0M 型 Flash 作为存储器。由于 1 G的 Flash 出厂时带有一些初始化无效块(包含一个或多个坏位的存储块),它被定义为包含一个或多个无效位的存储块,制造商不能保证这些无效块具有可靠性。由于 NAND 型 Flash存储容量较大,难免在使用过程中出现存储单元的损坏。

7、为保证写入数据的可靠性,为系统提供真实准确的参数,该系统存储模块采用的关键技术是 Flash 的坏块检测技术。系统上电后,FPGA 主控模块首先对 Flash 进行擦除操作。在擦除过程中,对每块坏块标志位进行检测,对使用过程中又出现的坏块进行标识,以便以后使用。擦除模块具体程序流程如图 3 所示。多通道同步数据采集后,数据以一定的帧格式写入 Flash。在 Flash 执行写操作时,首先检测每块的坏块标志。如果坏块标志是非 0XFF 时,该块是坏块则跳过,继续检测下一块:如果坏块标志是 0XFF 时,则读取 FIFO 中的数据,写入 Flash 中。在对 Flash 执行写操作时,严格按照 F

8、lash 的时序控制要求,以保证数据的准确写入。系统中在擦除过程中对坏块进行检测或标识,在数据写入时再读取标志进行写操作,这样能够满足系统采集速度要求。如果使用的 Flash 容量更大并且要求速度较快,这样的操作有可能不能满足系统要求。这时可以在擦除过程中,对坏块的位置进行标识并建立坏块表并随时更新。在对 Flash 进行写操作时,无需先读取坏块位置的标识。只需对坏块表使用算法进行遍历即可,这样可节约对 Flash 进行读操作的时间,提高系统存储速度。 5 5 结论结论详细介绍系统组成,其创新点在于采集模块的多通道同步性以及存储模块 Flash 的坏块检测技术。该系统已成功用于作战战场声目标识别系统中,对于其他方面的应用,此设计思想具有较强的借鉴意义。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 研究报告 > 综合/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号