频率合成器的设计与制作

上传人:第*** 文档编号:34054498 上传时间:2018-02-20 格式:DOC 页数:27 大小:646KB
返回 下载 相关 举报
频率合成器的设计与制作_第1页
第1页 / 共27页
频率合成器的设计与制作_第2页
第2页 / 共27页
频率合成器的设计与制作_第3页
第3页 / 共27页
频率合成器的设计与制作_第4页
第4页 / 共27页
频率合成器的设计与制作_第5页
第5页 / 共27页
点击查看更多>>
资源描述

《频率合成器的设计与制作》由会员分享,可在线阅读,更多相关《频率合成器的设计与制作(27页珍藏版)》请在金锄头文库上搜索。

1、1频率合成器的设计与制作这次课程设计的主要内容是频率合成器的设计与制作,首先了解什么是频率合成器。它有哪几个部分组成,哪些参数对它的技术指标有影响,然后是选择元器件,搭试电路,排版安装,测试数据,分析结果。随着通信、雷达、宇航和遥控遥测技术的不断发展,对频率源的频率稳定度、 频谱纯度、 频率范围和输出频率的个数提出越来越高的要求。为了提高 频率稳定度,经常采用晶体振荡器等方法来解决,但它不能满足频率个数多的要求,因此,目前大量采用频率合成技术。频率合成器:通过对频率进行加、减、乘、除的运算,可从一个高稳定度和高准确度的标准频率源,产生大量的具有同一稳定度和准确度的不同频率。频率合成的方法很多,

2、大致可分为直接合成法和间接合成法俩种。直接合成法是通过倍频器、分频器、混频器对频率进行加、减、乘、除运算,得到各种所需频率。直接合成法的优点是频率转换时间短,并能产生任意小的频率增量。但它也存在一些不可克服的缺点,用这种方法合成的频率范围将受到限制。更重要的是由于大量的倍频,混频等电路,就要有不少滤波电路,使合成器的设备十分复杂,而且输出端的谐波、噪声及寄生频率难以抑制。而间接合成法就是利用锁相环路的窄带跟踪特性来得到不同的频率。 频率合成器是从一个或多个参考频率中产生多种频率的器件。它在信息通信方面得到了广泛的应用,并有新的发展。2频率合成器的核心组成是锁相环路(PLL)。锁相的意义是一种相

3、位负反馈控制系统,它利用相位的稳定来实现频率锁定,即“ 锁相”。控制电路是利用反馈原理实现对自身的调节与控制。AGC、AFC、PLL 分别对 交流信号的三个参数振幅、 频率、相位进行自动控制。能 够完成两个电信号相位同步的自动控制闭环系统叫做锁相环, 简称 PLL。实现锁 相的方法称 为“锁相技术”。 锁相环路广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。这里首先对锁相环路作一个简单介绍。9.1 锁相环路的基本组成及工作原理9.1.1 锁相环路的基本组成锁相环路的基本组成框图如图 9.1.1 所示。锁相环主要由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,其

4、中, PD 和 LF 构成反馈控制器,而 VCO 就是它的控制对象。鉴相器(PD )实现相位差电压的转换。将鉴相器替代 AFC 系统中的鉴频器就得到锁相环路的方框图。鉴相器(鉴相器)(PD )、压控振荡器(VCO)。低通滤波器三部分组成,如图 1 所示。 图 1 3图 9.1.1 锁相环路的基本组成框图压控振荡器的输出 Uo 接至鉴相器的一个输入端,其 输出频率的高低由低通滤波器上建立起来的平均电压 Ud 大小决定。施加于 鉴相器另一个输入端的外部输入信号 Ui 与来自压控振荡器的输出信号Uo 相比较,比 较结果产生的 误差输出电压 Ud 正比于 Ui 和 Uo 两个信号的相位差,经过低通滤波

5、器滤除高频分量后,取出其中缓慢变化的直流或低频电压分量 uc(t)作为控制电压。 显然,平均值电压 uc(t)将随着相位差的变化作相应的变化。而 uc(t)加到 VCO 的控制输入端,从而控制 VCO 的振荡频 率,朝着减小 VCO 输出频率和输入频率之差的方向变化,于是 uo(t)与 ui(t)的相位差不断减小,最 终可能等于某一较小的恒定值,即二者的相位被“锁定”。容易理解,当相位被锁定后,输入信号 频率 i 与输 出信号频率o 必然相等。两相位差保持恒定(即同步)称作相位锁定。注意:环路锁定后, 相位 差 不可能为零,否则就没有控制量。 下面通过电路仿真来讨论锁相环路的各部分工作原理。1

6、鉴相器(PD )鉴相器:用来检测输出信号 uo(t)与输入信号 ui(t)之间的相位差,并转化为误差电压 ud(t)。有两个输入一个是环路的输入信号 ui(t),另一个是 VCO 的输出信号 uo(t)4一个输出是与输入信号 ui(t)相位差成比例的误差电压 ud(t)举例:用模拟乘法器来实现鉴相器的功能。可设输出电压和输入电压分别为uo(t)=Uomcosotui(t)=Uimsinit +ud(t)=K uo(t) ui(t)=K Uomcoso t Uimsinit =1/2 K UomUimsin(o+i )t + sin(i - o)t第一项为高步分量,不能通过低通滤波器则 ud(t

7、)= 1/2 K UomUim sin(i - o )t令(i - o )t=e(t) kd=1/2 K UomUim 为鉴相灵敏度。则 ud(t) = kd sine(t)鉴相特性如下图:由于模拟乘法器构成的鉴相器的 ud 与e 的关系是正弦型的,所以这种鉴相器又称为正弦型鉴相器。在实际工作中,e 很小,当 e300 时sine=ee(t)ud(t)5则 ud(t) = kde(t)鉴相器输出电压 ud 与两输入信号之间的相位差e 有关,且当e约在-300 到 300 范围内,ud 和e 的关系才近似为线性的, 2环路滤波器(LF )环路滤波器是一个低通滤波器,它对环路的正常工作有重大影响,

8、因此它也是锁相环路中的一个基本环节。图 9.1.3 所示为一简单 RC低通滤波器。环路滤波器的作用是把鉴相器输出电压中的高频分量及干扰杂波抑制掉,而让鉴相器输出电压中的低频分量或直流分量通过。图 9.1.4 所示电路为较常用的滤波器,一般 R2 R1,其作用是减少高频信号的衰减,从而提高锁相环路的捕捉和跟踪(频率)范围,但抗高频干扰的性能下降。此类滤波器也称为比例积分滤波器。R1CR2In OutR1CR2InOut123(a) (b)比例积分滤波器6(a)无源比例 积分滤波器 (b)有源比例积分滤波器3压控振荡器(VCO )压控振荡器是瞬时角频率受控制电压控制的一种振荡器,实际上是一种电压-

9、 频率变换器。压控振荡器的电路形式很多,图所示电路为用变容二极管 D1 的电容 Cj 来调节振荡器的 频率的电路,这是一种简单的压控振荡器。Q12N3393L1 10mHR1 33kOhmR2 5.1kOhmC1 500pFC2500pFC3100pFC410nF R31kOhm12VVCCA B TGXSC2R4100kOhm Uc2V31D1 ZC836AL2 40uHR5 10kOhmC5 50pF压控振荡器的仿真压控振荡器振荡频率的变化量fv 与控制电压uC 有关,且从总体上看, fv 与 uC 的关系近似为线性的。以上说明的是环路滤波器的输出电压是怎样改变压控振荡器角频率(v=2 f

10、v)的。在锁 相环路中,改变的振荡角频率还要送回到鉴相器中去比较。 对鉴相器来说,直接起作用的是瞬时相位,而不是电压或频率。但是,瞬时角 频率的变化必然引起瞬时相位的变化,它们之7间的关系是 dtuKtdtt )()()(c0v故压控振荡器的输出电压 uv(t)以 0(t) 为参考的瞬 时相位为tut)()(c0v9.1.2 锁相环路的基本特性1捕捉与锁定特性环路捕捉过程:由于自身的调节作用,锁相环路由起始的失锁进入锁定的过程。捕捉带:环路能够由失锁进入锁定所允许的最大固有频差,称为环路的捕捉带,用 fP 表示。讨论:当环路未加输入信号,VCO 振荡频率 为固有振荡频率r环路加输入信号的频率为

11、i=i - r有三种情况 (1)当 较 小,即 i 与 r 接近, 在 LF 通频带范围之内-uc(t)控制 VCO 的 O使O i 并且保持一小剩余相差(2)当 很大,在 LF 通频带范围外,衰减很大,不能通过LF,VCO 没有控制电压,则 VCO 输出仍为 r, r i 环路不能锁定。(3)当 较 大,但仍小于捕捉 带,ud 受到较大衰减,仍有输出,使 VCO 的 O 变化,接近 i 经过一定时间后锁定(反馈和控制),捕8捉时间较长。可以看出,当 P 时,环路将不能锁定。捕捉带与环路滤波器及 VCO 的控制范围 有关。 捕捉带P 的测定:使 fi 很小 时,环路失锁,增加信号发生器的频率,

12、使环路锁定,这时信号发生器的频率为 fimin,继续增加信号发生器的频率,使环路失锁,再减小信号发生器的频率,使环路锁定,这时信号发生器的频率为 fimax,则 fP=fimax-fimin。2自动跟踪过程当锁相环路处于锁定状态时,v =i。此时 ,若 i 在一定的范围内变化,v 便跟随变化,并始终基本保持v =i ,这一过程称为跟踪。同步带:环路能维持自动跟踪特性的最大固有频差称为同步带。用 fH 表示。当 f0fH 时,环路将不能跟踪。一般有fHfP。由于锁相环路具有自动跟踪特性,所以它相当于一高频窄带滤波器,不但能滤除噪声和干扰,而且能跟踪输入信号的载频变化,可以从有噪声背景的输入已调波

13、信号中提取出纯净的载波。9.2 数字式锁相环路 CD4046 简介模拟锁相环路适合于工作频率较高、频率变化范围较小的情况,因为若工作频率太低, 则滤波器不能有效分离差频与和频信号、以及9高次谐波信号;同时由于正弦型鉴相器的线性动态范围较小,若频率变化范围较大,则鉴相器不能产生有效的跟踪信号,从而无法实现锁相环路的锁定。锁相环路中若鉴相器采用数字式鉴相器,则称为数字式锁相环路。数字式锁相环路的工作频率范围宽,若其 VCO 采用 RC 型振荡器,则工作频率最低可达几 HZ 以下。常用的数字式锁相环路有 CD4046、MC145152、MC145156 等。下面对 CD4046 作一个简单介绍。CD

14、4046 是通用的 CMOS 锁相环集成电路,属于低 频锁相环路。其特点是电源电压范围宽(为 3V18V),输入阻抗高(约 100M),动态功耗小,在中心频率 f0 为 10kHz 下功耗仅为 600W,属微功耗器件。图 2 是 CD4046 的引脚排列,采用 16 脚双列直插式,各引脚功能如下:图 9.2.1 所示为 CD4046 的内部功能框图和构成锁相频率合成器时的外围元件连接图。芯片内含有一个低功耗、高线性 VCO,两个工作方式不同的鉴相器 PDI 和 PDII,A1 为 PDI 和 PDII 的公用输入基准信号放大器,源跟随器 A2 与 VCO 输入端相连是专门作 FM 解调输出之用

15、的,此外还有一个 6V 左右的齐纳稳压 管。5 脚为 VCO 禁止端,高 电平时 VCO 停振。CD4046 的 1 脚为锁定指示,高电平表示环路锁定。2 脚鉴相器的输出端。3 脚比 较信号输入端。4 脚压控振荡器输出端。5 脚禁止端,高电平时禁止,低 电平时允许压控振荡器工作。6、7 脚外接振荡电容。108、16 脚电源的地和正端。9 脚压控振荡器的控制端。10 脚解调输出端,用于 FM 解调。 11、12 脚外接振荡电阻。13 脚鉴相器的输出端。14 脚信号输入端。15 脚内部独立的齐纳稳压管负极。图 9.2.1 CD4046 的内部组成框图是 CD4046 内部电原理框图,主要由鉴相器、压控振荡器(VCO)、线性放大器、源跟随器、整形 电路等部分构成。 鉴相器采用数字逻辑异或门结构,当两个输人端信号 Ui、Uo 的电平状态相异时(即一个高电平,一个 为低电平),输出端信号 U为高电平;反之,Ui、Uo 电平状 态相同时(即两个均 为高,或均 为低电平),U 输出为低电平。由于 CMOS 门输出电平在 0VDD 之间变化。所以只要用简单的积分电路就可以取出平均电平,因而使锁项环路的捕捉范围加大。该鉴相器主要 应用在调频波的解调电路中。从鉴相器的输入和输出信号的波形(如图 4 所示)可知,其输出信号的频率等于输入信号11频率的两倍,并

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 解决方案

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号