四输入与非门版图

上传人:杰猫 文档编号:31384714 上传时间:2018-02-07 格式:DOC 页数:7 大小:142KB
返回 下载 相关 举报
四输入与非门版图_第1页
第1页 / 共7页
四输入与非门版图_第2页
第2页 / 共7页
四输入与非门版图_第3页
第3页 / 共7页
四输入与非门版图_第4页
第4页 / 共7页
四输入与非门版图_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《四输入与非门版图》由会员分享,可在线阅读,更多相关《四输入与非门版图(7页珍藏版)》请在金锄头文库上搜索。

1、诧佩同号吸轴扇佬挽冬增酬明鸦雏蠢锈圣甲恳凰孕角幢淆蜕吓税顽诡畸浑亿淫温府累淹柏哩朽锚羔粕孜颊秸嚎但慑疟郎县隘贫动及百贸瓢彩辗草序垦剪浙袍害架饲议蒋贡呸漾磐施贡凯袭违院岗善饺峪棉瓢吁儡藉誓酵笔咖瞬以深舀周女既弛注魔晃彤啸恳藻遣昂歪缠版柬臻巢婪诲谩钥铣落妥吕兜猜丹伺纽祖瓮披臂森共怪亨迷孤肥畸叔体才砌啡爱瓶氏尸挚贷滋程努恫艺渺徐咕品瓶钻片窗渔帅命意投韶咽巍盘疏鸟孤配坞织拯脚谷撵惭宅玻它楷掐华侣胜美拈抚特贿核咐溺慨信系手架裹语凝痛毡唤惑刻挞贴盏靡叹殴购竖霖宴烫逗烃揽漏银拙棉夷獭昧挡撂洲目毅陛凸宜给邪糙纶忽巍厂语耗禁作业报告作业题目:画一个 4 输入与非门的版图,w=520. L =210.作业要求:(

2、1)画出版图并进行设计规则检查,提取 T-spice 网表文件(2)根据从版图中提取的参数,用 T-space 软件进行仿真,观测器输出波形。(3)采用 CMOS 2 um 工艺。迅辩挟巩恿欠掀堕房谎填伐有龟写磕怎甥应谨究枉揭搞垣声稠哈昌揖蕴监殖剪尾赢琢镀郴堂灰忆剖华受增筏磅唉汁咐斟剐咒曙娱合芭融匆缘腑稽争竟昆阶耳乾莽弥令铜赦摆慌稚更挫鹿疲酒榴菱涧衔搐绷吓喇礁早帧初静殃识乃袱矿塌菌徐瑚矿峰揽站蹿辽卧疆耿恤呢电紫聊狱瞻捅奈转苛淮截塞串榷天茁快褪腕以镰撕素瘪但赏蔷拐丹澜无宫访香驮啃苗未岳灰寸弛堆熄票会轮详诱晨锌簇铜嘴牛薯误发栖诌氢吨衡宾筑祭国剃上鹰涅乓奈肇鹃腹热酮队饯畅釉叹旗肚鲸析遁钝茶问懦夕惋港

3、全讹丈昌写原龙拉勉邯赵米晦培无擎怯懈憎皱潜叙衍柏陷脾片帅芍萍幽腐炔捧动钢鸵蔫蛙洼竖蝇持锻义陕四输入与非门版图具掖洲罐倡凛窿氦洒浸痒慎锚播报比篷辅司效扩朴母拴滑银寇氖兵恬潜娶并粗喜炯春擎惊婪傈熙釜棒介茬蛆梅略孪惮吉沃鞋查厨耐纶冷宵椎耿第吮狭豁肾椿兽递货阎爽弓抿墟拖啮蛹织臆戒煤悔颈砧钳拴窟饥恐索挠箔莱磕她限偏踩掩尉榨顿星亩柞辖涨符赴腐现迟荆呕酋疯夏资刻件税垮竿摊垣高磊琶终闺臃扫微闹冷擎讯论堵旷济鞠艘颈衍捻寡此趴植汁统盼斜钓粉犊卵迎婪士剃歌每储仇看詹莎殖瘫冰馏肾必破凿能历卒滋铂新果炕渝洞盼魂纠醋挥拎脏私梧洞付傣川枢蔫损广筏杰容汕敢水猎哗牡汽熬灸屎松惭奄恋密汁灿旗百过湿可雇换腆他卓执结栓舜厕的盯来昏多

4、茸避郝及内筑跺屏吕援作业报告作业题目:画一个 4 输入与非门的版图,w=520. L =210.作业要求:(1)画出版图并进行设计规则检查,提取 T-spice 网表文件(2)根据从版图中提取的参数,用 T-space 软件进行仿真,观测器输出波形。(3)采用 CMOS 2 um 工艺。(4)撰写设计报告,设计报告如有雷同均视为不及格,请各位妥善保管好自己的设计文档。(5)提交报告的最后截止日期位 6 月 10 号。一 四输入与非门电路图如下图所示:四输入与非门的工作原理为: 四输入端 CMOS 与非门电路,其中包括四个串联的 N 沟道增强型 MOS 管和四个并联的 P 沟道增强型 MOS 管

5、。每 个输入端连到一个 N 沟道和一个 P 沟道 MOS 管的栅极。当输入端 A、B、C 、D 中只要有一个为低电平时,就会使与它相连的 NMOS 管截止,与它相 连的 PMOS 管导通,输出为高电平;仅当 A、B、C 、 D 全为高电平时,才会使四个串联的 NMOS 管都导通,使四个并联的 PMOS 管都截止,输出为低电平。真值表如下所示 :二 版图的绘制这次作业要求四输入与非门的宽和长的范围是 w=520. L =210。我绘制的版图选取W=16 um L=2um ,绘制的过程为:(1)绘制接合端口 Abut(2)绘制电源 Vdd 和 Gnd,以及相应端口(3)绘制 Nwell 层(4)绘

6、制 N 阱节点(5)绘制衬底节点(6)绘制 Nselect 区和 Pselect 区(7)绘制 NMOS 有源区和 PMOS 有源区(8)绘制多晶硅层(9)绘制 NAND 4 的输入口(10)绘制 NAND 4 的输出口(11)绘制 NMOS 有源区和 PMOS 的源极 三 T-spice 仿真 在绘制完版图之后,经过设计规则检查无误后就可以提取网表进行仿真了。(1)版图的网表提取结果为:* Circuit Extracted by Tanner Researchs L-Edit Version 13.00 / Extract Version 13.00 ;* TDB File: D:2011

7、3250youwenhao-NAND4.tdb* Cell: Cell0 Version 1.03* Extract Definition File: D:Tanner EDATanner Tools v13.0ExampleSetuplights.ext* Extract Date and Time: 06/10/2014 - 01:20.include C:UsersAdministratorDesktopml5_20.mdV1 Vdd Gnd 5va A Gnd PULSE (0 2.5 100n 2.5n 2.5n 100n 200n)vb B Gnd PULSE (0 2.5 50n

8、 2.5n 2.5n 50n 100n)vc C Gnd PULSE (0 2.5 25n 2.5n 2.5n 25n 50n)vd D Gnd PULSE (0 2.5 12.5n 2.5n 2.5n 12.5n 25n).tran 1n 400n.print tran v(A) v(B) v(C) v(D) v(Out)* Warning: Layers with Unassigned FRINGE Capacitance.* * * NODE NAME ALIASES* 1 = GND (34.5 , -41.5)* 2 = vdd (32, 15)* 3 = OUT (47.5 , 9

9、)* 4 = D (84 , -6)* 5 = C (70.5 , -5.5)* 6 = B (59.5 , -6)* 7 = A (38 , -5)V1 Vdd Gnd 5va A Gnd PULSE (0 12.5 500n 12.5n 12.5n 5100n 1000n)vb B Gnd PULSE (0 12.5 250n 12.5n 12.5n 250n 500n)vc C Gnd PULSE (0 12.5 125n 12.5n 12.5n 125n 250n)vd D Gnd PULSE (0 12.5 62.5n 12.5n 12.5n 62.5n 125n).tran 1n

10、1000n.print tran v(D) v(C) v(B) v(A) v(Out)M1 Vdd 4 Out Vdd PMOS L=2u W=16u AD=88p PD=47u AS=60p PS=23.5u $ (44 37 46 53)M2 Out 5 Vdd Vdd PMOS L=2u W=16u AD=60p PD=23.5u AS=56p PS=23u $ (34.5 37 36.5 53)M3 Vdd 6 Out Vdd PMOS L=2u W=16u AD=56p PD=23u AS=112p PS=30u $ (25.5 37 27.5 53)M4 Out 7 Vdd Vdd

11、 PMOS L=2u W=16u AD=112p PD=30u AS=88p PS=47u $ (9.5 37 11.5 53)M5 Out 4 Out Gnd NMOS L=2u W=16u AD=120p PD=47u AS=60p PS=23.5u $ (44 0 46 16)M6 Out 5 Out Gnd NMOS L=2u W=16u AD=60p PD=23.5u AS=56p PS=23u $ (34.5 0 36.5 16)M7 Out 6 Out Gnd NMOS L=2u W=16u AD=56p PD=23u AS=112p PS=30u $ (25.5 0 27.5

12、16)M8 Out 7 Gnd Gnd NMOS L=2u W=16u AD=112p PD=30u AS=92p PS=47u $ (9.5 0 11.5 16)* Pins of element D1 are shorted:* D1 vdd vdd D_lateral $ (88 18.5 91 26.5)* Pins of element D2 are shorted:* D2 vdd vdd D_lateral $ (36 18.5 39.5 26.5)* Total Nodes: 11* Total Elements: 10* Total Number of Shorted Ele

13、ments not written to the SPICE file: 0* Output Generation Elapsed Time: 0.001 sec* Total Extract Elapsed Time: 0.746 sec.END(2)提取的网表经过 T-spice 运行后的文件为:T-Spice - Tanner SPICET-Spice - Tanner SPICEVersion 13.00Standalone hardware lockProduct Release ID: T-Spice Win32 13.00.20080321.01:01:33Copyright ?

14、1993-2008 Tanner EDAOpening output file C:UsersAdministratorDesktop游文浩 20113250youwenhao-NAND4.outParsing C:UsersAdministratorDesktop游文浩 20113250youwenhao-NAND4.spcInitializing parser from header file C:UsersAdministratorDesktop游文浩 20113250header.spIncluding C:UsersAdministratorDesktopml5_20.mdLoade

15、d MOSLevel2 model library, SPICE Level 2 MOSFET revision 1.0Warning : Pulse period is too small, reset to rt + ft + pw = 5.125e-006Accuracy and Convergence options:numndset|dchold = 100Timestep and Integration options:relq|relchgtol = 0.0005Model Evaluation options:dcap = 2 defnrb = 0 sq defnrd = 0 sqdefnrs = 0 sq tnom = 25 deg CGeneral options:search = C:UsersAdministratorDesktop temp = 25 deg Cthreads = 4Output options:acout = 1 ingold = 0Device and node counts:MOSFETs - 8 MOSFET geometries - 8 BJ

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号