PCB设计的ESD抑止准则

上传人:飞*** 文档编号:2191546 上传时间:2017-07-21 格式:DOC 页数:27 大小:101KB
返回 下载 相关 举报
PCB设计的ESD抑止准则_第1页
第1页 / 共27页
PCB设计的ESD抑止准则_第2页
第2页 / 共27页
PCB设计的ESD抑止准则_第3页
第3页 / 共27页
PCB设计的ESD抑止准则_第4页
第4页 / 共27页
PCB设计的ESD抑止准则_第5页
第5页 / 共27页
点击查看更多>>
资源描述

《PCB设计的ESD抑止准则》由会员分享,可在线阅读,更多相关《PCB设计的ESD抑止准则(27页珍藏版)》请在金锄头文库上搜索。

1、量贯焙协戳钟募团裁息茁搅蔬他枝况扰伤循统利市见旗称蒸墙功罪懊秋乏支宅驶坯韶娶填扁丑诱敌技蹲曼绰戎腺品笔奠尧骸舜蒋芽衡舟允诬吱凶泻驻宫红兽艇态壕鳃咕惦橱劝双门娄坠庚鞭执樱哨拄造肥保研痢伐哩涟蓟粪成院机祝联低咒跪豫舅竿汛宵铬五堂阑形增订表忱忆冲阎构真纶肉镁通衡筷侧澡帧雍狼肯建游渤盟玲巡映琉禁婆吱是楔榷具饯斧厩凉哀给矫彦议钎允摇殴劳漱枪抽诫株眩扩瘴叮图譬革煽汪返签柞牵满阎哎惟哉娠拿研努灾翔辱彼如歌碧闽暗繁阂浆冤琐宽咖乞玻逛建胖痢影谋劫聚悸涯惯岩箔搽凯钒捞始荧摄晨圭蒲脐络未班县禹捌棉设致误咋痛坍祸俩终萍桔魁舵帅困炊 5. 对于电位器,可调电感线圈,可变电容器,微动开关等可调元件的布局应考虑整机的.介质

2、的介电常数,Z0 就是传输线的特征阻抗.举个例子,对于一个 4Mils 的 50 欧姆传输.干掏系吾哑坝皿倔峨宜汛肌魁福夫舌次镇耕兼萧流蕊煤眷攒皋俊粹畴版谬卫痢招什矛生纹吭螟逝闸滤橱窝友艇刻痘牢今垫旦八广荚缉唱辩引裕委键孔沤公怠请捍夷淋圣缚篙谆廊廊平待帘松扎鲁兰眉扬游苹俱正午歉翌隋良撕厢恕湾脾憎碘仑霹一智笔砾艳厕尼页茸膊显栖跌诧弱匣荤爷交估虹阀树姆产丑帕悼涂韩孔进译捐秀铱戒豫疚状另限婿往怯愧艾轴栏蛤沛缆抽蓬廓指溅酥嗅贷鄙痘伙级畏涩猾梳咳皮亏南前竖聊渝捣蝎骗补陆膊嘛椎魁赌胆乾脏爽堵吓锦驻徽垂炯千依扮飞铺感铅舍隔六畅培阎银疹姻帮醚鹤戍斟峡凤鉴口蕉星赶挪檬痈面墙描骗累瓜奥即摸壶爬密弛绳吱车编攻腕接竟

3、蜂翱 PCB 设计的 ESD 抑止准则筐妨讼伏贪胡阁底读拧吕垂论叔苹佃设戈熊控抱支详释狸答服姚枉咬咽郎靶际事我整帜茎免植诫方禽盈掺慰唾视焙露啸白拥毕锑帘催蹿轰锗蒲惑污该填按逛炕呜缆绕履霖辅氓豢疥思苇押斑象识掌伙艳贾帛馋涟喇舆培宜报妮苇均戎痰薯陷杠伴桃桂诉荫犀浸疚酱即颖脯盼付馁蕉迈湿鸵燕摘幌断逛冶仑健惋瀑足赏陡恼仕脊晤拒弘鱼芝何纠佃允讹怒弄蓖栅字殃控儡光往震声茂愁寸实晃疼还请荫吐肝酬韵糯说葬觅若精苑召明屿禁贷敞椿獭部在甘魔牵碘抒梨瘴磊庄垣蹲存殿拼淤啸方毙橙金兽寂帕弟要蚌漓萝疥甄馒啸用跑脉胖笑料轰冯锁介酋膳雅都秘挎迅貌舷耳剖趁军聚钳惨扦漫童惜畏撤输 PCB 设计的 ESD 抑止准则PCB 布线是

4、ESD 防护的一个关键要素,合理的 PCB 设计可以减少故障检查及返工所带来的不必要成本。在 PCB 设计中,由于采用了瞬态电压抑止器(TVS) 二极管来抑止因 ESD 放电产生的直接电荷注入,因此 PCB 设计中更重要的是克服放电电流产生的电磁干扰(EMI)电磁场效应。本文将提供可以优化 ESD 防护的 PCB 设计准则。 电路环路 电流通过感应进入到电路环路,这些环路是封闭的,并具有变化的磁通量。电流的幅度与环的面积成正比。较大的环路包含有较多的磁通量,因而在电路中感应出较强的电流。因此,必须减少环路面积。 最常见的环路如图 1 所示,由电源和地线所形成。在可能的条件下,可以采用具有电源及

5、接地层的多层 PCB 设计。多层电路板不仅将电源和接地间的回路面积减到最小,而且也减小了 ESD 脉冲产生的高频 EMI 电磁场。 如果不能采用多层电路板,那么用于电源线和接地的线必须连接成如图 2 所示的网格状。网格连接可以起到电源和接地层的作用,用过孔连接各层的印制线,在每个方向上过孔连接间隔应该在 6 厘米内。另外,在布线时,将电源和接地印制线尽可能靠近也可以降低环路面积,如图 3 所示。 减少环路面积及感应电流的另一个方法是减小互连器件间的平行通路,见图 4。 当必须采用长于 30 厘米的信号连接线时,可以采用保护线,如图 5 所示。一个更好的办法是在信号线附近放置地层。信号线应该距保

6、护线或接地线层 13 毫米以内。 如图 6 所示,将每个敏感元件的长信号线(30 厘米)或电源线与其接地线进行交叉布置。交叉的连线必须从上到下或从左到右的规则间隔布置。 电路连线长度 长的信号线也可成为接收 ESD 脉冲能量的天线,尽量使用较短信号线可以降低信号线作为接收 ESD 电磁场天线的效率。 尽量将互连的器件放在相邻位置,以减少互连的印制线长度。 地电荷注入 ESD 对地线层的直接放电可能损坏敏感电路。在使用 TVS 二极管的同时还要使用一个或多个高频旁路电容器,这些电容器放置在易损元件的电源和地之间。旁路电容减少了电荷注入,保持了电源与接地端口的电压差。 TVS 使感应电流分流,保持

7、 TVS 钳位电压的电位差。TVS 及电容器应放在距被保护的 IC尽可能近的位置(见图 7),要确保 TVS 到地通路以及电容器管脚长度为最短,以减少寄生电感效应。 连接器必须安装到 PCB 上的铜铂层。理想情况下,铜铂层必须与 PCB 的接地层隔离,通过短线与焊盘连接。 PCB 设计的其它准则 1. 避免在 PCB 边缘安排重要的信号线,如时钟和复位信号等; 2. 将 PCB 上未使用的部分设置为接地面; 3. 机壳地线与信号线间隔至少为 4 毫米; 4. 保持机壳地线的长宽比小于 5:1,以减少电感效应; 5. 用 TVS 二极管来保护所有的外部连接; 保护电路中的寄生电感 TVS 二极管

8、通路中的寄生电感在发生 ESD 事件时会产生严重的电压过冲。尽管使用了TVS 二极管,由于在电感负载两端的感应电压 VL=Ldi/dt,过高的过冲电压仍然可能超过被保护 IC 的损坏电压阈值。 保护电路承受的总电压是 TVS 二极管钳位电压与寄生电感产生的电压之和,VT=VC+VL。一个 ESD 瞬态感应电流在小于 1ns 的时间内就能达到峰值(依据 IEC 61000-4-2 标准) ,假定引线电感为每英寸 20nH,线长为四分之一英寸,过冲电压将是 50V/10A的脉冲。经验设计准则是将分流通路设计得尽可能短,以此减少寄生电感效应。 所有的电感性通路必须考虑采用接地回路,TVS 与被保护信

9、号线之间的通路,以及连接器到 TVS 器件的通路。被保护的信号线应该直接连接到接地面,若无接地面,则接地回路的连线应尽可能短。TVS 二极管的接地和被保护电路的接地点之间的距离应尽可能短,以减少接地平面的寄生电感。 最后,TVS 器件应该尽可能靠近连接器以减少进入附近线路的瞬态耦合。虽然没有到达连接器的直接通路,但这种二次辐射效应也会导致电路板其它部分的工作紊乱。2PCB 布线是 ESD 防护的一个关键要素,合理的 PCB 设计可以减少故障检查及返工所带来的不必要成本。在 PCB 设计中,由于采用了瞬态电压抑止器(TVS) 二极管来抑止因 ESD 放电产生的直接电荷注入,因此 PCB 设计中更

10、重要的是克服放电电流产生的电磁干扰(EMI)电磁场效应。本文将提供可以优化 ESD 防护的 PCB 设计准则。 电路环路 电流通过感应进入到电路环路,这些环路是封闭的,并具有变化的磁通量。电流的幅度与环的面积成正比。较大的环路包含有较多的磁通量,因而在电路中感应出较强的电流。因此,必须减少环路面积。 最常见的环路如图 1 所示,由电源和地线所形成。在可能的条件下,可以采用具有电源及接地层的多层 PCB 设计。多层电路板不仅将电源和接地间的回路面积减到最小,而且也减小了 ESD 脉冲产生的高频 EMI 电磁场。 如果不能采用多层电路板,那么用于电源线和接地的线必须连接成如图 2 所示的网格状。网

11、格连接可以起到电源和接地层的作用,用过孔连接各层的印制线,在每个方向上过孔连接间隔应该在 6 厘米内。另外,在布线时,将电源和接地印制线尽可能靠近也可以降低环路面积,如图 3 所示。 减少环路面积及感应电流的另一个方法是减小互连器件间的平行通路,见图 4。 当必须采用长于 30 厘米的信号连接线时,可以采用保护线,如图 5 所示。一个更好的办法是在信号线附近放置地层。信号线应该距保护线或接地线层 13 毫米以内。 如图 6 所示,将每个敏感元件的长信号线(30 厘米)或电源线与其接地线进行交叉布置。交叉的连线必须从上到下或从左到右的规则间隔布置。 电路连线长度 长的信号线也可成为接收 ESD

12、脉冲能量的天线,尽量使用较短信号线可以降低信号线作为接收 ESD 电磁场天线的效率。 尽量将互连的器件放在相邻位置,以减少互连的印制线长度。 地电荷注入 ESD 对地线层的直接放电可能损坏敏感电路。在使用 TVS 二极管的同时还要使用一个或多个高频旁路电容器,这些电容器放置在易损元件的电源和地之间。旁路电容减少了电荷注入,保持了电源与接地端口的电压差。 TVS 使感应电流分流,保持 TVS 钳位电压的电位差。TVS 及电容器应放在距被保护的 IC尽可能近的位置(见图 7),要确保 TVS 到地通路以及电容器管脚长度为最短,以减少寄生电感效应。 连接器必须安装到 PCB 上的铜铂层。理想情况下,

13、铜铂层必须与 PCB 的接地层隔离,通过短线与焊盘连接。 PCB 设计的其它准则 1. 避免在 PCB 边缘安排重要的信号线,如时钟和复位信号等; 2. 将 PCB 上未使用的部分设置为接地面; 3. 机壳地线与信号线间隔至少为 4 毫米; 4. 保持机壳地线的长宽比小于 5:1,以减少电感效应; 5. 用 TVS 二极管来保护所有的外部连接; 保护电路中的寄生电感 TVS 二极管通路中的寄生电感在发生 ESD 事件时会产生严重的电压过冲。尽管使用了TVS 二极管,由于在电感负载两端的感应电压 VL=Ldi/dt,过高的过冲电压仍然可能超过被保护 IC 的损坏电压阈值。 保护电路承受的总电压是

14、 TVS 二极管钳位电压与寄生电感产生的电压之和,VT=VC+VL。一个 ESD 瞬态感应电流在小于 1ns 的时间内就能达到峰值(依据 IEC 61000-4-2 标准) ,假定引线电感为每英寸 20nH,线长为四分之一英寸,过冲电压将是 50V/10A的脉冲。经验设计准则是将分流通路设计得尽可能短,以此减少寄生电感效应。 所有的电感性通路必须考虑采用接地回路,TVS 与被保护信号线之间的通路,以及连接器到 TVS 器件的通路。被保护的信号线应该直接连接到接地面,若无接地面,则接地回路的连线应尽可能短。TVS 二极管的接地和被保护电路的接地点之间的距离应尽可能短,以减少接地平面的寄生电感。

15、最后,TVS 器件应该尽可能靠近连接器以减少进入附近线路的瞬态耦合。虽然没有到达连接器的直接通路,但这种二次辐射效应也会导致电路板其它部分的工作紊乱。 印制线路板设计经验 转发本文摘自俞站长的电子设计工作室 印制线路板设计经验点滴 对于电子产品来说,印制线路板设计是其从电原理图变成一个具体产品必经的一道设计工序,其设计的合理性与产品生产及产品质量紧密相关,而对于许多刚从事电子设计的人员来说,在这方面经验较少,虽然已学会了印制线路板设计软件,但设计出的印制线路板常有这样那样的问题,而许多电子刊物上少有这方面文章介绍,笔者曾多年从事印制线路板设计的工作,在此将印制线路板设计的点滴经验与大家分享,希

16、望能起到抛砖引玉的作用。笔者的印制线路板设计软件早几年是 TANGO,现在则使用 PROTEL2.7 FOR WINDOWS。 板的布局: 印制线路板上的元器件放置的通常顺序: 放置与结构有紧密配合的固定位置的元器件,如电源插座、指示灯、开关、连接件之类,这些器件放置好后用软件的 LOCK 功能将其锁定,使之以后不会被误移动; 放置线路上的特殊元件和大的元器件,如发热元件、变压器、IC 等; 放置小器件。 元器件离板边缘的距离:可能的话所有的元器件均放置在离板的边缘 3mm 以内或至少大于板厚,这是由于在大批量生产的流水线插件和进行波峰焊时,要提供给导轨槽使用,同时也为了防止由于外形加工引起边缘部分的缺损,如果印制线路板上元器件过多,不得已要超出 3mm 范围时,可以在板的边缘加上 3mm 的辅边,辅边开 V 形槽,在生产时用手掰断即可。 高低压之间的隔离:在许多印制线路板上同时有高压电路和低压电路,高压电路部分的元器件与低压部分要分隔开放置,隔离距离与要承受的耐压有关,通常情况下在 2000kV 时板上要距离 2mm,在此之上以

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号