DSP设计--语音压缩.doc

上传人:bao****ty 文档编号:144605848 上传时间:2020-09-11 格式:DOC 页数:23 大小:428KB
返回 下载 相关 举报
DSP设计--语音压缩.doc_第1页
第1页 / 共23页
DSP设计--语音压缩.doc_第2页
第2页 / 共23页
DSP设计--语音压缩.doc_第3页
第3页 / 共23页
DSP设计--语音压缩.doc_第4页
第4页 / 共23页
DSP设计--语音压缩.doc_第5页
第5页 / 共23页
点击查看更多>>
资源描述

《DSP设计--语音压缩.doc》由会员分享,可在线阅读,更多相关《DSP设计--语音压缩.doc(23页珍藏版)》请在金锄头文库上搜索。

1、DSP课程设计实 验 报 告语音压缩、存储与回放院(系): 设计人员: 成绩:工程设计50报告20答辩30总分评语:指导教师签字: 日期:目 录一、设计任务书3二、设计内容4三、设计方案、算法原理说明4四、程序设计、调试与结果分析9 五、设计(安装)与调试的体会20 六、参考文献23一、设计任务书语音信号是信息的重要形式, 语音信号处理有着广泛的应用领域,而语音压缩在语音信号的传输、存储等方面有非常广泛的作用,而且在通信领域中已经有较成熟的发展和广泛应用。本设计要求采用DSP及其A/D、D/A转换器进行语音信号的压缩、存储和回放。1、 设计要求及目标(1)使用DSP实现语音压缩和解压缩的基本算

2、法,算法类型自定,例如可以采用G.711、G.729等语音压缩算法。(2)采用A/D转换器从MIC输入口实时采集语音信号,进行压缩后存储到DSP的片内和片外RAM存储器中,存储时间不小于10秒。(3)存储器存满之后,使用DSP进行实时解压缩,并从SPEAKER输出口进行回放输出。(4)使用指示灯对语音存储和回放过程进行指示。2、要求完成的任务(1)编写C语言程序,并在CCS集成开发环境下调试通过。(2)实现设计所要求的各项功能。(3)按要求撰写设计报告。3、实验目的(1)建立信号处理系统的概念,学会使用DSP处理器;(2)了解DSP处理系统的关键器件的使用方法;(3)掌握DSP课程设计的基本方

3、法,巩固信号处理的基本理论知识;(4)掌握查阅有关资料和使用器件手册的基本方法,学会阅读原版英文资料;(5)掌握DSP集成开发环境的使用和调试方法;(6)掌握DSP片外资源和片上资源访问的基本方法,如存储器、定时器、McBSP、DMA、A/D和 D/A转换器等。4、设计思路 语音信号的幅度(发音强度)并非均匀分布,由于小信号占的比例比大信号大很多,因此可以进行非均匀量化。达到这一目标的基本做法是,对大信号使用大的量化间隔,而小信号则使用小的台阶。ITU-T G.711建议的PCM A律和律语音压缩标准可以分别将13比特和14比特压缩为8比特,达到语音压缩的目的。二、 设计内容1使用DSP实现语

4、音压缩和解压缩的基本算法,算法类型采用G.711的a律压扩算法,利用C语言进行算法的编程。2采用A/D转换器从MIC输入口实时采集语音信号,进行压缩后存储到DSP的片外RAM存储器中,存储时间约为10秒。3但采样数据达到规定次数后,使用DSP进行实时解压缩,经过D/A转换后从SPEAKER输出口进行回放输出。4使用DSK板的指示灯对语音存储和回放过程进行指示:循环闪烁两次:板子运行,程序开始执行LED0亮:录音(10秒钟左右)LED0灭:放音5能够利用耳机听到经压缩解压后回放的语音。三、设计方案、算法原理说明(一)设计方案要完成利用DSP进行语音压缩、存储和回放的功能,首先必须了解实验的硬件结

5、构。本次实验采用的是BJTU-DSP5502实验板,它的结构原理图如下:BJTU-DSP5502实验系统是北京交通大学电信学院电工电子教学基地自行开发的一套DSP信号处理硬件实验系统。BJTU-DSP5502实验板主要包括:u DSP芯片1枚(U1):TMS320VC5502300MHzu SDRAM 1枚(U5):2M32bit(8Mbytes) HY57V643220CTu FLASH 1枚(U4):256K16bit(512Kbytes) SST39VF400A-70u CPLD 1枚(U2):CY37064VP100u 通信接口3个:仿真器JTAG接口(J1)、连接到PC机USB接口(

6、J4)和UART接口(J2)u 信号采集和输出端口:立体音输入接口line-in(J5,直接接电脑 的语音输出端口)/麦克风输入接口(J7)/耳机音频输出接口(J6)u 扩展板接口(J9,J10) 在了解DSK板的硬件结构基础之上,便可以进行设计方案的修改和完善。针对要实现的语音压缩、存储和回放功能以及板子的硬件结构,提出以下设计方案。 首先是通过分析设计出语音的采集和回放的基本框架,从设计框架上我们可以看出DSP完成的是主要的功能,即经过A/D变换后的数字信号在DSP芯片中经过压缩和解压,最后再通过D/A变换得到音频输出信号。模拟信号源A/D转换电路DSPD/A转换电路模拟信号输出结合基本框

7、架结构,在利用C语言进行编程实现时,实现的四个主要过程包括:数据编码压缩、语音存储、数据解压缩以及语音回放。再考虑板子的初始化等因素得到以下的流程图:开始实验板初始化CODEC与McBSP1初始化与工作方式设置采集语音信号语音压缩、存储解压、回放是否结束?YN结束 (二)算法原理说明1.语音编码(1) 概念: 语音编码一般分为两类:一类是波形编码,一类是被称为“声码器技术”的编码。 PCM编码即脉冲编码调制。 波形编码的最简单形式就是脉冲编码调制(Pulse code modulation),这种方式将语音变换成与其幅度成正比的二进制序列,而二进制数值往往采用脉冲表示,并用脉冲对采样幅 度进行

8、编码,所以叫做脉冲编码调制。 脉冲编码调制没有考虑语音的性质,所以信号没有得到压缩。(2) 量化: 脉冲编码调制用同等的量化级数进行量化,即采用均匀量化,而均匀量化是基本的量化方式。但是均匀量化有缺点,在信号动态范围较大而方差较小的时候,其信噪比会下降 。 国际上有两种非均匀量化的方法:A律和u律,u律是最常用的一种。在美国,7位u律是长途电话质量的标准。 而我国采用的是A律压缩,而且有标准的A律PCM编码芯片。(3) DPCM&ADPCM:降低传输比特率的方法之一是减少编码的信息量,这要消除语音信号中的冗余度。相邻的语音样本之间存在明显的相关性,因此对相邻样本间的差信号进行编码,便可使信息量

9、得到压缩。因为差分信号比原语音信号的动态范围和平均能量都小。这种编码叫Differential PCM,简称DPCM,即差分脉冲编码调制。 ADPCM即自适应差分脉冲编码调制,是包括短时预测的编码系统。CCITT(国际电报电话咨询委员会)在1984年提出的32 kbit/s的编码器建议就是采用ADPCM作为长途传输中的国际通用语音编码方案。这种ADPCM编码方案达到64 kbit/s PCM的语音传输质量,并具有很好的抗误码性能。(4)当前压缩算法及压缩技术介绍1)压缩算法的介绍用途抽样频率(kHz)压缩标准或系统压缩技术码率(kbit/s)长途电话8G.711G.726G.728PCMADP

10、CMLD-CELP6440/32/24/1616移动电话8GSMIS54/IS95G.729RPE/LTPVSELP/QSELPCS-ACELP13.216/8/4/2/18ISDN,会议电视1G.722SB-ADPCM64/56/48VCD32/48ISO/IEC10149MPEG1192/128/962).压缩技术的介绍压缩技术a. 波形编码:直接对语音时域或频域波形样值进行编码。PCM,ADPCM,SBC,ATCb. 参数编码:对人类语音的生成模型的参数进行编码。c. 混合编码:结合波形编码和参数编码。MPLPC,RPE/LTP,CELP,VSELPd. 可变速率编码:G.727嵌入式编

11、码e. 无失真编码。霍夫曼编码f. ADPCM工作原理h. 自适应地改变量化幅值i. 确定好量化幅度的最大值和最小值2. A律编码和u律编码两个标准的压缩扩展特性曲线称为u律和A律,使CCITT提出的G.711协议PCM编码方式的一部分。两个算法使用了非线性,把量化间隔变换成人耳能检测的线性空间。A律限制采样值为12比特,A律的压缩可以按照下列公式进行定义:式中,A是压缩参数(在欧洲,A=87.6)x是需要压缩的归一化整数。两种编码相比较,A律压缩的动态范围略较小,在小信号时质量较u律差些,A律最小量化间隔是2/4096,而u律是2/8159,事实上这二者的差别是不易察觉到的。无论是A律或u律

12、,在x(信号频率)值较小时其特性都是线性的,在x值大时则呈现对数压缩特性。A律压缩:将13位(符号位+12位数据)线性语音编码压缩为8位,具体的编码原理如下表: A律扩展:将A律压缩为的8位编码还原为13位(符号位+12位数据)的线性语音编码,具体的编码原理如下表: 律压缩:将14位(符号位+13位数据) 线性语音编码压缩为8位,具体的编码原理如下表: 律扩展:将通过律压缩为的8位编码还原为14位(符号位+13位数据) 线性语音编码,具体的编码原理如下表:u律压缩就是压缩器的压缩特性具有如下关系的压缩律:式中:- 归一化的压缩器输出电压,即Y=压缩器输出电压了压缩器可能的最大输出电压 - 归一

13、化的压缩器输出电压,即x=压缩器输出电压/压缩器可能的最大输出电压 - 压扩参数,表示压缩的程度。四、 程序设计、调试与结果分析1.实验各个相关程序:用TMS320VC5502实现语音的A率压缩解压有两种方法:a、使用多通道缓冲串口(McBSP)的缩展器在多缓冲通道串口(McBSP)内部装置了硬件电路,支持A律格式缩展器,对数据进行压缩与扩展,A律缩展器允许14比特的动态范围。 首先描述一下McBSP硬件如何能够同时处理A律,如图显示的是McBSP缩展器硬件工作流程。在接受端,McBSP接收压缩的、非线性的数据然后扩展为线性数据写道CPU或DMA,在发送端,从CPU或DMA得到的线性数据在发送前必须按着A律压缩。 RSR RBR RJUST DRR接收移位寄存器接收缓冲寄存器扩展器发送移位寄存器压缩器数据发送寄存器从CPU/DMA输入数据接收寄存器调整模式控制位到CPU或DMA DLB模式非DSB模式b、用软件实现主程序的功能是从McBSP的接收通道读取A/D转换

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 其它相关文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号