南京理工大学《数字电子技术基础简明教程(第二版)》期末试卷及答案

上传人:a****c 文档编号:142530668 上传时间:2020-08-20 格式:PDF 页数:14 大小:408.15KB
返回 下载 相关 举报
南京理工大学《数字电子技术基础简明教程(第二版)》期末试卷及答案_第1页
第1页 / 共14页
南京理工大学《数字电子技术基础简明教程(第二版)》期末试卷及答案_第2页
第2页 / 共14页
亲,该文档总共14页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《南京理工大学《数字电子技术基础简明教程(第二版)》期末试卷及答案》由会员分享,可在线阅读,更多相关《南京理工大学《数字电子技术基础简明教程(第二版)》期末试卷及答案(14页珍藏版)》请在金锄头文库上搜索。

1、专业课复习资料(最新版)专业课复习资料(最新版) 封封 面面 期末试卷期末试卷 1 一客观综合题(1 分/空40 空=40 分, ) 1 逻辑函数的表达形式主要有,四种。 2完成下列的数制转换 (1) 、 (255)10=()2=()16=()8421BCD (2) 、 (3FF)16=()2=()10=()8421BCD 3使用或非门做反相器使用其他输入端应接电平、异或门做反相器使用其他输入端应 接电平。 4数字电路中,三极管通常工作在和状态。 5 常用的组合逻辑电路有、等。 6在译码器、寄存器、全加器三者中,不是组合逻辑电路的是。 7对 16 个输入信号进行编码,至少需要位二进制数码。 8

2、时序逻辑电路由和两大部分组成,常用的表示方 法有、。 93 位二进制计数器,最多能构成模值为的计数器。 10十进制计数器最高位输出的频率是输入 CP 脉冲频率的倍。 11A/D 转化过程有、四个步骤。 12若系统要求 DAC 的分辨率优于 0.025%,则至少需要位的 D/A 转换器。 13半导体存储器分为和两类。 14一个 16384 个存储单元的 ROM,每个字 8 位,它有个字,有条数 据县和条地址线。 二演算题: (5 分/题2 题=10 分) 1CACBACBAY 2Y(A,B,C,D)=m(2,6,7,8,9,10,11,13,14,15) 三分析演算题(10 分/题2 题=20

3、分) 1 逻辑电路如下图所示, 试写出逻辑表达式并化简之。 2分析下图所示电路构成了几进制的计数器,并画出状态转换图。 四应用题(10 分/题3 题=30 分) 1仅用与非门设计一个四变量表决电路。当变量 A、B、C、D 有 3 个或 3 个以上为 1 时, 输 出为 Y=1,输入为其它状态时输出 Y=0。 2电路如图所示,S 为常开按钮,C 是用来防抖动的,是分析当点击 S 时,发光二极管 LED 的发光情况。 3555 定时器应用电路如下图所示,若输入信号 uI如图(b)所示,请画出 uO的波形。 期末试卷 1 答案期末试卷 1 答案 一客观综合题(1 分/空40 空=40 分, ) 1逻

4、辑函数的表达形式主要有 函数表达式,真值表,卡诺图,逻辑图四种。 2完成下列的数制转换 (1) 、 (255)10=(1111,1111)2=(FF)16=(0010,0101,0101)8421BCD (2) 、 (3FF)16=(0011,1111,1111)2=(767)10=(0111,0110,0111)8421BCD 3使用或非门做反相器使用其他输入端应接 低 电平、异或门做反相器使用其他输入端应 接 高 电平。 4数字电路中,三极管通常工作在 截止 和 饱和 状态。 5常用的组合逻辑电路有 编码器、 译码器、 数据选择器、 数据分配器、 数值 比较器、 运算器 等。 6在译码器、

5、寄存器、全加器三者中,不是组合逻辑电路的是 寄存器 。 7对 16 个输入信号进行编码,至少需要 4 位二进制数码。 8时序逻辑电路由 组合器件(组合逻辑电路) 和 存储器件(触发器) 两大部分组成, 常用的表示方法有 逻辑方程式、 状态表、 状态(转换)图、时序图。 93 位二进制计数器,最多能构成模值为 8 的计数器。 10十进制计数器最高位输出的频率是输入 CP 脉冲频率的 1/10 倍。 11A/D 转化过程有 采样、 保持、 量化、 编码四个步骤。 12若系统要求 DAC 的分辨率优于 0.025%,则至少需要 12 位的 D/A 转换器。 13半导体存储器分为 ROM(只读存储器)

6、和 RAM(随机存取存储器)两类。 14一个 16384 个存储单元的 ROM,每个字 8 位,它有 2048(2K) 个字,有 8 条数据县 和 11 条地址线。 二演算、化简题: (5 分/题2 题=10 分) 11CACBACBAY 解:解:(过程略)(过程略)Y=A 2 Y=A 2Y(A,B,C,D)=m(2,6,7,8,9,10,11,13,14,15) 解: (过程略)解: (过程略) 三分析演算题(10 分/题2 题=20 分) 1逻辑电路如下图所示,试写出逻辑表达式并化简之。 解: (过程略)解: (过程略) 2分析下图所示电路构成了几进制的计数器,并画出状态转换图。 解: (

7、过程略) 构成了 10 进制计数器,状态图如下: 解: (过程略) 构成了 10 进制计数器,状态图如下: 四应用题(10 分/题3 题=30 分) 1仅用与非门设计一个四变量表决电路。当变量 A、B、C、D 有 3 个或 3 个以上为 1 时, 输 出为 Y=1, 输入为其它状态时输出Y=0。 解: (过程略)解: (过程略) 2电路如图所示,S 为常开按钮,C 是用来防抖动的,是分析当点击 S 时,发光二极管 LED 的发光情况。 解: (过程略) 每按一下开关,发光管的状态改变一次。 解: (过程略) 每按一下开关,发光管的状态改变一次。 3555 定时器应用电路如下图所示,若输入信号

8、uI如图(b)所示,请画出 uO的波形。 解: (过程略)解: (过程略) 期末试卷 5 一、填空:(14 分) 1. 数制转换 (DC)H = ( )D= ( )B = ( )O。 2. 有一数码 10010011,作为自然二进制数时,它相当于十进制数 ,作为 8421BCD 码时,它相当于十进制 数 。 3. 已知某函数,该函数的反函数 =( ),该函数的对偶函数 F = ( )。 4. 某函数有 n 个变量,则共有 个最小项。 5. 将一个最大幅值为 5.1V 的模拟信号转换为数字信号,要求模拟信号每变化 20mV 能使数字信号最低位 LSB 发生变化,则应选用 位 转换器。 6. 一个

9、 10248 位的 ROM,其存储容量为 。 7. 为构成 40964 片 RAM,需要 片 10241 的 RAM。 8. 在 TTL 门电路的一个输入端与地之间接一个 10KW 电阻,则相当于在该输入端输入 电平;在 CMOS 门电 路的输入端与地之间接一个 10KW 电阻,相当于在该输入端输入 电平。 二、用代数法将下列函数化简为最简与或表达式。(10 分) 1.; 2. 三、用卡诺图法化简函数,写出它们的最简与或表达式。 (10 分) 1.; 2. 四、将题图电路各输出逻辑表达式填入表 1 栏中;各门电路的名称填入表 2 栏中;若 ABCD = 1001,将各 输出值填入表 3 栏中。

10、 (14 分) 五、设计一组合逻辑电路,X 为控制端,A、B、C 为输入,F 为输出。当 X =0 时,该电路完成意见一致功 能(只有当 A、B、C 都相同时,F=1,否则为 0);当 X=1 时,该电路完成意见不一致功能。供选择的器件有: 四选一数据选择器、异或门、两输入端与非门。(12 分) 六、用一片 3 线-8 线译码器和两个四输入与非门构成一位全加器。(10 分) 七、试画出题图电路在时钟脉冲 CP、输入信号 A 作用下,Q1、Q2 和 X 的输出波形,并说明电路的逻辑功能。 设触发器的初始状态均为 0。(10 分) 八、 中规模四位二进制计数器 T214, 其功能表和符号如下图所示

11、, 其中 A,B,C,D 是同步预置数端(A 为低位, D 为高位), 是预置数控制端, 是异步清零端,P、T 是计数允许控制端,进位端 OC 未标出。(10 分) 1. 利用 T214 的同步预置端 构成一个六进制加法计数器。 2. 利用 T214 的异步清零端 构成一个十进制加法计数器。 九、定性画出双音报警器中电容 C1 两端的电压 uoc 和输出电压 uo 的波形,计算 uoc 的频率 f 1。(10 分) 答案 一、填空:(14 分) 1. 数制转换 (DC)H = ( 220 )D= ( 1101 1100 )B = ( 334 )O。 2. 有一数码 10010011,作为自然二

12、进制数时,它相当于十进制数 147 ,作为 8421BCD 码时,它相当于十 进制数 93 。 3. 已知某函数 ,该函数的反函数 =( ),该函数的对偶函数 F = ( )。 4. 某函数有 n 个变量,则共有 个最小项。 5. 将一个最大幅值为 5.1V 的模拟信号转换为数字信号,要求模拟信号每变化 20mV 能使数字信号最低位 LSB 发生变化,则应选用 8 位 A/D 转换器。 6. 一个 10248 位的 ROM,其存储容量为 8k 。 7. 为构成 40964 片 RAM,需要 8 片 10241 的 RAM。 8. 在 TTL 门电路的一个输入端与地之间接一个 10KW 电阻,相

13、当于在该输入端输入 高 电平; 在 CMOS 门 电路的输入端与地之间接一个 10KW 电阻,相当于在该输入端输入 低 电平。 二、用代数法将下列函数化简为最简与或表达式。(10 分) 1. ; 2. . 解:1. 2. 三、用卡诺图法化简函数,写出它们的最简与或表达式。 (10 分) 1. ;2. . 解:1. 2. 四、将题图电路各输出逻辑表达式填入表 1 栏中;各门电路的名称填入表 2 栏中;若 ABCD = 1001,将各 输出值填入表 3 栏中。(14 分) F1 F2 F3 F4 F5 F6 F7 1 2 与非 或非 同或 异或 与或非 OC 门 三态门 3 1 0 0 1 0 0

14、 1 五、设计一组合逻辑电路,X 为控制端,A、B、C 为输入,F 为输出。当 X =0 时,该电路完成意见一致功 能(只有当 A、B、C 都相同时,F=1,否则为 0);当 X =1 时,该电路完成意见不一致功能。供选择的器件 有:四选一数据选择器、异或门、两输入端与非门。(12 分) 解:按题意 用四选一数据选择器实现函数 若令 , ,则 , , ,电路如上图所示。 六、用一片 3 线-8 线译码器和两个四输入与非门构成一位全加器。(10 分) 解:按题意列全加器真值表(略),由真值表可得 令 (被加数), (加数), (低位进位),则 同理可得 全加器逻辑图如上图所示。 七、试画出题图电

15、路在时钟脉冲 CP、输入信号 A 作用下,Q1、Q2 和 X 的输出波形,并说明电路的逻辑功能。 设触发器的初始状态均为 0。(10 分) 解:图中所示电路是一个同步单次脉冲发生电路。波形如右图所示,在输入信号 A 上升沿后产生一个与 CP 脉冲同步、且宽度等于 CP 脉冲宽度的时钟单脉冲。 八、 中规模四位二进制计数器 T214, 其功能表和符号图如下所示, 其中 A,B,C,D 是同步预置数端(A 为低位, D 为高位), 是预置数控制端, 是异步清零端,P、T 是计数允许控制端,进位端 OC 未标出。(10 分) 1. 利用 T214 的同步预置端 构成一个六进制加法计数器。 2. 利用

16、 T214 的异步清零端 构成一个十进制加法计数器。 输 入 输 出 CP C r LD P T A B C D QD QC QB QA 0 1 1 1 1 0 1 1 1 0 1 0 1 A B C D 0 0 0 0 D C B A 保 持 保 持 计 数 解: 六进制加法计数器 十进制加法计数器 九、定性画出双音报警器中电容 C1 两端的电压 uoc 和输出电压 uo 的波形,计算 uoc 的频率 f 1。(10 分) 解:根据公式可得 输出波形如图所示 期末试卷 3 数字电子技术 一、用代数法将下列函数化简为最简与或表达式:(10 分) 1; 2。 二、用卡诺图法化简下列逻辑函数:(12 分) 1; 2,约束条件 AB+AC=0 ; 3。 三、要实现图中各 TTL 门电路输出端所示的逻辑关系,各电路的接法是否正确?(4 分) 四、设计一个用与非门实现的交通控制信号灯的检测电路,如果交通灯的控制电路失灵,就可能出现信号 灯的无效组合。检测电路要能检测出任何无效组合,并能向维修队发出

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 工学

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号