大学数字电路与逻辑设计考试试题及答案

上传人:liy****000 文档编号:134996992 上传时间:2020-06-10 格式:DOC 页数:20 大小:3.92MB
返回 下载 相关 举报
大学数字电路与逻辑设计考试试题及答案_第1页
第1页 / 共20页
大学数字电路与逻辑设计考试试题及答案_第2页
第2页 / 共20页
大学数字电路与逻辑设计考试试题及答案_第3页
第3页 / 共20页
大学数字电路与逻辑设计考试试题及答案_第4页
第4页 / 共20页
大学数字电路与逻辑设计考试试题及答案_第5页
第5页 / 共20页
点击查看更多>>
资源描述

《大学数字电路与逻辑设计考试试题及答案》由会员分享,可在线阅读,更多相关《大学数字电路与逻辑设计考试试题及答案(20页珍藏版)》请在金锄头文库上搜索。

1、.试卷编号审核人: 试卷分类(A卷或B卷) B 学期: 2010 至 2011 学年度第 一 学期课程: 数字电路与逻辑设计 课程代号: 005A1080使用班级: 信息工程学院08级 姓名: 学号: 题号一二三四五六七八九十总分得分得分一、基本题(30分)1. 用公式法化简函数(5分)答案:(1分)=(1分) =(1分) =(1分)=(1分)2. 试用卡诺图法将下面逻辑函数化成最简与或式。(必须画出卡诺图,圈“1”,8分)答案: 3. 已知74LS00为四个2输入与非门,其mA,mA,mA,计算74LS00最多可驱动几个同类门。(6分)答案:,(2分);,(2分);故(2分) 4. 画出图1

2、.1所示D触发器对应CLK、D的Q端波形。(4分)答案: 5. 8位数模转换器DAC0832构成的电路如图1.2所示。(1)写出输出电压的计算公式;(2)若输入数字量为100000时,输出模拟电压为3.6V,计算输入数字量为10101000时,输出电压时多少?(7分)答案:(1)-(3分)(2)-;-7.2V(2分)输入数字量为10101000时,-(2分)得分二(10分)、图2(a)由集成3线-8线译码器74HC138构成的逻辑电路,试分析其逻辑功能。要求:(1)写出输出端的逻辑表达式;(2)写出输出和输入真值表;(3)说明电路的作用。74HC138的功能表如图(b)所示。答案:(1)(2分

3、)(2分)(2)(4分)(3)此电路为全加器。(2分)得分三、(14分)集成8选1数据选择器74HC151的逻辑符号如图3所示,试用74HC151和逻辑门实现下面逻辑函数:要求:(1)确定地址输入;(2)写出数据输入端方程;(3)画出实现电路连线图。答案:(1)设,(3分)(2)(3分)则 (4分)(3)连线图(4分)得分四、(14分)同步时序逻辑电路如图4所示电路,要求:(1)写出电路的驱动方程;(2)状态方程;(3)画出状态转换真值表;(4)说明电路的逻辑功能;(5)判断电路能否自启动。答案:(1)驱动方程:(3分),(2)D触发器的特性方程为 (1分)状态方程:(3分) (3)状态转换表

4、(3分)(4)电路为七进制计数器(2分)(5)电路不能自启动(2分)得分五、(14分)利用下降沿JK触发器和附加门设计一三进制同步加法计数器。要求状态为00011000,且能自启动。(1)确定触发器的数目,画出状态转换图,写出电路的状态方程;(2)列出电路的驱动方程;(3)检查自启动;(4)画出实现的电路。答案:(1)触发器数目为2(1分);其状态转换图如图(1分)新态卡诺图(1分);次态卡诺图(2分)状态方程:(2分) (2)JK触发器的特性方程为(1分)则驱动方程为;(4分)(3)将11带入状态方程得,故电路可以自启动。(2分) 得分六、(6分)集成同步十六进制加法计数器74LS160的功

5、能表及构成的电路如图6所示,试分析为多少进制计数器,写出清零端的逻辑式,并画出状态转换图图6答案:(1)为10进制计数器(2分);(2)状态转换图如图(2分)(3) (2分)得分七、(6分)由4片2114(10244位的RAM)和3线-8线译码器74LS138组成电路如图7所示,试说明扩展的容量有多大?写出2114(2)的地址范围。图7答案:(1)容量为40964(4分)(2)2114(2)的地址范围为 4007FFH;(2分)得分八、(6分)如图8所示电路,(1)试分析CB555构成的是什么电路?(2)若要求扬声器在开关S闭合后,持续响22s,试确定电阻R的阻值. 答案:(1)CB555构成

6、的是单稳态触发器。(3分)(2)根据(1分)得可得 (2分)。试卷编号 审核人: 试卷分类(A卷或B卷) B 学期: 2012 至 2013 学年度第 1 学期课程: 数字电路与逻辑设计 课程代号: 005A1690 使用班级: 信息工程学院10级 姓名: 学号: 题号一二三四五六七总分得分得分一、 填空题(每题2分,共16分)1、 触发器 是组成寄存器和移位寄存器的基本单元电器,一个n位的数码寄存器需由 n 个触发器组成。2、时序逻辑电路按照其触发器是否有统一的时钟控制分为 同步 时序电路和 异步 时序电路。3、8位D/A转换器当输入数字量10000000时为5V。若只有最低位为高电平,则输

7、出电压为 0.039 V;若输入为10001000,则输出电压为 5.312 V 。4、已知原函数为 ,则它的反函数为 5、施密特触发器有两个 稳定状态;单稳态触发器有一个 稳定状态和暂 态;多谐振荡器只有两个 暂 态。6、利用卡诺图化简法化简逻辑函数时,两个相邻项合并,消去一个变量,四个相邻项合并,消去两 个变量等。一般来说,2n个相邻一方格合并时,可消去n 个变量。7、将模拟信号转换为数字信号,需要经过 采样 、保持 、量化 、编码 四个过程。8、一个同步RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是 SR=0 。得分二、 单项选择题(每小题1分,共8分)1、若在编

8、码器中有50个编码对象,则要求输出二进制代码位数为(B )位。 A、5 B、6 C、10 D、502、某RAM有8位数据线、13位地址线,则其存储容量为( B)。A、4KB B、 8KB C、16KB D、 64KB3、以下各电路中,( B)可以完成延时功能。 A、多谐振荡器 B、单稳态触发器 C、施密特触发器 D、石英晶体多谐振荡器4、下面几种逻辑门中,可以用作双向开关的是( A )。A、CMOS传输门 B、OD门、异或门 D、三态门5、利用异步清零端构成N进制加法计数器,则应将( A)所对应的状态译码后驱动清零控制端。 A、N B、N1 C、N+1 D、06、555定时器的阈值为(C )。

9、A 、1/3VCC B、2/3VCC C、1/3VCC和2/3VCC D、1/3VCC和VCC7、OC门在使用时须在(B )之间接一个电阻。A、输出与地 B、输出与电源 C、输出与输入 D、输入与电源8、欲将容量为1288的RAM扩展为10248,则需要控制各片选端的辅助译码器的输出端数为( D )。A、1 B、2 C、3 D、8得分三、 判断题,如果错误在括号内画“ ”,正确画“ ”(每小题1分,共8分)( ) 1、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。 ( ) 2、时序逻辑电路不含有记忆功能的器件。( ) 3、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示

10、译码器来驱动。( ) 4、已知逻辑函数AB=AC,则B=C。( ) 5、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( ) 6、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( ) 7、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( ) 8、若两个函数具有相同的真值表,则两个逻辑函数必然相等。得分四、 简答题(每题6分,共24分)1、如图1所示各门电路均为 74 系列 TTL 电路,分别指出电路的输出状态(高电平、低电平或高阻态)答案:Y1输出低电平(2分);Y2输出高电平(2分);Y3输出高组态(2分)2、用卡诺图化简法化简下列式:答案

11、:(1)填写“1”,2分;(2)画圈,2分;(3)写出结果,2分。3、如图2所示电路,(1)试分析CB555构成的是什么电路?(2)若要求扬声器在开关S闭合后,持续响33s,试确定电阻R的阻值。 .答案:(1)CB555构成的是单稳态触发器。(3分)(2)根据(1分)得可得 (2分)。图24、图3电路是可变进制计数器。试分析当控制变量A为1和0时电路各为几进制计数器,并画出状态转换表。图3状态表(3分)由状态表可知,A0为10进制计数器,A1为12进制计数器(3分) 得分 五、 图4是由3线-8线译码器74LS138和门电路构成的电路,试写出P1和P2的表达式,列出真值表,说明其逻辑功能。 (10分))(bS11X10X110组合的最小项)为注:012(AAAmi的真值表13874LS)(a32SS+iYim 图4答案 (1)写出输出的表达式,即 P1=m(0,7)= +ABC(2分) P2=m(1,2,3,4,5,6)= +BC+(3分)(2)真值表如表所列。(3分)A B CP1 P20 0 01 00 0 10 10 0 10 10 1 00 10 1 10 11 0 00 11 0 10 11

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 资格认证/考试 > 其它考试类文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号