精品基于ARM处理器的片上系统设计

上传人:精****库 文档编号:133107541 上传时间:2020-05-24 格式:DOC 页数:2 大小:57.54KB
返回 下载 相关 举报
精品基于ARM处理器的片上系统设计_第1页
第1页 / 共2页
精品基于ARM处理器的片上系统设计_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述

《精品基于ARM处理器的片上系统设计》由会员分享,可在线阅读,更多相关《精品基于ARM处理器的片上系统设计(2页珍藏版)》请在金锄头文库上搜索。

1、基于ARM处理器的片上系统设计技术研讨会邀请函上海集成电路设计研究中心 基于ARM处理器的片上系统设计技术研讨会邀请函尊敬的先生/女士:2003年4月东南大学国家专用集成电路系统工程技术研究中心成为国内第一家ARM处理器内核的大学计划授权用户。通过一年多的努力,我们面向无线信息终端应用设计了基于ARM7TDMI处理器内核的SoC芯片“Garfield”。为了与您分享基于ARM处理器内核的片上系统设计技术和经验,我们诚挚地邀请您及您的同事参加由东南大学国家专用集成电路系统工程技术研究中心、ARM中国公司、上海集成电路设计研究中心联合举办的基于ARM处理器的片上系统设计研讨会。“Garfield”

2、处理器采用AMBA2.0作为片上总线;集成了SRAM/Flash控制器;SDRAM控制器;Nand Flash控制器;黑白,灰度,彩色液晶控制器;6通道DMA控制器;多媒体加速器(MMA);片上SRAM;实时钟;通用定时器;电源管理模块;中断控制器;IIC控制器;SPI控制器;2个UART串口;USB1.1 Device 控制器;MMC/SD 卡控制器和AC97控制器等模块,芯片规模超过100万门。目前该处理器已完成两次基于TSMC 的投片,并基于该处理器完成了掌上电脑原型样机的设计工作。在“Garfield”处理器器的设计过程中,我们在基于ARM处理器内核的SoC架构设计和高层模型评估,多媒

3、体算法的软硬件划分,SoC存储子系统设计与优化,低功耗设计与优化,SoC功能验证,SoC后端设计等方面积累了一些设计经验。为了与您分享这些设计经验,我们将于2004年5月25日(星期二)在上海集成电路设计研究中心召开基于ARM处理器的片上系统设计技术研讨会。会上“Garfield”处理器的主要设计工程师将向您详细介绍基于ARM7TDMI CPU内核的SoC的体系结构设计;多媒体算法(MP3)的软硬件划分,建模和优化;SoC存储子系统的设计与优化;功耗评估与优化技术;SoC功能验证;基于“Garfield”处理器的样机开发等等内容。会议主题:基于ARM处理器的片上系统设计主讲人员:“Garfie

4、ld”处理器设计工程师等地点: 上海集成电路设计研究中心地址:上海北京东路668号G区7楼 上海集成电路设计研究中心 培训部日期:2004年5月25日 时间:上午9:00 下午5:00联系方式: 陈 丽 电话:021-53083026-216、217 传真:021-53083498 电子邮箱: ARM CPU based SoC DesignAgenda:TimeTopicSpeaker9:009:30Registration & Greeting9:30-9:40Brief introduction of National ASIC Center and the SeminarLingmin

5、g, Project Manager of “Garfield” processor9:40-10:00Introduction of ARM TechnologiesTan Jun , President of ARM China10:00-10:20Introduction of ARM design incubator in Shanghai ICC Engineer from ICC 10:20-10:50Introduction of “Garfield” Processorl The Target Application of “Garfield”l The challenges

6、in the designl Overview of the “Garfield” processor Architecture l Road Map for the incoming designLingming, Project Manager of “Garfield” processor10:50-11:50 l The Architecture design of “Garfield”l AMBA On chip Busl MP3 software/hardware co designl MMA Armulator modeling and design Dr. Yangjun ,

7、Chief Engineer of “Garfield” Processor11:50-13:00Lunch13:00-14:00“Garfield ” Memory Systeml Memory System Performance Analysisl SDRAM controller performance optimizationl Embedded SRAM based program performance and Power optimization Wangzheng, chief Front-end Engineer Dr. Puhanlai, Chief Software E

8、ngineer14:00-14:45Specman based Function verification of “Garfield ” l Verification plan of Garfieldl EVC based AHB modules verificationl Coverage analysisMengweijia , Chief Verification Engineer14:45-15:00Tea Break 15:00-15:45Power analysis and optimization of “Garfield”l Power estimationl System l

9、evel low power design l Clock gating low power design and integrated clock gating cell for timing optimizationl SDRAM power model and analysis Dr. Zhongrui , Chief Engineer of “Garfield” Processor16:00-16:30“Garfield” Based PDA prototype designl The hardware system of the PDA prototypel uCLinux porting and optimizationl MiniGUI porting and optimizationDr. Puhanlai, Chief Software Engineer16:30-17:00Free Discussion 第 2 页

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 商业/管理/HR > 企业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号