数字电路与逻辑设计总复习题讲解

上传人:我** 文档编号:115800833 上传时间:2019-11-14 格式:PPT 页数:119 大小:2.41MB
返回 下载 相关 举报
数字电路与逻辑设计总复习题讲解_第1页
第1页 / 共119页
数字电路与逻辑设计总复习题讲解_第2页
第2页 / 共119页
数字电路与逻辑设计总复习题讲解_第3页
第3页 / 共119页
数字电路与逻辑设计总复习题讲解_第4页
第4页 / 共119页
数字电路与逻辑设计总复习题讲解_第5页
第5页 / 共119页
点击查看更多>>
资源描述

《数字电路与逻辑设计总复习题讲解》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计总复习题讲解(119页珍藏版)》请在金锄头文库上搜索。

1、数字电路与逻辑设计总复习 卢庆莉 编写 第一章 复习题 一填空 1已知 : A=( 1111011)2,则 A=( )10=( )8421BCD 0 = ( )16 1230001 0010 0011 7B 2、( 1000 )16 (700 )16 = ( 900 )16 = ( 2304 )10 = ( 4400 )8 = ( 100100000000)2 = (0010 0011 0000 0100)8421BCD 3(1.39)10=( )2 (本题要求保持原精度) 1%。 1.0110001 27=128 , 则 1/128 100分别为处 理器发出的状态信号S1和S2。试画出该系统

2、控制器的状态转 移图,状态转移图中箭头上的标注为S1S2/CLR SHIFT OUT。 图6 状态转移图 S1 CLR SHIFT S2 OUT 12、对于图6的ASM图,若用每态一个触发器(DFF)的方法 实现该系统的控制器,试写出控制器输出控制信号的逻辑表 达式,和控制器中D触发器激励函数的逻辑表达式,若X为8位 并行数据输入端,输出Z取自寄存器Y,试描述该系统实现的 功能。 CLR=_ D0=_ SHIFT=_ D1=_ OUT=_ D2=_ 功能:_ T0S1 T1 T2S2 T0S1+T2S2 T2S2+T0S1 T1 实现函数 2YX100 (0X100) 13.请将图7所示两状态时序机的状态图转化 成ASM流程图。 19.请将图8所示三状态时序机的状态图转化 成ASM流程图。 .如下图所示,某系统的ASM图,试根据图中状态编 码方式,写出控制器输出的控制信号的逻辑表达式, 和控制器中D触发器激励函数的逻辑表达式。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号