数字电子技术考试复习选择填空题汇总

上传人:平*** 文档编号:10371472 上传时间:2017-10-07 格式:DOC 页数:17 大小:1.82MB
返回 下载 相关 举报
数字电子技术考试复习选择填空题汇总_第1页
第1页 / 共17页
数字电子技术考试复习选择填空题汇总_第2页
第2页 / 共17页
数字电子技术考试复习选择填空题汇总_第3页
第3页 / 共17页
数字电子技术考试复习选择填空题汇总_第4页
第4页 / 共17页
数字电子技术考试复习选择填空题汇总_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《数字电子技术考试复习选择填空题汇总》由会员分享,可在线阅读,更多相关《数字电子技术考试复习选择填空题汇总(17页珍藏版)》请在金锄头文库上搜索。

1、1数字电子技术试卷一、 选择题: A 组:1.如果采用偶校验方式,下列接收端收到的校验码中, ( A )是不正确的A、00100B、10100C、11011D、11110、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式 B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和、在下列逻辑电路中,不是组合逻辑电路的是(D )A、译码器B、编码器C、全加器D、寄存器、下列触发器中没有约束条件的是(D )A、基本 RS 触发器B、主从 RS 触发器C、同步 RS 触发器 D 、边沿 D 触发器、5 55 定 时 器 不 可 以 组

2、成 D 。A.多 谐 振 荡 器 B.单 稳 态 触 发 器 C.施 密 特 触 发 器 D.JK 触 发 器、编码器(A)优先编码功能,因而( C)多个输入端同时为。A、有B、无C、允许D、不允许、 (D)触发器可以构成移位寄存器。A、基本 RS 触发器B、主从 RS 触发器C、同步 RS 触发器 D 、边沿 D 触发器、速度最快的 A/D 转换器是( A )电路A、并行比较型 B、串行比较型C、并串行比较型 D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K 触发器B. R-S 触发器C. D 触发器D. T 触发器10.(电子专业作)对于 VHDL 以下几

3、种说法错误的是(A )A VHDL 程序中是区分大小写的。B 一个完整的 VHDL 程序总是由库说明部分、实体和结构体等三部分构成C VHDL 程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B 组:1、微型计算机和数字电子设备中最常采用的数制是-( A )A.二进制 B.八进制 C. 十进制 D.十六进制2、十进制数 6 在 8421BCD 码中表示为- ( B )A.0101 B.0110 C. 0111 D. 10003、在图 1 所示电路中,使 的电路是-( A )_AYA. B. C. D. 1 2 3 424、

4、接通电源电压就能输出矩形脉冲的电路是- ( D )A. 单稳态触发器 B. 施密特触发器 C. D 触发器 D. 多谐振荡器5、多谐振荡器有-( C )A. 两个稳态 B. 一个稳态 C. 没有稳态 D. 不能确定6、已知输入 A、B 和输出 Y 的波形如下图所示,则对应的逻辑门电路是- ( D )A. 与门 B. 与非门 C. 或非门 D. 异或门 7、下列电路中属于时序逻辑电路的是-( B )A. 编码器 B. 计数器 C. 译码器 D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的-( A )A. 延迟 B. 超前 C. 突变 D. 放大9、下列哪种触发器可

5、以方便地将所加数据存入触发器,适用于数据存储类型的时序电路-( C )A. RS 触发器 B. JK 触发器 C. D 触发器 D. T 触发器10、电路和波形如下图,正确输出的波形是-( A )A. B. C. D. 1 2 3 4C 组:1十进制数 25 用 8421BCD 码表示为 A 。A.11001 B.0010 0101 C.100101 D.100012. 当逻辑函数有 n 个变量时,共有 D 个变量取值组合?A. n B. 2n C. n2 D. 2n3 在 何 种 输 入 情 况 下 , “与 非 ”运 算 的 结 果 是 逻 辑 0。 D A全部输入是 0 B.任一输入是

6、0 C.仅一输入是 0 D.全部输入是 14 存 储 8 位 二 进 制 信 息 要 D 个 触 发 器 。A.2 B.3 C.4 D.85 欲 使 JK 触 发 器 按 Qn+1= n 工 作 , 可 使 JK 触 发 器 的 输 入 端 A 。A.J=K=1 B.J=0,K=1 C.J=0,K=0 D.J=1,K=0 6 多 谐 振 荡 器 可 产 生 B 。3A.正 弦 波 B.矩 形 脉 冲 C.三 角 波 D.锯 齿 波7 在 下 列 逻 辑 电 路 中 , 不 是 组 合 逻 辑 电 路 的 是 A 。A.译 码 器 B.编 码 器 C.全 加 器 D.寄 存 器8 八 路 数 据

7、 分 配 器 , 其 地 址 输 入 端 有 B 个 。A.2 B.3 C.4 D.89 8 位 移 位 寄 存 器 , 串 行 输 入 时 经 D 个 脉 冲 后 , 8 位 数 码 全 部 移 入 寄 存 器 中 。A.1 B.2 C.4 D.810一个无符号 8 位数字量输入的 DAC,其分辨率为 D 位。A.1 B.3 C.4 D.8D 组:1、下列四个数中,最大的数是( B )A、 (AF) 16 B、 (001010000010) 8421BCDC、 (10100000)2 D、 (198) 102、下列关于异或运算的式子中,不正确的是( B )A、A A=0 B、1AC、A 0=

8、A D、A 1=3、下列门电路属于双极型的是( A )A、OC 门 B、PMOSC、NMOS D、CMOS4、对于钟控 RS 触发器,若要求其输出“0”状态不变,则输入的 RS 信号应为( A )A、RS=X0 B、RS=0XC、RS=X1 D、RS=1X5、如图所示的电路,输出 F 的状态是( D )A、A B、A C、1 D、0 6、AB+A 在四变量卡诺图中有( B )个小格是“1”。A、13 B、12 C、6 D、5 7、二输入与非门当输入变化为( A )时,输出可能有竞争冒险。A. 0110 B. 0010 C. 1011 D. 11018、N 个 触 发 器 可 以 构 成 能 寄

9、 存 ( B )位 二 进 制 数 码 的 寄 存 器 。A.N-1 B.N C.N+1 D.2N9、以 下 各 电 路 中 , ( B )可 以 产 生 脉 冲 定 时 。 A. 多 谐 振 荡 器 B.单 稳 态 触 发 器 C.施 密 特 触 发 器 D.石 英 晶 体 多 谐 振 荡 器410、输入至少( B )位数字量的 D/A 转换器分辨率可达千分之一。A. 9 B. 10 C. 11 D. 12二、 判断题:A 组:1、MP 音乐播放器含有 D/A 转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号音乐。 ( )2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又

10、相互关联。 ()3、有冒险必然存在竞争,有竞争就一定引起冒险。 ()4、时序逻辑电路的特点是:电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系()5、 (电子专业作)FPGA 是现场可编程门阵列,属于低密度可编程器件。 ()B 组:1、时序电路无记忆功能,组合逻辑电路有记忆功能。-( )2、在普通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。 ( )3、基本的 RS 触发器是由二个与非门组成。-( )4、A/D 转换器是将数字量转换为模拟量。 -( )5、逻辑电路如下图所示,只有当 A=0,B=0 时 Y=0 才成立。 -( )C 组:1若两个函数具有

11、不同的逻辑函数式,则两个逻辑函数必然不相等。 ( )2三态门的三种状态分别为:高电平、低电平、不高不低的电压。 ( )3.D 触发器的特性方程为 Qn+1=D, 与 Qn 无 关 , 所 以 它 没 有 记 忆 功 能 。 ( )4.编码与译码是互逆的过程。 ( )5.同步时序电路具有统一的时钟 CP 控制。 ( )D 组:1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。 ( )2、D 触发器的特性方程为 Qn+1=D, 与 Qn 无 关 , 所 以 它 没 有 记 忆 功 能 。 ( )3、用数据选择器可实现时序逻辑电路。 ( )4、16 位输入的二进制编码器,其输出端有 4 位。 ()5、时序电路不含有记忆功能的器件。 ( )三、 填空题:A 组:、数 字 电 路 按 照 是 否 有 记 忆 功 能 通 常 可 分 为 两 类 : 组 合 逻 辑 电 路 、 时 序 逻 辑 电 路 。、 三态门的三种状态是指_0_、_1_、_高阻_。、实现 A/D 转换的四个主要步骤是_采样_、_保持_、_量化_、_编码_。5、将十进制转换为二进制数、八进制数、十六进制数:(25.6875 ( ( D)B)O)5、寄存

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 商业/管理/HR > 其它文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号