存储器与总线实验课件

上传人:m**** 文档编号:592483701 上传时间:2024-09-20 格式:PPT 页数:17 大小:1.38MB
返回 下载 相关 举报
存储器与总线实验课件_第1页
第1页 / 共17页
存储器与总线实验课件_第2页
第2页 / 共17页
存储器与总线实验课件_第3页
第3页 / 共17页
存储器与总线实验课件_第4页
第4页 / 共17页
存储器与总线实验课件_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《存储器与总线实验课件》由会员分享,可在线阅读,更多相关《存储器与总线实验课件(17页珍藏版)》请在金锄头文库上搜索。

1、控制信号的字符串定义:控制信号的字符串定义:S3-S0: 表示运算器操作选择信号,以控制16种算术运算或罗晶晶运算的一种;S1,S0,M又是移位寄存器的控制信号。M: 表示运算器方式选择信号,M=0执行算术运算操作;M=1执行逻辑运算操作;/CN : 表示进位控制信号,/CN=0 表示是进位为1的带进位运算;/CN=1 LDCZY=0 表示不带进位运算,/CN=1 LDCZY=1表示带进位运算;/LOAD:当/LOAD=0表示装载PC值;/LOAD=1 表示PC计数状态;/CE: 表示主存(6116)的片选信号,低电平有效;WE:表示主存(6116)的读/写信号;当WE=1时,表示写;当WE=

2、0时,表示读。实验基本知识:实验基本知识:LDR0-LDR2:表示将数据总线内容打入到R0-R2中,高电平有效;LDDR1-LDDR2:表示将数据总线内容打入暂存器DR1-DR2中,高电平有效;LDIR:表示将数据总线内容打入指令寄存器IR中,高电平有效;LDPC:表示程序计数器PC计数控制信号,高电平有效,当LOAD=1,LDPC=1时,PC加1;LDAR:表示将数据总线内容打入到地址寄存器中,高电平有效;LDCZY:表示进位(CY),零(ZY)标志控制信号,高电平有效;实验基本知识:实验基本知识:C,B,A:表示数据通道选通控制信号:表示数据通道选通控制信号:CBA000000000000

3、111111111111选择选择关闭总线通道关闭总线通道CBA000000000000111111111111关闭总线通道关闭总线通道表示将数据开关上的数据输入到数据总线;表示将数据开关上的数据输入到数据总线;表示将运算器结果发送到数据总线;表示将运算器结果发送到数据总线;表示将表示将PC计数器的内容发送到数据总线;计数器的内容发送到数据总线;表示将寄存器表示将寄存器R0的数据发送到数据总线;的数据发送到数据总线;表示将寄存器表示将寄存器R1的数据发送到数据总线;的数据发送到数据总线;表示将寄存器表示将寄存器R2的数据发送到数据总线;的数据发送到数据总线;表示将移位寄存器的内容发送到数据总线;

4、表示将移位寄存器的内容发送到数据总线;选择选择A9,A8:表示片选信号:表示片选信号:A9A8选通选通 0 0 0 0 1 1 1 1选通选通CS0选通选通CS1选通选通CS2选通选通CS3存储器和总线实验存储器和总线实验实验一实验一实验目的:实验目的: 熟悉存储器和总线组成的硬件电路熟悉存储器和总线组成的硬件电路实验要求:实验要求: 按照实验步骤完成实验项目,利按照实验步骤完成实验项目,利用存储器和总线传输数据。用存储器和总线传输数据。实验步骤:实验步骤:控制信号连接:位于实验装置右侧边缘的RAM片选端(/CE)、写/读线(WE)、地址锁存信号(LDAR)与位于实验装置左上方的控制信号(/C

5、E 、WE、 LDAR)之间对应连接。位于实验装置左中方(C、B、A)与位于实验装置左上方的(C、B、A)对应连接。实验步骤:实验步骤:完成上述连接,仔细检查无误后方可进入本实验。 在闪动的“P.”状态下按动增址命令键,使LED显示器自左向右第一位显示提示符“H.”,表示本装置已进入手动单元实验状态。实验步骤:实验步骤:内部总线数据写入存储器 给存储器的00、01、02、03、04地址单元中分别写入数据11、12、13、14、15,具体操作步骤如下:实验步骤:实验步骤:数据开关数据开关(00000000)三态门三态门地址寄存器地址寄存器AR(00000000)存储器存储器RAM(0001000

6、1)三态门三态门数据开关数据开关(00010001)CBA=000CBA=001CE=1LDAR=1/CB=1按按STEPCBA=000CBA=001LDAR=0LDAR=0/CE=0 WE=1按按STEP实验步骤:实验步骤:读存储器的数据到总线上 依次读出第00、01、02、03、04单元中的内容,观察上述各单元中的内容是否与前面写入的一致。具体操作如下:实验步骤:实验步骤:数据开关数据开关(00000000)三态门三态门地址寄存器地址寄存器AR(00000000)CBA=000CBA=001CE=1存储器存储器RAM(00010001)CBA=001/CE=1 LDAR=1按按STEPCB

7、A=000/CE=0 WE=0LDAR=0SRAMSRAM芯片芯片 HM6116 HM6116 61166116的工作方式的工作方式/CE/OE/WE方式方式I/O 引引脚脚HXX未未选中中(待用)(待用)高阻高阻LLH读出出DoutLXL写入写入Din数据收发器数据收发器74LS24574LS245 74LS245是是一一种种三三态态输输出出的的8总总线线收收发发器器。该该收收发发器器有有16个个双双向向传传送送的的数数据据端端,即即A1A8,B1B8,另另有有两两个个控控制制端端使使能能端端,方方向向控控制制端端DIR,该芯片的功能见表该芯片的功能见表 。 74LS245 通通常常用用于于数数据据的的双双向向传传送送、缓缓冲冲和和驱驱动。动。 74LS245 通常用于数据的双向传送、缓冲和驱动。通常用于数据的双向传送、缓冲和驱动。 74LS27374LS273 74LS273是是8位数据位数据/地址锁存器地址锁存器74LS273是是一一种种带带清清除除功功能能的的8D触触发发器器, 1D8D为为数数据据输输入入端端,1Q8Q为为数数据据输输出出端端,CLK上上升升沿沿触触发发 , CLRN低低电电平平清清除除(即即当当为为低低电电平平时时,芯芯片片被被清清除除,输输出出全全为为0(低低电电平平) ),常用作常用作8位地址锁存器。位地址锁存器。 实验原理图实验原理图

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号