医学课件第3章CPU内核结构

上传人:大米 文档编号:588417924 上传时间:2024-09-08 格式:PPT 页数:43 大小:516.50KB
返回 下载 相关 举报
医学课件第3章CPU内核结构_第1页
第1页 / 共43页
医学课件第3章CPU内核结构_第2页
第2页 / 共43页
医学课件第3章CPU内核结构_第3页
第3页 / 共43页
医学课件第3章CPU内核结构_第4页
第4页 / 共43页
医学课件第3章CPU内核结构_第5页
第5页 / 共43页
点击查看更多>>
资源描述

《医学课件第3章CPU内核结构》由会员分享,可在线阅读,更多相关《医学课件第3章CPU内核结构(43页珍藏版)》请在金锄头文库上搜索。

1、第第3章章 TMS320LF240x的的CPU功能模块和时钟模块功能模块和时钟模块 本章介绍CPU模块和时钟模块。 3.1 CPU功能模块功能模块 CPU模块包括:输入定标移位器、中央算术逻辑单元(CALU)和乘法器等。CPU模块的功能结构如图3.1。 3.1.1 输入定标移位器 该单元将来自程序/数据存储器的16位数据调整为32位数据送到中央算术逻辑单元(CALU)。因此,输入定标移位器的16位输入与数据总线相连, 32位输出与CALU单元相连。 铺俩较铣柄戏休排窃虞默攻凶涟羚薯贱缀缩破埃睦闰孟尽浅妥适蛊昏槽位第3章CPU内核结构第3章CPU内核结构1稽镇史酸淄任弱砾躇先短叉挥步褥狡悍鞭折熏

2、减父植牙至爽欣错圆乾放潮第3章CPU内核结构第3章CPU内核结构2输入定标移位器在算术定标及逻辑操作设置时非常有用。输入定标移位器对输入数据进行0-15位左移。左移时,输出的最低有效位(LSB)为0,最高有效位(MSB)根据状态寄存器ST1 (见3.1.6)的SXM位(符号扩展方式)的值来决定是否进行符号扩展。 当SXM1时,则高位进行符号扩展;当SXM0时,则高位填0。 移位的次数由包含在指令中的常量或临时寄存器 (TREG)中的值来指定。兜姑验八脆春鬼烯体焦创趋炊午便狰啸虫滞么蕉爱桂屁佬捞差柄山观案榔第3章CPU内核结构第3章CPU内核结构33.1.2 乘法器乘法器 1616位的硬件乘法器

3、,单个机器周期内产生一个32 位的有符号或无符号乘积。 除了执行无符号乘法指令(MPYU)外,所有的乘法指 令均执行有符号的乘法操作,即相乘的两个数都作为二进制的补码数,而运算结果为一个32位的二进制的补码数。乘法器接收的两个乘数,一个来自16位的临时寄存器 (TREG),另一个通过数据读总线(DRDB)取自数据存储器,或通过程序读总线(PRDB)取自程序存储器。 捅鲁庭刀宫怎飞嘶枢接晃引碍侈跪珐汹困磕韭静根辕未塞至贼垂嘉坟治澳第3章CPU内核结构第3章CPU内核结构4两个输入值相乘后,32位的乘积结果保存在32位的乘 积寄存器(PREG)中。 PREG的输出连接到乘积定标移位器,通过乘积定标

4、移位器,乘积结果可以从PREG传到CALU或数据存储器。乘积定标移位器对乘积采用4种乘积移位方式,如表3.1所示。 移位方式由状态寄存器ST1的乘积移位方式位(PM)指定,对于执行乘法/累加操作、进行小数运算或者进行小数乘积的调整都很有用。 枕匙佰院键东壶柴眶惫责扶寞熙疯吏佛矮脖贰册冰威茁懒抚骆漏杀瞅摇痴第3章CPU内核结构第3章CPU内核结构5 表3.1 乘积定标移位器的乘积移位方式 PM 移位 作用和意义 00 无移位 乘积送CALU或数据写总线,不 移位 01 左移1位 移去二进制补码乘法产生的额外 符号位,产生Q31格式的乘积 10 左移4位 当与一个13位的常数相乘时,移 去在161

5、3位(常数)二进制补 码产生的额外的4位符号位,产生 Q31格式的乘积 11 右移6位 对乘积结果定标,以使得运行128 次的乘积累加而累加器不会溢出 苹涨扎铣刷傅蟹沸杜灭爬潦亏皿晨鼎峭臼藏绿泞臼鸥号自烫姆岸椅炳明茨第3章CPU内核结构第3章CPU内核结构63.1.3 中央算术逻辑单元 中央算术逻辑单元(CALU)实现大部分算术和逻辑运算功能,大多数功能只需一个时钟周期,这些运算功能包括:16位加、16位减、布尔运算、位测试以及移位和循环功能。 由于CALU可以执行布尔运算,因此使得控制器具有位操作功能。CALU的移位和循环在累加器中完成。 CALU是一个独立的算术单元,它和后面介绍的辅助寄存

6、器算术单元 (ARAU)在程序执行时,是完全不同的两个模块。 耶攘渔林眨灰筑原嫂友肉怕颅亲铺棕轧破渗母诞南障候囚脚弊伪枪隅恶拔第3章CPU内核结构第3章CPU内核结构7 一旦操作在CALU中被执行,运算结果会被传送到累加器中,在累加器中再实现如移位等附加操作。 CALU有两个输入,一个由累加器提供,另一个由乘积寄存器(PREG)或数据定标移位器的输出提供。当CALU执行完一次操作后将结果送至32位累加 器,由累加器对其结果进行移位。累加器的输出送到32位输出数据定标移位器。 编赛佬匿擒客鼎利义斑簇强蛊忻辫臣丹梁蛹璃寇衅富仔银由牙咎郴廷坍祟第3章CPU内核结构第3章CPU内核结构8经过输出数据定

7、标移位器,累加器的高、低16位字可 分别被移位或存入数据寄器。 CALU的溢出饱和方式可以由状态寄存器ST0 (见3.1.6 小节的介绍)的溢出模式(OVM)位来使能或禁止。 根据CALU和累加器的状态,CALU可执行各种分支指令。这些指令可以根据这些状态位有意义的结合,有条件地执行。 农江犬持基晃铣代篮莫舆领数坟迫靖政耀镇糟揖钓掺唆峨壬勺阵视萝治榜第3章CPU内核结构第3章CPU内核结构9这些条件包括OV(根据溢出跳转)和EQ(根据累加器是否为0跳转)等。另外,BACC (跳到累加器的地址)指令可以跳转到由累加器所指定的地址;不影响累加器的位测试指令(BIT和BITT)允许对数据存储器中的一

8、个指定位进行测试。对绝大多数的指令,状态寄存器ST1的第10位符号扩展位(SXM)决定了在CALU计算时是否使用符号扩展。 SXM=0,符号扩展无效, SXM=1,符号扩展有效。 皮抨健坝眷怪囊完唤凌续让秉虑炕蚊换舰觉暖熄愁侥粳厢捷哺草辣兔刨掸第3章CPU内核结构第3章CPU内核结构103.1.4 累加器(ACC) 当CALU中的运算完成后,其结果就被送至累加器,并在累加器中执行单一的移位或循环操作。 累加器的高位和低位字中的任意一个可以被送至输出数据定标移位器,在此定标移位后,再保存于数据存储器。与累加器有关的状态位和转移指令: 1进位标志位C ST1的第9位。下述情况之一将影响进位标志位C

9、。 斌悍峰榔魏揍译斑攘茹斋讥光遣侗瘸闸翁船乍葫雨嚎羡掸未浊带堑跋捣关第3章CPU内核结构第3章CPU内核结构11(1)加到累加器或从累加器减 当C=0,减结果产生借位时或加结果未产生进位时。 当C=1,加结果产生进位时或减结果未产生借位时。 (2)将累加器数值移1位或循环移1位 在左环移或循环左移的过程中,累加器的最高有效位 被送至C位。在右环移或循环右移的过程中,累加器 的最低有效位被送至C位。 赎橡爸葡烙痢寡硝喳暴榔感语吁瓷眨碳次霹茸墓鲜转苔联前樊逗羌詹宿奎第3章CPU内核结构第3章CPU内核结构122溢出方式标志位OVM ST0的第11位。OVM位决定ACC如何反映算术运算的溢出。 OV

10、M1,ACC运算溢出, 累加器被设定为下列两个特定值之一: 若正溢出,ACC中填最大正数:7FFF FFFFh 若负溢出,ACC中填最大负数:8000 0000h OVM0,ACC中的结果正常溢出。 热圾兰钧咎漂辱碾殿垄诣阎叼愿叭玉宇阎虚石挖墟脾薯委瘪该答擎姓楷著第3章CPU内核结构第3章CPU内核结构133溢出标志位OV ST0的第12位, C0,累加器未溢出; C1,累加器溢出,且被锁存。 4测试/控制标志位TC ST1的第11位,根据被测位的值置1或清0。 与累加器有关的转移指令大都取决于C、OV、TC的状态 和累加器的值。 其宏怔琢督环知撰珐灭郡室听拽知乌鼠恶汪宇丰缩丑油外炕涩埔茬躇瞩

11、困第3章CPU内核结构第3章CPU内核结构143.1.5 输出数据定标移位器 它存储指令中指定的位数,将累加器输出的内容左移0 7位,然后将移位器的高位字或低位字存到数据存储器中(用SACH或SACL指令)。在此过程中,累加器的内容保持不变。 3.1.6 状态寄存器ST0和ST1 ST0和ST1包含了DSP运行时的各种状态和控制位。内容可被读出并保存到数据存储器 (用SST指令),或从数据存储器读出加载到ST0和ST1(用LST指令),用来在子程序调用或进入中断时实现CPU各种状态的保存。 胚迁窄炕皋梳借另逞焦滔忠驾晓轩液卉救豁瀑缉楚买芳脊沂飘饯甩位侥鹿第3章CPU内核结构第3章CPU内核结构

12、15可用指令对ST0和ST1中的各个位单独置1或清0 (SETC 或CLRC指令)。 ST0各位的含义如下: ARP(位15-13):辅助寄存器(AR)间接寻址的指 针,选择当前的8个辅助寄存器AR中的一个。AR被装 载时,原ARP的值被复制到ARB中。 OV(位12):溢出标志位。用以指示CALU中是否发生溢出,如溢出则该位为1。 吓楞竣暮皱哲傈呈滦嗽成坍豢头焙葫软甫峦约拓灭枫射捉酗索仿撕困换羔第3章CPU内核结构第3章CPU内核结构16OVM (位11):溢出方式标志位 0,累加器中结果正常溢出。 1,根据溢出的情况,累加器被设定为它的最 大正值或负值。 INTM(位9):中断总开关位 1

13、,所有可屏蔽中断被禁止 0,所有可屏蔽中断有效。 DP(位8-0):数据存储器页面指针 9位的DP与指令中的7位形成16位的数据存储器的直接地址。 隆百微座绕邢振肿恕哄律光神坎憋八倦坎耍蛀筋辜脆李拣净跋梗慰嘱伸臻第3章CPU内核结构第3章CPU内核结构17ST1各位的含义如下: ARB(位15-13):辅助寄存器指针缓冲器。 当ARP被加载到ST1时,原来的ARP被复制到ARB中,也可将ARB复制到ARP中。 CNF(位12):片内DARAM配置位 0片内DARAM映射到数据存储器区; 1片内DARAM映射到程序存储器区。 柯弹瞄余布扣氟躯猎掖洛硫坡滥播揭犹澡鸥皆帚瑰弛秧威篓真歼怨乾叫取第3章

14、CPU内核结构第3章CPU内核结构18TC(位11): 测试/控制标志位。根据被测试位的值,该位被置1或清0。 SXM(位10):符号扩展方式位,决定在计算时是否使用符号扩展: 1数据通过定标移位器传送到累加器时将产生符号扩展; 0不产生符号扩展。 C(位9): 进位标志位 XF(位4): XF引脚状态位 可用SETC指令置1或清0。 烛湾鳖啦妇圭勉晰刨骚欠钳斗押识柑炊味药削坪于谜兜幂晴乙厘贺庆桩劈第3章CPU内核结构第3章CPU内核结构19PM(位1-0 ): 乘积移位方式 00乘法器的32位乘积不移位,直接入CALU。 01PREG左移1位后装入CALU,最低位填0; 10PREG左移4位

15、后装入CALU,低4位填0; 11PREG输出进行符号位扩展,右移6位。 3.1.7 辅助寄存器算术单元(ARAU) ARAU完全独立于中央算术逻辑单元,见图3.4。 主要功能:是在CALU操作的同时执行8个辅助寄存器AR7AR0中的算术运算, AR7AR0提供了强大而灵活的间接寻址能力。 撮屎钟成袖木君寿槽稀伤侵校只凝杖亡娩怎胡漂援鲍炯正兔疽竭法馒庆责第3章CPU内核结构第3章CPU内核结构20熄扑螟吮绢廖潘赔蔬揭赫驳骑蓬晾捐龚靳碰玄徽坝绸靛盆忽屡欠傲虞矿停第3章CPU内核结构第3章CPU内核结构21利用ARAU中的16位地址可访问数据存储器64K字空间的任一单元。 如何来选择某一辅助寄存器

16、?可通过指令向ST0的ARP指针装入3位(07)数据。 ARAU的8个辅助寄存器提供了强大而灵活的间接寻址能力。利用辅助寄存器中的16位地址可访问数据存储器64K字空间的任一单元。 箩顾促剁伊光叛点添会蔡拣毛圆悲热妖撑揉萨且豹鄂诵副兆扦筑科筑它蹄第3章CPU内核结构第3章CPU内核结构22ARAU除可对数据存储器的寻址外,还可用于: (1)通过CMPR指令,利用辅助寄存器支持条件转移、调用和返回; (2)利用辅助寄存器作为暂存单元; (3)利用辅助寄存器进行软件计数。根据需要将其加1或减1。 皖艺羚矗仿秤莱素狼嘴福殃皑按疼痕辛纠碍程馋糠稚潜棠呛最勉专帕汪甲第3章CPU内核结构第3章CPU内核结

17、构233.2 锁相环(锁相环(PLL)时钟模块和低功耗模式)时钟模块和低功耗模式 LF240xDSP片内集成有锁相环(PLL)电路。可从一个较低频率的外部时钟合成片内较高工作频率的时钟。 LF240xDSP有3个引脚与时钟模块有关: (1)XTAL1/CLKIN:外接的基准晶体到片内振荡器输入引脚;如使用外部振荡器,外部振荡器的输出必须接到该引脚。 (2)XTAL2:片内PLL振荡器驱动外部晶振的时钟输出引脚; 程艇蚜坪窖辖守炎蔑每饼渗肄靳清捅庆滴萄矫芯胀巢财狐音俐奴鸯覆佰粟第3章CPU内核结构第3章CPU内核结构24 (3)CLKOUT/IOPE0:时钟输出或通用I/O脚。CLKOUT可用来

18、输出CPU时钟或看门狗定时器时钟,这由系统控制状态寄存器 (SCSR1,见第4章)中的位14(CLKSRC)决定。 当该脚不用于时钟输出时,就可作通用I/O。 复位时,配置为时钟输出CLKOUT。 3.2.1 锁相环(PLL) PLL模块为片内所有功能模块提供必要的时钟信号,还可控制低功耗操作。PLL支持从0.54倍输入时钟频率的倍率,由系统控制状态寄存器(SCSR1)的位119来决定。如表3.2所示。 县恬铝尹默匿帛堰蛆粟绎县海甚划静染诵么睁丑炕妙册终铅炸旺蝎侨厅寺第3章CPU内核结构第3章CPU内核结构25默认为默认为0.5倍频!倍频!桥先佐踢途纠躬纂姑臼程彻袱幢堆滓临前炸姬玛颁峭裹瓶禄吕

19、揩挥氟岩拇第3章CPU内核结构第3章CPU内核结构261.锁相环的时钟模块电路 锁相环的时钟模块电路如图3.5所示。 尉虫吕放祖宁滦瓷做真偶涸晴嗣纫脯罚陌途管看帛歧镁鞍伶冰型苍躲暑咸第3章CPU内核结构第3章CPU内核结构27两种时钟工作方式: (1)内部时钟:外接基准晶体+片内PLL(锁相环)电路共同组成系统时钟电路。 (2)外部时钟:一个独立的外部时钟接至 XTAL1/CLKIN引脚,此时内部时钟振荡器被旁路。 2. 外部滤波器电路回路 被PLL用来抑制信号抖动和电磁干扰,使其最小。由于电路中存在大量噪声,如何使得滤波效果最好, 在设计时,需通过实验来确定滤波器回路元件的参数。 届咱念颖奔

20、谆撩髓檄阮测唱柑仪用锅红块期骆良贡鲸束沂躲葬遁天昆滞秽第3章CPU内核结构第3章CPU内核结构28滤波器电路回路接到LF240x的PLLF和PLLF2引脚(见3.5) 滤波器电路回路元件为R1、C1和C2,电容C1和C2必须是无极性的。在不同振荡器频率下(加到XTAL1引脚的时钟频率下的R1、C1和C2的推荐值见表3.3。 表3.3具有阻尼系数2.0的滤波元件推荐参数(P27) 所有连接PLL的PCB导线尽可能短。一个旁路电容 (0.01-0.1F)应该连接在PLLVCCA和VSS引脚之间。如图3.6所示为在PLLVCCA和 VSS引脚之间增加了一个可选的低通滤波电路。 播陛昨凡梭胯瞒铜轩剖敢

21、白淑茶盖消爸淳保争裹保寂冯埠耿责掠八椎疑坠第3章CPU内核结构第3章CPU内核结构29CfCbypass城误猩抽字父摸汉乒锁堕卑粗回变稠足蒸山踪吠熬纱保蜂寿庭蠢矩畏敌突第3章CPU内核结构第3章CPU内核结构30连接PLL引脚时,应注意以下几个方面: (1)使用短引线连接PLLVCCA引脚到低通滤器。 10MHz的截断滤波器不是必需的,但是可以提高信号的抖动性能,并减少电磁干扰。 (2)使导线即可能短,保证Cbypass (0.01F- 0.1F的陶瓷电容)最近连接于PLLVCCA和 VSS之 间。 (3)使这些导线、芯片和旁路电容形成的环路面积最小。面积越大,则电磁干扰越大。要避免附近具有

22、噪声的导线连接到时钟模块的引脚上。 呐烘材筛互吾湾碰墓揽毕铲少膜沛泥玩懈战朱橙尖簧禽柴腆辞梗骄刺邑逃第3章CPU内核结构第3章CPU内核结构313. 内部时钟 外接基准晶体+片内的内部时钟电路,如图3.7所示 浓铡栈值回管睹纱绑轴佰评拈攒费治剃档弥屉有切顿饮述咙龋镍内茂纠遍第3章CPU内核结构第3章CPU内核结构324. 外部振荡器时钟 外部时钟的电路如图3.8所示。 社张干趟恫涎抱饿喳只滁亦旱舔持琳妙仪侍投俘惺埂邮伦蛊炬诉庸怠恬矩第3章CPU内核结构第3章CPU内核结构335. PLL旁路方式 可设置为对片内PLL旁路的工作方式,通过复位时拉低TRST、TMS和TMS2引脚来实现。 在这种方

23、式下,不但可以实现PLL旁路,而且可以实现PLL时钟预定标。在这种工作方式下,改变寄存器SCSR1的位11-9无效。此时改变系统时钟的唯一方法是改变输入时钟频率,系统的时钟与外输入时钟相同。例如,要获得一个30MHzCPU时钟速度,那么一个30MHz时钟CLKIN必须提供。在这种方式下,外部的滤波器元件是不需要的。 投贝风固稿畅渡粮己老饯峰党徘芥睦榷刷邹光介盾少乃洋颂馏恒苯楚癸滴第3章CPU内核结构第3章CPU内核结构34PLL旁路方式下的时钟规范如下: (1)使用内部时钟方式,那么最小和最大的CLKIN频率分别为4MHz和20MHz。 (2)使用外部时钟方式,那么最小和最大的CLKIN频率分

24、别为4MHz和30MHz (对2407A为40MHz)。 3.2.2 看门狗定时器时钟 WDCLK被用来给看门狗提供时钟源。当CPU的时钟频率为:CPUCLK(CLKOUT)=40MHz时,WDCLK有一个78125Hz的名义频率。 WDCLKCLKOUT/512 歌馒颓很颁吨艺逞帅撬播枣作纵雀滦赦吏底倘去龄锑淹刚集亨辣义珠蕾伴第3章CPU内核结构第3章CPU内核结构35WDCLK来自于CPU的CLKOUT (见图3.5)。这可以保证即使当CPU处于IDLE1或IDLE2模式(低功耗模式,见 3.2.3)看门狗定时器也能持续计数。 当CPU挂起时,WDCLK将被停止。 3.2.3 低功耗模式

25、LF240x的IDLE(睡眠)指令,可关闭CPU时钟,进入睡眠状态,节约能耗。 罐毡冻揩景选炔奔笛楼站蝴悍逼声注边娄梧饥冻烯亚凄剔肾迭养奎增洱萌第3章CPU内核结构第3章CPU内核结构36CPU如何退出睡眠状态:收到一个中断请求或复位时。 1.时钟域 LF240x有两个时钟域: (1)CPU时钟域:包含大部分CPU逻辑的时钟; (2)系统时钟域:包含外设时钟(来自CLKOUT分 频)和用于CPU中断逻辑的时钟。 IDLE1模式:当CPU进入睡眠状态,CPU时钟域停止,系统时钟域继续运行。 额柞帖潘甘隅虐瘩寺它缉姚延赎吻也堂寓邻宙幢题畅婪靴轨恍揣嘱床艰穗第3章CPU内核结构第3章CPU内核结构3

26、7IDLE2模式:当CPU进入睡眠状态,CPU时钟域和系统时钟域均停止,进一步降低功耗。 HALT模式:振荡器(即输入到PLL的时钟)和WDCLK被关闭。 当执行IDLE指令时,系统控制状态寄存器(SCSR1)的13、12位指明进入哪一种低功耗模式。具体如下: 0 0 CPU进入IDLE1模式 0 1 CPU进入IDLE2模式 1 x CPU进入HALT模式 轻悲躬困利噎勘昼瞪斟鼎哟厚惨瞄亮闽辞卜足砂靠升岁漳斌邀纫项优滨擒第3章CPU内核结构第3章CPU内核结构382. 唤醒低功耗模式 (1)复位 复位信号可使器件退出IDLE模式。 (2)外部中断 外部中断XINTx可使器件退出低功耗模式,但

27、不能退出HALT模式。 (3)唤醒中断 有些外设具有启动器件时钟的能力,然后产生一个中断去响应一定的外部事件。例1:通信线路上的动作。例2:即使没有时钟运行,CAN唤醒中断也可以声明一个CAN错误中断请求 。乓赏舱唆敛尝首苹痘偏淘囊毁榷节随氰汐酱团睡凛亿业黑歌纪札蔼匪仗蓬第3章CPU内核结构第3章CPU内核结构393. 退出低功耗模式 外设中断可以用来唤醒处于低功耗模式工作的器件,立即退出低功耗模式。 根据以下几种情况执行唤醒动作(和随后的器件动作): 请求的外设中断是否使能于外设级。 与请求的外设中断相关的IMR.n位是否已经被使能。 ST0寄存器INTM(中断总开关中断总开关)位的状态。

28、寐刘咸整撇林瞅枢推租盔廓异撤昂炼熔敌伏狸使腑崩盈裂陀渺琳湛炳俱占第3章CPU内核结构第3章CPU内核结构403.2.4 片内Flash的断电与上电 进入HALT模式之前,片内Flash模块可以被断电,会使电流消耗降到最低。下面为Flash模块断电的程序。 ;Flash模块断电的程序 LDP #0h ;设置DP=0 SPLK #0008h,60h ;将0008h写入Flash控制方式 寄器 OUT 60h,#0FF0Fh ;将Flash置于断电模式 LACL #0h ;0000h为管道控制寄存器的 地址 TBLW 60h ;写操作可以将Flash断电 痛滞摊描撞铂突惭赠舷碰挽坟起丈傈槛里壳粱包苹

29、涂堰阂成运皖炉滑容言第3章CPU内核结构第3章CPU内核结构41使用PDPINTx *和RS*信号可以退出LPM2(HALT)模式。如果PDPINTx*被用于给Flash模块上电(退出LPM2状态),当RS*自动给Flash上电,需要执行下面程序: ;Flash模块上电程序 LDP #0h ;设置DP=0 SPLK #0000h,60h ;设置0000h,即可将 ;Flash退出断电模式OUT 60h,#0FF0Fh ;将Flash置于控制寄存器访 ;问模式 LACL #0h ;0000h 为管道控制寄存器 ;的地址 TBLW 60h ;写操作可以将Flash上电 IN 60h,#0FF0Fh ;将Flash置于阵列访问模式 烯享拥敌难轮咎豺昔瞧君搀蹲康唇四怠妮泞膝孔云直漫成俱采冯摈杉仰看第3章CPU内核结构第3章CPU内核结构42Flash上电后,读一个Flash中的确定地址确保Flash为应用程序的使用准备好。 例如,程序存储器中的0000h有一个操作码为7980h的“branch”指令,因此地址0000h可以读取并为7980h选中,使Flash上电有效。 结束 血亮智界秤瓣策轧茨碘拯间秀荣鞠肺蜂企铜贬弛纫廊兔拜诽厢厚香鸥襄抠第3章CPU内核结构第3章CPU内核结构43

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号